亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

線性電源

  • RS-232/RS-485無源轉換電路設計.rar

    RS-232/RS-485 無源轉換電路設計

    標簽: RS 232 485

    上傳時間: 2013-06-30

    上傳用戶:rocwangdp

  • 大容量并聯電力有源濾波器性能改善控制技術研究.rar

    隨著對電能應用高效率的要求,基于電力電子技術的非線性負載等開關設備的應用越來越普遍,這些開關設備造成的諧波成分對電網的污染也越來越嚴重。這些諧波會影響其它電氣設備的正常工作,危及電網安全。電力有源濾波器由于能對頻率和幅值都變化的諧波進行跟蹤補償,得到了廣泛的研究。 本文是在課題組380V、260kVA純有源電力濾波器項目方案的論證階段,為提高大容量單臺純有源濾波器的效率和動、穩態性能而做的分析、設計和仿真驗證工作。論文首先介紹了通過LCL濾波器與電網相連的并聯電力有源濾波器的主電路結構,進而分析了這種主電路結構在大容量和低開關頻率場合對開關紋波衰減的優勢。通過比較PI控制和狀態反饋控制,選取全狀態反饋來達到對系統的穩定控制。 將電網處理為擾動輸入,對LCL主電路在靜止abc坐標系中進行了建模,然后選取系統閉環期望極點設計了控制系統。為消除電網這個外部輸入對指令電流跟蹤的影響,引入了電壓前饋,并從理論上推導了前饋的具體關系式。之后引入了觀測器,并把對電網輸入的建模考慮進了觀測器,消除了電網輸入對狀態估計和補償輸出造成的偏差。在電力有源濾波器實際安裝時,電網進線和變壓器的電感是不確定的,其會加在LCL的網側電感上,從而使對系統基于狀態空間的建模產生偏差,因此文章研究了所設計的控制器對LCL網側電感變化的適應性。為保證電力有源濾波器的穩態指標,對狀態反饋后的系統設計了重復控制器。 最后,基于設計的控制器在MATLAB/Simulink環境下建立了對1MW不控整流負載進行補償的電力有源濾波器系統模型,進行了仿真;并對動靜態性能進行了分析,驗證了設計和理論分析的正確性。

    標簽: 大容量 并聯 電力

    上傳時間: 2013-06-20

    上傳用戶:哇哇哇哇哇

  • 基于UC3854的兩級有源功率因數校正電路的研究.rar

    近幾十年來,由于大功率電力電子裝置的廣泛應用,使公用電網受到諧波電流和諧波電壓的污染日益嚴重,功率因數低,電能利用率低。為了抑制電網的諧波,提高功率因數,人們通常采用無功補償、有源、無源濾波器等對電網環境進行改善。近年來,功率因數校正技術作為抑制諧波電流,提高功率因數的行之有效的方法,備受人們的關注。 本文在參閱國內外大量文獻的基礎上,綜述了近年來國內外功率因數校正的發展狀況,簡要分析了無源功率因數與有源功率因數的優、缺點,并詳細分析了有源功率因數校正的基本原理和控制方法。在通過對主電路拓撲與控制方法的優、缺點比較后,選擇BOOST變換器作為主電路拓撲,采用基于平均電流控制的UC3854控制器,設計了容量為300W的兩級有源功率因數校正電路的前一級電路,計算了主電路與控制電路的元件參數。根據此參數,基于MATLAB環境下對功率因數校正前、后的電路進行了仿真,通過仿真波形的分析。最后搭建實驗電路進行實驗,采集實驗波形,對實驗結果進行分析,進-步驗證了本設計參數的正確性與準確性。 本文功率因數校正電路的設計,使電路的功率因數得到了明顯的改善,達到了設計要求,同時電路的總諧波畸變因數控制在了一定的范圍,減少了對電網的污染。并且電路的輸出電壓穩定,為后一級的電路設計奠定了基礎。

    標簽: 3854 UC 有源功率因數

    上傳時間: 2013-05-22

    上傳用戶:源碼3

  • 光伏發電系統逆變技術研究.rar

    在能源枯竭及環境污染問題日益嚴重的今天,光伏發電是未來可再生能源應用的一種重要方法。本文以光伏逆變技術為研究對象,對光伏系統最大功率點跟蹤方法、光伏智能充電控制策略、光伏并網系統拓撲結構與控制方法、光伏并網與有源濾波統一控制方法等問題進行了深入研究。 在擾動觀測法的基礎上,提出了一種直接電流控制最大功率點跟蹤方法,通過檢測變換器輸出電流進行最大功率點跟蹤控制,簡化控制算法,同時省去了擾動觀測法中的電壓和電流傳感器,降低系統成本。 研究了一種實用的光伏系統蓄電池充電控制策略,將最大功率點跟蹤與智能充電控制有機結合在一起,充分利用光伏電池的輸出功率,縮短充電時間,提高充電效率;研究了一種全數字式逆變器,通過電壓有效值外環和瞬時值內環的雙閉環控制,既能保證系統輸出電壓的穩態精度,又能保證瞬變負載條件下的動態特性。研制了一套3kW光伏獨立發電系統并進行了實驗驗證。 針對住宅型光伏并網逆變器體積小、性能價格比高的要求,研究了一種基于導抗變換器的并網逆變器拓撲結構,相比于傳統電流型逆變器,本拓撲省去了笨重的電抗器,同時利用高頻變壓器進行能量傳遞和電氣隔離,進一步降低了系統損耗和體積,降低系統成本。 經研究發現,由于導抗變換器的固有特性,采用傳統的SPWM調制方法將導致并網逆變器輸出平頂飽和的非正弦電流,造成對電網的諧波污染,提出了一種新型改進調制模式。該方法可以實現高功率因數、低諧波并網發電。根據上述理論分析,研制了一臺3kW單相光伏并網逆變器,實驗結果驗證了理論分析的正確性。 研究了一種三相電流型并網逆變器拓撲結構及其控制方法,采用改進調制模式對其進行控制,在諧波抑制方面取得了滿意的效果。提出的三相并網逆變方案,相比于傳統三相并網逆變器,具有如下顯著優點:系統中任意一相都是一個獨立的子系統,不受其它相影響,即使在某一相或某兩相損壞的情況下,剩余相也能正常運行,增加了系統的冗余性;在三相電網不平衡情況下,本方法也能提供穩定的三相電流,增加系統抗電網波動能力。初看起來本方案使用的導抗變換器和變壓器有3套,但是每相承受的功率容量只有系統總功率的三分之一,這樣可以選用較小容量的器件,有利于高頻電感和變壓器的制作和生產。提出了一種基于導抗變換器的三相電流型逆變器實現方案,利用導抗變換器將輸入直流電壓變換為高頻正弦電流,經高頻變壓器隔離及電流等級變換后進行裂相調制,輸出為三相正弦電流。該方法不僅省去了傳統電流型逆變器直流側電抗器,而且采用高頻變換進行功率傳輸,減小了隔離變壓器及輸出濾波器的體積,有利于裝置的小型化和降低成本。 針對光伏電池輸出電壓較低的問題,研究了一種單級式三相升壓型并網逆變器,通過一級變換同時實現升壓和DC/AC變換功能,并且提出了一種基于DSP芯片的控制策略,本方法僅用一個電壓傳感器就能替代原先的三個電壓傳感器:每個載波周期短路相只進行一次開關動作,同時任何時刻只有2個開關管導通,可有效降低系統的開關損耗和導通損耗;由于采用DSP控制,具有控制靈活、穩定性高、成本低、并網電能質量好,便于功率調節等優點。 提出了一種光伏并網與有源濾波兼用的統一控制策略,在同一套裝置上既實現光伏并網發電,又實現諧波補償,克服目前的光伏發電裝置白天發電、夜間停機的不足,提高系統利用率。詳細分析了無功電流和諧波電流的檢測方法、光伏并網發電有功指令電流的生成方法及電流環控制器和電壓環控制器的設計方法,并對光伏并網發電與有源濾波統一控制模式和單一有源濾波模式進行了討論,仿真和實驗結果驗證了所提出的系統結構及控制策略的正確性和可行性。

    標簽: 光伏發電系統 逆變 技術研究

    上傳時間: 2013-04-24

    上傳用戶:dancnc

  • 基于ARM的嵌入式無線遠程環境監測系統.rar

    在數字化推進速度加快的大背景下,全球農業也由傳統農業向現代農業方向轉變,而實現農業信息與數字化則是現代化農業的重要標志與核心技術。我國農業具有地域分散、對象多樣、生物自身變異大、環境因子不確定等特點,也是受環境影響最明顯的領域,因此對環境與生物信息的監測顯得十分重要。同時現代無線網絡信息技術和計算機應用等技術近幾年得到了長足的發展,廣泛的應用于工業的各個領域。因此,將這些最新的技術應用于相對發展較慢的農業各領域顯得迫在眉睫。 本文根據農業對象具有偏遠、分散、易變、多樣等特點,提出了一種針對農業環境信息遠程監測的系統設計方案,并從軟件和硬件二方面詳細介紹了系統方案的設計和實現方法。本研究通過采用μC/OS-Ⅱ系統的嵌入式技術,實現了數據采集系統底層網絡與信息發布上層網絡的無縫連接為建立基于WEB的農業環境遠程監測系統奠定了基礎,同時也為農業網絡通信“最后一公里”問題的解決提供了一種解決方案。 該系統的設計充分利用了網絡技術。通過INTERNET,用戶可以隨時了解農業環境的實時情況以采取措施。系統中嵌入式操作系統μC/OS-Ⅱ的應用提高了系統的實時性、可靠性和可擴展性:減少了對系統硬件的依賴,增加了系統安全性;降低了成本。特別是自主開發的核心板卡,經連續的調試運行穩定、數據可靠。 本文首先介紹了高速實時數據采集系統的發展和現狀。由于傳統的設計方式的欠缺而考慮到將嵌入式操作系統引入到該系統中,很好的解決了多傳感器的接入,使得本系統具有巨大的靈活性和可擴展性。 本文以源碼開放的嵌入式操作系統μC/OS-Ⅱ為核心,以LPC2210微控制器為載體,充分利用GPRS無線網絡傳輸技術,實現了高速實時信息監測系統的關鍵設計。 考慮到該系統以后的可擴展性,在設計的過程中硬件部分預留了一部分接口電路以備后續開發使用;軟件的設計過程中應該注意的問題和實際操作中出現的一系列問題以及解決辦法在文中都有詳細的說明,并且軟件的基本構架在文章中也有所體現,文章結尾給出了一些系統經實驗后在WEB上發布顯示的數據。

    標簽: ARM 嵌入式 無線遠程

    上傳時間: 2013-07-09

    上傳用戶:juyuantwo

  • 基于FPGA函數信號發生器的設計與實現.rar

    任意波形發生器已成為現代測試領域應用最為廣泛的通用儀器之一,代表了信號源的發展方向。直接數字頻率合成(DDS)是二十世紀七十年代初提出的一種全數字的頻率合成技術,其查表合成波形的方法可以滿足產生任意波形的要求。由于現場可編程門陣列(FPGA)具有高集成度、高速度、可實現大容量存儲器功能的特性,能有效地實現DDS技術,極大的提高函數發生器的性能,降低生產成本。 本文首先介紹了函數波形發生器的研究背景和DDS的理論。然后詳盡地敘述了用FPGA完成DDS模塊的設計過程,接著分析了整個設計中應處理的問題,根據設計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現。最后就這三個部分分別詳細地進行了闡述。 在實現過程中,本設計選用了Altera公司的EP2C35F672C6芯片作為產生波形數據的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設計中,FPGA芯片的設計和與控制芯片的接口設計是一個難點,本文利用Altera的設計工具QuartusⅡ并結合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統的測量結果,并對誤差進行了一定分析,結果表明,可輸出步進為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實驗結果表明,本設計達到了預定的要求,并證明了采用軟硬件結合,利用FPGA技術實現任意波形發生器的方法是可行的。

    標簽: FPGA 函數信號發生器

    上傳時間: 2013-08-03

    上傳用戶:1079836864

  • H264幀間預測算法研究與FPGA設計.rar

    隨著數字化技術的飛速發展,數字視頻信號的傳輸技術更是受到人們的關注。相比較其它類型的信息傳輸如文本和數據,視頻通信需要占用更多的帶寬資源,因此為了實現在帶寬受限的條件下的傳輸,視頻源必須經過大量壓縮。盡管現在的網絡狀況不斷地改善,但相對與快速增長的視頻業務而言,網絡帶寬資源仍然是遠遠不夠的。2003年3月,新一代視頻壓縮標準H.264/AVC的推出,使視頻壓縮研究進入了一個新的層次。H.264標準中包含了很多先進的視頻壓縮編碼方法,與以前的視頻編碼標準相比具有明顯的進步。在相同視覺感知質量的情況下,H.264的編碼效率比H.263提高了一倍左右,并且有更好的網絡友好性。然而,高編碼壓縮率是以很高的計算復雜度為代價的,H.264標準的計算復雜度約為H.263的3倍,所以在實際應用中必須對其算法進行優化以減低其計算復雜度。 @@ 本文首先介紹了H.264標準的研究背景,分析了國內外H.264硬件系統的研究現狀,并介紹了本文的主要工作。 @@ 接著對H.264編碼標準的理論知識、關鍵技術分別進行了介紹。 @@ 對H.264塊匹配運動估計算法進行研究,對經典的塊匹配運動估計算法通過對比分析,三步、二維等算法在搜索效率上優于全搜索算法,而全搜索算法在數據流的規則性和均勻性有著自己的優越性。 @@ 針對塊匹配運動估計全搜索算法的VLSI結構的特點,提出改進的塊匹配運動估計全搜索算法。本文基于對數據流的分析,對硬件尋址進行了研究。通過一次完整的全搜索數據流分析,改進的塊匹配運動估計算法在時鐘周期、PE資源消耗方面得到優化。 @@ 最后基于FPGA平臺對整像素運動估計模塊進行了研究。首先對運動估計模塊結構進行了功能子模塊劃分;然后對每個子模塊進行設計和仿真和對整個運動估計模塊進行聯合仿真驗證。 @@關鍵詞:H.264;FPGA;QuartusⅡ;幀間預測;運動估計;塊匹配

    標簽: H264 FPGA 幀間預測

    上傳時間: 2013-04-24

    上傳用戶:zttztt2005

  • 基于FPGA的通用異步收發器的設計.rar

    通用異步收發器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數據傳輸的串行通信接口,被廣泛應用于微機和外設之間的數據交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數據傳輸速率比較慢,難以滿足高速率數據傳輸的場合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來實現PC機和FPGA芯片之間的通信,勢必會增加接口連線的復雜程度以及降低整個系統的穩定性和有效性。 本課題就是針對UART的特點以及FPGA設計具有可移植性的優勢,提出了一種基于FPGA芯片的嵌入式UART設計方法,其中主要包括狀態機的描述形式以及自頂向下的設計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內部,這樣不僅能解決傳統UART芯片的缺點而且同時也使整個系統變得更加具有緊湊性以及可靠性。 本課題所設計的LIART支持標準的RS-232C傳輸協議,主要設計有發送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數據緩沖區FIFO模塊。該模塊具有可變的波特率、數據幀長度以及奇偶校驗方式,還有多種中斷源、中斷優先級、較強的抗干擾數據接收能力以及芯片內部自診斷的能力,模塊內分開的接收和發送數據緩沖寄存器能實現全雙工通信。除此之外最重要的是利用IP模塊復用技術設計數據緩沖區FIFO,采用兩種可選擇的數據緩沖模式。這樣既可以應用于高速的數據傳輸環境,也能適合低速的數據傳輸場合,因此可以達到資源利用的最大化。 在具體的設計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發環境中對各個功能模塊進行綜合優化、仿真驗證以及下載實現。各項數據結果表明,本課題中所設計的UART滿足預期設計目標。

    標簽: FPGA 異步收發器

    上傳時間: 2013-08-02

    上傳用戶:rocketrevenge

  • UBoot源碼分析及在S3C2440的移植過程.rar

    UBoot源碼分析及在S3C2440的移植過程

    標簽: S3C2440 UBoot 源碼分析

    上傳時間: 2013-04-24

    上傳用戶:CETM008

  • 基于FPGA通信原理實驗系統的研究.rar

    通信與信息技術行業飛速發展,已成為我國支柱產業之一。隨著該行業的迅速發展,社會對具備實際動手能力人才的需求也不斷增加,高校通信教學改革勢在必行。在最初的通信原理實驗設備中每個實驗獨立占用一塊硬件資源,隨著EDA技術的發展,實驗設備廠商將CPLD/FPGA技術作為獨立的一項實驗內容,加入到通信原理實驗設備中。FPGA技術具備集成度高、速度快和現場可編程的優勢,適合高集成度和高速的時序運算。本文總結現有通信原理實驗設備的優缺點,采用FPGA技術設計出集驗證性和設計性于一體,具備較高的綜合性和系統性的通信原理實驗系統。  本系統提供了一個開放性的硬件、軟件平臺,從培養學生實際動手能力出發,利用FPGA在通用的硬件上實現所有實驗內容。學生在本系統上除了能完成已固化的實驗內容,還可以實現電子設計開發和驗證。這對培養學生的實踐能力大有裨益。  本文結合數字通信系統基本模型,把基于FPGA的通信原理實驗系統劃分為信號源模塊、發送端模塊、信道仿真模塊、接收端模塊和同步模塊幾部分。其中,模擬信號源采用DDS技術,能夠生成非常高的頻率精度,可作為任意波形發生器。發送端和接收端模塊結合到一起組成多體制調制解調器,形成多頻段、多波形的軟件無線電系統。載波同步采用全數字COSTAS環提取技術,具備良好的載波跟蹤特性,利用對載波相位不敏感 的Gardner算法跟蹤位同步信號。  本文首先介紹了通信原理實驗系統的研究現狀和意義;然后根據通信系統模型從《通信原理》各個章節中提煉出各模塊的實驗內容,分別列出各實驗的數字化實現模型;繼而根據各模塊資源需求選取合適FPGA芯片,并給出硬件設計方案;最后,給出各模塊在FPGA上具體實現過程、系統測試結果及分析。測試和實際運行結果表明設計方法正確,且功能和技術指標滿足設計要求。 關鍵詞:通信原理,實驗系統,FPGA,DDS,多體制調制解調,全數字COSTAS環,位同步

    標簽: FPGA 通信原理 實驗系統

    上傳時間: 2013-07-07

    上傳用戶:evil

主站蜘蛛池模板: 嘉荫县| 兴和县| 龙南县| 惠州市| 罗定市| 来安县| 汝州市| 广西| 民丰县| 双牌县| 阳信县| 永川市| 澳门| 卓资县| 孟村| 曲周县| 安多县| 清远市| 邓州市| 巴林右旗| 米林县| 策勒县| 抚宁县| 襄城县| 泾源县| 来凤县| 康乐县| 梁平县| 留坝县| 古丈县| 尚志市| 济南市| 化州市| 西峡县| 友谊县| 阳山县| 密山市| 钦州市| 鹤岗市| 阜阳市| 兴化市|