數字搶答器由主體電路與擴展電路組成。優先編碼電路、鎖存器、譯碼電路將參賽隊的輸入信號在顯示器上輸出;用控制電路和主持人開關啟動報警電路,以上兩部分組成主體電路。通過定時電路和譯碼電路將秒脈沖產生的信號在顯示器上輸出實現計時功能,構成擴展電路。經過布線、焊接、調試等工作后數字搶答器成形。
標簽: 數字搶答器 擴展電路 開關 控制電路
上傳時間: 2016-06-10
上傳用戶:kristycreasy
lcd 顯示 到遙控功能 開關 和編碼器 電子音量是PT2314
標簽: 2314 lcd PT 遙控功能
上傳時間: 2013-12-20
上傳用戶:sclyutian
上傳時間: 2017-02-01
上傳用戶:refent
0811、無線電編碼遙控4級調光燈開關
標簽:
上傳時間: 2014-04-09
上傳用戶:lou45566
器件數據手冊專輯 120冊 2.15G譯碼器,編碼器,數據選擇器,電子開關,電源分冊 258頁 5.5M.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
元器件樣本專輯 116冊 3.03GAlps產品樣本 開關,編碼器,可變電阻器,連接器 ++ 131M.rar
元器件樣本專輯 116冊 3.03GAlps產品樣本 開關,編碼器,可變電阻器,連接器 ++ 252M.rar
低壓電力線通信(PLC)具有網絡分布廣、無需重新布線和維護方便等優點。近年來,低壓電力線通信被看成是解決信息高速公路“最后一英里”問題的一種方案,在國內外掀起了一個新的研究熱潮。電力線信道中不僅存在多徑干擾和子信道衰落,而且還存在開關噪聲和窄帶噪聲,因此在電力線通信系統中,信道編碼是不可或缺的重要組成部分。 本文著重研究了在FPGA上實現OFDM系統中的信道編解碼方案。其中編碼端由卷積碼編碼器和交織器組成,解碼端由Viterbi譯碼器和解交織器組成,同時為了與PC機進行通信,還在FPGA上做了一個RS232串行接口模塊,以上所有的模塊均采用硬件描述語言VerilogHDL編寫。另外,峰值平均功率比(PAR)較大是OFDM系統所面臨的一個重要問題,必須要考慮如何降低大峰值功率信號出現的概率。本文重點研究了三種降低PAR的方法:即信號預畸變技術、信號非畸變技術和編碼技術。這三種方法各有優缺點,但是迄今為止還沒有一種好方法能夠徹底地解決OFDM系統中較高PAR的弊病。本論文內容安排如下:第一章介紹了課題的背景,可編程器件和OFDM技術的發展歷程。第二章詳細介紹了OFDM的原理以及實現OFDM所采用的一些技術細節。第三章詳細介紹了本課題中信道編碼的方案,包括信道編碼的基本原理,組成結構以及方案中采用的卷積碼和交織的原理及設計。第四章詳細討論了編碼方案如何在FPGA上實現,包括可編程邏輯器件FPGA/CPLD的結構特點,開發流程,以及串口通信接口、編解碼器的FPGA設計。第五章詳細介紹了如何降低OFDM系統中的峰值平均功率比。最后,在第六章總結全文,并對課題中需要進一步完善的方面進行了探討。
標簽: OFDM FPGA 信道編碼
上傳時間: 2013-04-24
上傳用戶:520
本書用大量的篇幅講述了與計算機原理相關的條種編碼方法,并通過數字邏輯電路(包括邏輯與開關,邏輯門電路與觸發器,二進制加法器等)以及存儲器、微處理器的形式、組織及發展闡述了編碼的實現。此外,本書還涉及到計算機系統、操作系統、編程語言等的產生及發展,甚至對計算機圖形化的相關技術也給了一個全面的描述。閱讀本書,相信您會從它圖文并茂的編排組織,通俗風趣的語言文字、簡練豐富的背景知識中體會到作者超凡的智慧和深邃的學問。本書定會帶你去暢游計算機內部世界并和你共同去探索編碼的奧秘。本書適合各種技術背景的人閱讀,并可作為高等院校計算機或非計算機專業的教材使用
標簽: 計算機原理 編碼
上傳時間: 2014-01-16
上傳用戶:1109003457
這是我最近買的一套CPLD開發板VHDL源程序并附上開發板的原理圖,希望對你是一個很好的幫助!其中內容為:8位優先編碼器,乘法器,多路選擇器,二進制轉BCD碼,加法器,減法器,簡單狀態機,四位比較器,7段數碼管,i2c總線,lcd液晶顯示,撥碼開關,串口,蜂鳴器,矩陣鍵盤,跑馬燈,交通燈,數字時鐘.
標簽: CPLD VHDL BCD 開發板
上傳時間: 2015-07-23
上傳用戶:李夢晗
蟲蟲下載站版權所有 京ICP備2021023401號-1