MCS51系列單片機在工程數(shù)據(jù)采集中的應用:隨著現(xiàn)代科學技術的發(fā)展,單片機已深入應用到社會發(fā)展的各個領域,如家電制造業(yè)、工程數(shù)據(jù)采集、智能儀表等。因而各芯片制造廠商紛紛推出不同系列的單片機,以滿足不同
上傳時間: 2013-08-06
上傳用戶:zhf1234
RT0S在MCS-51系列單片機中的應用:在嵌入式應用中使用實時操作系統(tǒng)(RTOS),已成為單片機應用領域的一個熱點.本文對RTOS內核做了簡單的介紹.討論了在KEIL C V6.23編譯器中,移植實
上傳時間: 2013-07-02
上傳用戶:nanshan
自動檢測80C51串行通訊中的波特率:本文介紹一種在80C51 串行通訊應用中自動檢測波特率的方法。按照經驗,程序起動后所接收到的第1 個字符用于測量波特率。這種方法可以不用設定難于記憶的開關,還可以
上傳時間: 2013-04-24
上傳用戶:dyctj
EDA軟件在電路設計中的應用 摘要: 在EDA軟件的基礎上, 介紹了仿真功能在數(shù)字邏輯電路設計中的應用, 佐證了由傳統(tǒng)實驗教學向現(xiàn)代化創(chuàng)新性教學
上傳時間: 2013-04-24
上傳用戶:zhqzal1014
極值型中值濾波算法在高噪聲率下的濾波效果不是很好,主要原因有以下兩個:首先,濾波窗口中過多的噪聲點會使窗口中的點在排序時產生中值偏移;其次是高噪聲率環(huán)境下,可能序列中值本身就是是噪聲點。對此,本文提出
上傳時間: 2013-06-26
上傳用戶:小小小熊
本文分析了目前軟PLC 編輯器中功能塊編程的不足,提出了使用面向對象的概念來設計功能塊圖的方法。通過研究軟PLC 開發(fā)系統(tǒng)和編譯系統(tǒng)的模型,詳細討論了PLC 梯形圖中圖元的設計方法,并基于此方
上傳時間: 2013-06-21
上傳用戶:allen-zhao123
本文針對工業(yè)測試現(xiàn)場中方波頻率信號的高頻噪聲污染問題,選用LabVIEW 中提供的脈寬濾波、數(shù)據(jù)采集等功能模塊組建了虛擬計數(shù)濾波器,設計并實現(xiàn)了一種可靠、便捷的方波頻率信號的數(shù)字濾波。工程實踐
上傳時間: 2013-04-24
上傳用戶:jackgao
摘 要: 在汽車行駛及機車控制系統(tǒng)中對測速裝置的要求是分辨能力強、高精度、盡可能短的檢測時間以及抗干擾能 力強等。該文介紹了一種應用霍爾傳感器A44E 獲得穩(wěn)定的脈沖信號,從而實現(xiàn)對車速進行智能測量的方案。測試 結果表明,運用該方案實現(xiàn)的系統(tǒng)能很好的達到對車輪測速的要求。 關鍵詞: 霍爾傳感器;速度測量;脈沖檢測 中圖分類號: E911 文獻標識碼: A
上傳時間: 2013-07-11
上傳用戶:青春123
隨著國民經濟的飛速發(fā)展,傳統(tǒng)的電機已無法滿足當前工程的要求,其作用也由過去簡單的起停控制、提供動力上升到要求對其速度、位置、轉矩等進行精確的控制,并能實現(xiàn)快速加速、減速、反轉以及準確停止等,使被驅動的機械運動符合于集的要求。在集成電路、現(xiàn)代電子技術及控制理論飛速發(fā)展的今天,電機控制技術也得到了飛快的發(fā)展,電機控制器也由模擬分立元件構成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機控制器中的應用。 論文首先對無刷直流電機系統(tǒng)進行了綜合性論述。對系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進行了較詳細的說明;并且提出了與本研究相關的控制機理和實施方案。 其次,論文對FPGA芯片的特點及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進行了較詳細的論述;同時對超高速集成電路硬件描述語言(VHDL)的特點和應用進行了研究;并提出了應用FPGA芯片對電機速度進行控制的系統(tǒng)構成及工作原理。 論文還對FPGA芯片與DSP芯片共同完成電機控制的方案進行了論述,利用ALTERA公司的FPGA芯片完成了電機控制器的設計、制造和調試,并在此基礎上分析研究了利用此控制器對無刷直流電機進行調速控制的方法;兩種控制器共同工作,組合方便、功能強大,適合在高精度、高效、寬變速控制的應用場合下,可對電機實現(xiàn)精度更高、策略更復雜的控制。 論文最后還對在具體產品中的應用效果及行了簡單分析。
上傳時間: 2013-08-04
上傳用戶:小鵬
隨著移動終端、多媒體、Internet網(wǎng)絡、通信,圖像掃描技術的發(fā)展,以及人們對圖象分辨率,質量要求的不斷提高,用軟件壓縮難以達到實時性要求,而且會帶來因傳輸大量原始圖象數(shù)據(jù)帶來的帶寬要求,因此采用硬件實現(xiàn)圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實現(xiàn),具有廣闊的應用背景。本文以星載視頻圖像壓縮的硬件實現(xiàn)項目為背景,對熵編碼器和解碼器的硬件實現(xiàn)進行探討,給出了并行熵編碼和解碼器的實現(xiàn)方案。熵編解碼器中的難點是huffman編解碼器的實現(xiàn)。在設計并行huffman編碼方案時通過改善Huffman編碼器中變長碼流向定長碼流轉換時的控制邏輯,避免了因數(shù)據(jù)處理不及時造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實現(xiàn)并行的huffman解碼器時,解碼算法充分利用了規(guī)則化碼書帶來的碼字的單調性,及在特定長度碼字集內碼字變化的連續(xù)性,將并行解碼由模式匹配轉換為算術運算,提高了存儲器的利用率、系統(tǒng)的解碼效率和速度。在實現(xiàn)并行huffman編碼的基礎上,結合針對DC子帶的預測編碼,針對直流子帶的游程編碼,能夠對圖像壓縮系統(tǒng)中經過DWT變換,量化,掃描后的數(shù)據(jù)進行正確的編碼。同時,在并行huffman解碼基礎上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進一步處理。在本文介紹的設計方案中,按照自頂向下的設計方法,對星載圖像壓縮系統(tǒng)中的熵編解碼器進行分析,進而進行邏輯功能分割及模塊劃分,然后分別實現(xiàn)各子模塊,并最終完成整個系統(tǒng)。在設計過程中,用高級硬件描述語言verilogHDL進行RTL級描述。利用了Altera公司的QuartusII開發(fā)平臺進行設計輸入、編譯、仿真,同時還采用modelsim仿真工具和symplicity的綜合工具,驗證了設計的正確性。通過系統(tǒng)波形仿真和下板驗證熵編碼器最高頻率可以達到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達到2500Mbps,也能滿足性能要求。仿真驗證的結果表明:設計能夠滿足性能要求,并具有一定的使用價值。
上傳時間: 2013-05-19
上傳用戶:吳之波123