近年來(lái)提出的光突發(fā)交換OBS(Optical.Burst Switching)技術(shù),結(jié)合了光路交換(OCS)與光分組交換(OPS)的優(yōu)點(diǎn),有效支持高突發(fā)、高速率的多種業(yè)務(wù),成為目前研究的熱點(diǎn)和前沿。 本論文圍繞國(guó)家“863”計(jì)劃資助課題“光突發(fā)交換關(guān)鍵技術(shù)和試驗(yàn)系統(tǒng)”,主要涉及兩個(gè)方面:LOBS邊緣節(jié)點(diǎn)核心板和光板FPGA的實(shí)現(xiàn)方案,重點(diǎn)關(guān)注于邊緣節(jié)點(diǎn)核心板突發(fā)包組裝算法。 本文第一章首先介紹LOBS網(wǎng)絡(luò)的背景、架構(gòu),分析了LOBS網(wǎng)絡(luò)的關(guān)鍵技術(shù),然后介紹了本論文后續(xù)章節(jié)研究的主要內(nèi)容。 第二章介紹了LOBS邊緣節(jié)點(diǎn)的總體結(jié)構(gòu),主要由核心板和光板組成。核心板包括千兆以太網(wǎng)物理層接入芯片,突發(fā)包組裝FPGA,突發(fā)包調(diào)度FPGA,SDRAM以及背板驅(qū)動(dòng)芯片($2064)等硬件模塊。光板包括$2064,發(fā)射FPGA,接收FPGA,光發(fā)射機(jī),光接收機(jī),CDR等硬件模塊。論文對(duì)這些軟硬件資源進(jìn)行了詳細(xì)介紹,重點(diǎn)關(guān)注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節(jié)點(diǎn)FPGA的具體實(shí)現(xiàn)方法,分為核心板突發(fā)包組裝FPGA和光板FPGA兩部分。核心板FPGA對(duì)數(shù)據(jù)和描述信息分別存儲(chǔ),僅對(duì)描述信息進(jìn)行處理,提高了組裝效率。在維護(hù)突發(fā)包信息時(shí),實(shí)時(shí)查詢(xún)和更新FEC配置表,保證了對(duì)FEE狀態(tài)表維護(hù)的靈活性。在讀寫(xiě)SDRAM時(shí)都采用整頁(yè)突發(fā)讀寫(xiě)模式,對(duì)MAC幀整幀一次性寫(xiě)入,讀取時(shí)采用超前預(yù)讀模式,對(duì)SDRAM內(nèi)存的使用采取即時(shí)申請(qǐng)方式,十分靈活高效。光板FPGA分為發(fā)射和接收兩個(gè)方向,主要是將進(jìn)入FPGA的數(shù)據(jù)進(jìn)行同步后按照指定的格式發(fā)送。 第四章總結(jié)了論文的主要內(nèi)容,并對(duì)LOBS技術(shù)進(jìn)行展望。本論文組幀算法采用動(dòng)態(tài)組裝參數(shù)表的方法,可以充分支持各種擴(kuò)展,包括自適應(yīng)動(dòng)態(tài)組裝算法。
標(biāo)簽: LOBS FPGA 節(jié)點(diǎn)
上傳時(shí)間: 2013-05-26
上傳用戶(hù):AbuGe
隨著集成電路頻率的提高和多核時(shí)代的到來(lái),傳統(tǒng)的高速電互連技術(shù)面臨著越來(lái)越嚴(yán)重的瓶頸問(wèn)題,而高速下的光互連具有電互連無(wú)法比擬的優(yōu)勢(shì),成為未來(lái)電互連的理想替代者,也成為科學(xué)研究的熱點(diǎn)問(wèn)題。目前,由OIF(Optical Intemetworking Forum,光網(wǎng)絡(luò)論壇)論壇提出的甚短距離光互連協(xié)議,主要面向主干網(wǎng),其延遲、功耗、兼容性等都不能滿(mǎn)足板間、芯片間光互連的需要,因此,研究定制一種適用于板級(jí)、芯片級(jí)的光互連協(xié)議具有非常重要的研究意義。 本論文將協(xié)議功能分為數(shù)據(jù)鏈路層和物理層來(lái)設(shè)計(jì),鏈路層功能包括了協(xié)議原語(yǔ)設(shè)計(jì),數(shù)據(jù)幀格式和數(shù)據(jù)傳輸流程設(shè)計(jì),流量控制機(jī)制設(shè)計(jì),協(xié)議通道初始化設(shè)計(jì),錯(cuò)誤檢測(cè)機(jī)制設(shè)計(jì)和空閑字符產(chǎn)生、時(shí)鐘補(bǔ)償方式設(shè)計(jì);物理層功能包含了數(shù)據(jù)的串化和解串功能,多通道情況下的綁定功能,數(shù)據(jù)編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門(mén)陣列)技術(shù)實(shí)現(xiàn)了定制協(xié)議的單通道模式。重點(diǎn)是數(shù)據(jù)鏈路層的實(shí)現(xiàn),物理層采用定制具備其功能的IP(Intellectual Property,知識(shí)產(chǎn)權(quán))——RocketIO來(lái)實(shí)現(xiàn)。實(shí)現(xiàn)的過(guò)程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開(kāi)發(fā)環(huán)境)開(kāi)發(fā)流程,使用的設(shè)計(jì)工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文對(duì)實(shí)現(xiàn)的協(xié)議進(jìn)行了軟件仿真和上扳測(cè)試,訪(fǎng)真和測(cè)試結(jié)果表明,實(shí)現(xiàn)的單通道模式,支持的最高串行頻率達(dá)到3.5GHz,完全滿(mǎn)足了光互連驗(yàn)證系統(tǒng)初期的要求,同時(shí)由RocketIO的高速串行差分口得到的眼圖質(zhì)量良好,表明對(duì)物理層IP的定制是成功的。
標(biāo)簽: FPGA 板級(jí) 光互連 協(xié)議研究
上傳時(shí)間: 2013-06-28
上傳用戶(hù):guh000
隨著數(shù)字時(shí)代的到來(lái),信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無(wú)線(xiàn)接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來(lái),集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開(kāi)發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場(chǎng)占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路Q(chēng)AM調(diào)制的全過(guò)程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號(hào),AD9857實(shí)現(xiàn)對(duì)四路I/Q信號(hào)的調(diào)制,輸出中頻信號(hào)。本文具體內(nèi)容總結(jié)如下: 1.介紹國(guó)內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國(guó)內(nèi)國(guó)際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國(guó)內(nèi)有線(xiàn)電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過(guò)程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過(guò)程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡(jiǎn)單介紹了FPGA的開(kāi)發(fā)流程。 5.深入研究了基于FPAG代碼開(kāi)發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路Q(chēng)AM的調(diào)制。 6.介紹代碼測(cè)試、電路測(cè)試及系統(tǒng)指標(biāo)測(cè)試。 最終系統(tǒng)指標(biāo)測(cè)試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國(guó)標(biāo)的要求。
上傳時(shí)間: 2013-07-05
上傳用戶(hù):leehom61
4路485光藕隔離電路。收發(fā)自動(dòng)轉(zhuǎn)換。好用。
上傳時(shí)間: 2013-05-30
上傳用戶(hù):懶龍1988
一、 尺寸:長(zhǎng)63mmX寬48mmX高16mm 二、 主要芯片:FR1205(NMOS) 三、 輸入控制電壓:直流5V 輸出控制電壓12V~55V,電流為44A 四、串口下載程序 五、 特點(diǎn): 1、輸入控制電源與被控電源隔離 2、具有四路輸出信號(hào)指示。 3、具有四路光耦隔離 4、四路輸入信號(hào)低電平有效時(shí)有效 5、輸入使用排針可方便與單片機(jī)設(shè)備相連 6、輸出使用接線(xiàn)端子可方便接被控設(shè)備供電電源 7、輸出可控制5—55V直流電源
標(biāo)簽: 場(chǎng)效應(yīng)管 使用說(shuō)明 模塊
上傳時(shí)間: 2013-10-09
上傳用戶(hù):zhf01y
介紹了一種用MSP430 單片機(jī)實(shí)現(xiàn)光纖旁路保護(hù)器的方法。在硬件設(shè)計(jì)上采用精密光學(xué)元件和控制電路,實(shí)現(xiàn)了光路的無(wú)縫切換。在MSP430 單片機(jī)內(nèi)嵌入TCP/IP 協(xié)議,借助以太網(wǎng)控制芯片CS8900A 實(shí)現(xiàn)了單片機(jī)通過(guò)以太網(wǎng)傳輸數(shù)據(jù)。MCU 實(shí)時(shí)監(jiān)測(cè)防火墻發(fā)來(lái)的心跳信號(hào),在防火墻出現(xiàn)異常時(shí),旁路器切換光路繞過(guò)防火墻,從而保證網(wǎng)絡(luò)通暢。
上傳時(shí)間: 2013-11-20
上傳用戶(hù):yelong0614
在GMPLS光網(wǎng)絡(luò)中,為了在故障定位時(shí)減少定位數(shù)障據(jù)鏈路故障的信令開(kāi)銷(xiāo),避免不必要的網(wǎng)絡(luò)資源浪費(fèi),降低網(wǎng)絡(luò)資源的阻塞率,提出了一種分布式多層故障定位方法。該方法在現(xiàn)有的單層故障定位方案的基礎(chǔ)上,通過(guò)雙向數(shù)據(jù)鏈路故障通知的方法,避免了一些不必要的故障相關(guān)操作,減少了網(wǎng)絡(luò)節(jié)點(diǎn)的負(fù)擔(dān),提高了網(wǎng)絡(luò)資源的利用率。
標(biāo)簽: GMPLS 光網(wǎng)絡(luò) 分布式 多層
上傳時(shí)間: 2013-10-13
上傳用戶(hù):wweqas
針對(duì)野戰(zhàn)光纖光路損耗介紹一種精密光功率測(cè)量方法,分析了+,-光電接收元件的+%,(光功率%光電流)特性,并建立了實(shí)際模型&設(shè)計(jì)的裝置測(cè)量范圍為%#)!)./(光功率的相對(duì)衰減值),經(jīng)實(shí)踐檢驗(yàn)具有較好 的精度.
上傳時(shí)間: 2013-11-20
上傳用戶(hù):yy_cn
(1)上電后LCD背光打開(kāi),并顯示倒計(jì)時(shí)5秒,然后時(shí)鐘開(kāi)始工作。 (2)用模式鍵(*)切換模式,如顯示時(shí)間、日期、鬧鐘1、鬧鐘2等,并且可以用上、下鍵控制加1、減1或是鬧鐘的On、Off。 (3)原程序有16個(gè)鍵,包括0~9數(shù)字鍵,可以直接輸入要設(shè)置的時(shí)間值,但后來(lái)將數(shù)字鍵取消了,你仍然可以通過(guò)修改程序的部分注釋恢復(fù)此功能。 (4)鬧鐘有2路,時(shí)間到后鬧2分鐘,可按任意鍵取消本次鬧鐘。鬧鐘響時(shí)有2種音調(diào),是用PIC的PWM實(shí)現(xiàn)的。 (5)按任意鍵可打開(kāi)背光,1分鐘后自動(dòng)關(guān)閉背光。 (6)RA0~RA3為按鍵掃描輸入,應(yīng)接下拉電阻。
上傳時(shí)間: 2013-12-25
上傳用戶(hù):shanml
OPNET的介紹電子書(shū),包含模組的創(chuàng)見(jiàn)和連結(jié)、網(wǎng)路協(xié)定的設(shè)計(jì)等介紹
標(biāo)簽: OPNET
上傳時(shí)間: 2014-01-08
上傳用戶(hù):jcljkh
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1