亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

聲音延時開關

  • 無意間在網上找到這本書,已經絕版了也很難找到所以放上來分享給大家,提供大家學習 本書對SCSI的介紹偏重於軟件開發方面。在介紹了SCSI的基本概念後

    無意間在網上找到這本書,已經絕版了也很難找到所以放上來分享給大家,提供大家學習 本書對SCSI的介紹偏重於軟件開發方面。在介紹了SCSI的基本概念後,介紹了SCSI編程的程序化方法,並在DOS和Windows下研究了ASPI(高級SCSI編程接口),在Windows和Windows NT下研究了ASPI32的擴展,在介紹SCSI在UNIX平臺的應用時,把重點放在了Linux平臺上

    標簽: SCSI 基本概念

    上傳時間: 2014-01-07

    上傳用戶:qunquan

  • 1.執行「解kavo步驟1.bat」重開機 2.執行「解kavo步驟2.bat」 ★:病毒解完後

    1.執行「解kavo步驟1.bat」重開機 2.執行「解kavo步驟2.bat」 ★:病毒解完後,如有插入隨身碟時請按住「Shift鍵」不要放開直到偵測完畢後 再執行「刪除隨身碟中的autorun.bat」 將會刪除隨身碟(含所有磁碟)中的autorun.inf 順便建立同檔名的資料夾,用來防止再被被毒寫入自動執行檔。

    標簽: kavo bat 病毒

    上傳時間: 2017-08-11

    上傳用戶:yan2267246

  • 說明JSP平臺、開發環境

    說明JSP平臺、開發環境,以及相關組成元件,讓讀者完整了解它的來龍去脈、發展工具與該平臺/程式語言/執行環境的特性

    標簽: JSP

    上傳時間: 2014-06-15

    上傳用戶:集美慧

  • GBT 16915.4-2003 家用和類似用途固定電氣裝置的開關 第2部分:特殊要求 第3節:延時開關.doc

    GBT 16915.4-2003 家用和類似用途固定電氣裝置的開關 第2部分:特殊要求 第3節:延時開關.doc

    標簽: 16915.4 2003 GBT

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 錄音,調音與音響技術

    錄音,調音與音響技術

    標簽: 調音 音響技術

    上傳時間: 2013-06-21

    上傳用戶:eeworm

  • 錄音-調音與音響技術-368頁-6.3M.pdf

    專輯類-電子管及音響相關專輯-43冊-454M 錄音-調音與音響技術-368頁-6.3M.pdf

    標簽: 368 6.3 調音

    上傳時間: 2013-04-24

    上傳用戶:zhengjian

  • 用C51編寫單片機延時函數.rar

    用C51編寫單片機延時函數 ,測試和計算了一些已有的延時函數。

    標簽: C51 編寫 單片機

    上傳時間: 2013-07-02

    上傳用戶:西伯利亞狼

  • 單片機延時計算小程序.rar

    單片機延時計算小工具,非常實用的,希望對單片機開發的學習者有用。

    標簽: 單片機 延時計算 程序

    上傳時間: 2013-05-19

    上傳用戶:

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片?,F在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于AT89C2051和ISD2560的錄放音系統設計

    介紹了由Flash單片機AT89C2051及數碼語音芯片 ISD256o組成的電腦語音系統。設計出了系統的硬件電路, 給出了錄、放音實用的源程序。

    標簽: C2051 2051 2560 89C

    上傳時間: 2013-04-24

    上傳用戶:wangzhen1990

主站蜘蛛池模板: 岳阳县| 农安县| 彭水| 清涧县| 安阳县| 乌鲁木齐县| 桐乡市| 中方县| 杭锦后旗| 满城县| 奉贤区| 仁寿县| 绥中县| 剑河县| 准格尔旗| 波密县| 江川县| 延长县| 泸水县| 华容县| 六枝特区| 长沙县| 通化市| 鄯善县| 都匀市| 山阴县| 谢通门县| 西峡县| 中阳县| 武汉市| 阿拉善左旗| 建湖县| 桂阳县| 华亭县| 商都县| 满洲里市| 清流县| 微博| 芦山县| 五大连池市| 治县。|