亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

脫機下載器

  • 基于DSP的移相全橋變換器的研究

    · 摘要:  研究了以全橋變換器作為主電路拓?fù)洹⒁訲MS320LF240x系列DSP作主控芯片、以移相控制方式作為控制方案的移相全橋軟開關(guān)DC-DC變換器.由DSP發(fā)出移相控制信號并經(jīng)芯片IR2110驅(qū)動放大,在移相驅(qū)動信號的控制下可以實現(xiàn)全橋變換器主功率開關(guān)的ZVS.進(jìn)行了系統(tǒng)軟件和硬件的設(shè)計,并安裝了實驗樣機,實驗結(jié)果表明設(shè)計方案正確,軟開關(guān)效果良好.  

    標(biāo)簽: DSP 移相全橋 變換器

    上傳時間: 2013-07-25

    上傳用戶:mikesering

  • 無線電中自適應(yīng)調(diào)制解調(diào)器的FPGA實現(xiàn)

    隨著無線通信技術(shù)的不斷發(fā)展,人們對移動通信及寬帶無線接入業(yè)務(wù)需求的不斷增長,無線頻譜資源顯得日益匱乏。因此,如何提高頻譜利用率,一直以來就是無線通信領(lǐng)域研究的主要任務(wù)。認(rèn)知無線電的提出成為當(dāng)下解決頻譜資源稀缺的一個有效方法。而認(rèn)知無線電的特性要求認(rèn)知無線系統(tǒng)必須具備一個可重構(gòu)的自適應(yīng)調(diào)制解調(diào)器。因此,對于認(rèn)知無線電平臺中自適應(yīng)可重構(gòu)調(diào)制解調(diào)器的深入研究具有重大的意義。    軟件無線電是實現(xiàn)認(rèn)知無線電的理想平臺。本文首先闡述了軟件無線電的基本工作原理及關(guān)鍵技術(shù),對多速率信號處理中的內(nèi)插和抽取、帶通采樣、數(shù)字下變頻、濾波等技術(shù)進(jìn)行了分析與探討,為設(shè)計自適應(yīng)可重構(gòu)調(diào)制解調(diào)器的設(shè)計提供了理論基礎(chǔ)。然后介紹了認(rèn)知無線電系統(tǒng)的構(gòu)成和基本工作方式,接著重點研究了其中通信模塊的FPGA實現(xiàn)。在通信模塊的實現(xiàn)中,研究了基于認(rèn)知無線電的BPSK、π/4 DQPSK、8PSK及16QAM調(diào)制解調(diào)技術(shù),簡要論述了他們的基本概念和原理,并給出了設(shè)計方案。接著按信號流程逐一介紹了各個功能模塊在DSP+FPGA硬件平臺上的實現(xiàn),并對得到的數(shù)據(jù)進(jìn)行了分析,給出了性能測試結(jié)果。在此基礎(chǔ)上,結(jié)合認(rèn)知無線電系統(tǒng)的要求,提出了可變調(diào)制方式,可變傳輸帶寬的自適應(yīng)可重構(gòu)調(diào)制解調(diào)器的設(shè)計方案,并對其中一些關(guān)鍵模塊的硬件實現(xiàn)給出了分析,同時給出了收端波特率識別的策略。最后,論文提出了一些新的自適應(yīng)技術(shù),如波特率估計、信噪比估計等,并給出了應(yīng)用這些技術(shù)的自適應(yīng)調(diào)制解調(diào)器的改進(jìn)方案。

    標(biāo)簽: FPGA 無線 調(diào)制解調(diào)器

    上傳時間: 2013-06-17

    上傳用戶:alan-ee

  • Quartus_II_9.0破解器.rar

    #首先安裝Quartus II 9.0 (32-Bit): #用Quartus_II_9.0破解器.exe破解C:\altera\90\quartus\bin下的sys_cpt.dll和quartus.exe文件(運行Quartus_II_9.0破解器.exe后,直接點擊“應(yīng)用補丁”,如果出現(xiàn)“未找到該文件。搜索該文件嗎?”,點擊“是”,(如果直接把該破解器Copy到C:\altera\90\quartus\bin下,就不會出現(xiàn)這個對話框,而是直接開始破解!)然后選中sys_cpt.dll,點擊“打開”。安裝默認(rèn)的sys_cpt.dll路徑是在C:\altera\90\quartus\bin下)。 #把license.dat里的XXXXXXXXXXXX 用您老的網(wǎng)卡號替換(在Quartus II 9.0的Tools菜單下選擇License Setup,下面就有NIC ID)。 #在Quartus II 9.0的Tools菜單下選擇License Setup,然后選擇License file,最后點擊OK。 #注意:license文件存放的路徑名稱不能包含漢字和空格,空格可以用下劃線代替。 #僅限于學(xué)習(xí),不要用于商業(yè)目的! 嚴(yán)禁貼到網(wǎng)上!!!

    標(biāo)簽: Quartus_II 9.0 破解

    上傳時間: 2013-04-24

    上傳用戶:zhuoying119

  • Cadence Allegro 16.6破解Crack+高速下載+教程 Win7下可用

    最新Cadence Allegro 16.6破解版,Windows 7下32位和64位,經(jīng)實際測試,順利運行,請仔細(xì)閱讀安裝說明。 后面附有高速百度網(wǎng)盤下載鏈接,壓縮包中包括破解文件及安裝說明,下面 Cadence16.6的版本個人感覺值得更新,有很多更新真心很實用很強大,但最重要的Display net names的功能的加入實在是感激涕零啊,因為當(dāng)初從AD轉(zhuǎn)到Cadence16.3時最不習(xí)慣的就是PCB上木有NET顯示啊... 小弟win7安裝時破解方法如下: 具體的步驟: 1、安裝licensemanager,問license時,單擊cancel,然后finish. 2、接下來安裝cadence的product,即第二項,直到結(jié)束. 3、在任務(wù)管理器中確認(rèn)一下是否有這兩個進(jìn)程,有就結(jié)束掉,即cdsNameServer.exe和cdsMsgServer.exe,沒有就算了.(電腦開機沒運行過Cadence軟件就不用執(zhí)行這一步). 5、把破解文件夾crack中LicenseManager文件夾下的pubkey、pubkey.exe和lLicenseManagerPubkey.bat放到Cadence\\LicenseManager目錄下并運行l(wèi)LicenseManagerPubkey.bat (如果是WIN764位操作系統(tǒng)請把cdslmd.exe文件復(fù)制到Cadence\\LicenseManager目錄下覆蓋原文件。其他操作系統(tǒng)不用,直接下一步) 6、把破解文件夾crack里crack\\SPB_16.6\\tools的pubkey、pubkey.exe和Tools.bat放到Cadence\\SPB_16.6\\tools目錄下并運行Tools.bat (注意看一下DOS窗口會不會一閃而過,如果運行差不多一分鐘就說明破解成功) 7、打開破解文件夾crack里L(fēng)icGen文件夾,然后雙擊licgen.bat生成新的license.lic,習(xí)慣上把這license文件拷到桌面上放著. 8.在電腦開始菜單中的程序里找到cadence文件夾,點開再點開License Manager,運行License servers configuration Unilily,彈出的對話框中點browes...指向第7步拷貝到桌面上的license.lic,打開 它(open)再點下一步(next),將Host Name項中主機名改成你的電腦系統(tǒng)里的主機名(完整的計算機名稱),然后點下一步按界面提示直到完成第7步. 9.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點開再點開,運行License client configuration Unility,填入5280@(你的主機名),點下一步(next),最后點finish,完成這第8步. 10.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點開再點開,運行Lm Tools,點Config Services項,Path to the license file項中,點Browes指向c:\\cadence\\License Manager\\license.dat(如果看不見icense.dat,請在類型中下拉選擇DAT類型),打開它 (open)再點Save Service.然后啟動一下服務(wù)。到此,破解完成. 11、如果以上步驟都完成了,打開軟件提示找不到證書,請打開環(huán)境變量,用戶變量中看看 CDS_LIC_FILE 變量值是否為 5280@(你的主機名),如果沒 CDS_LIC_FILE變量名,請?zhí)砑右粋€變量。變量名為CDS_LIC_FILE 變量值為 5280@(你的主機名) 12. 64位操作系統(tǒng),軟件破解完請把cdslmd.exe文件復(fù)制到Cadence\\LicenseManager目錄下覆蓋原文件。 附我用的破解文件,希望給win7安裝不成功的有點幫助

    標(biāo)簽: Cadence Allegro Crack 16.6

    上傳時間: 2013-07-23

    上傳用戶:

  • genesis9.0算號器_算號器視頻文件

    genesis9.0算號器提供genesis算號器使用視頻。安裝文件一定要放在小寫英文路徑下,中文不行,有大寫字母的英文也不行。1.算號器的只是算gnd的號,要算get的號,需要參考算號器的步驟。注意選擇破解有效時間。2.7天過期,30天過期,永不過期等。注意要用自己機器識別號去算,在get運行彈出來的序號對話框里,有機器識別號。3.安裝完成,啟動時,填寫進(jìn)入用戶名和密碼時,一定不能用鼠標(biāo)。直接用回車鍵,否則失效。密碼框內(nèi)的密碼不可見,輸完直接回車,即可進(jìn)入genesis界面。

    標(biāo)簽: genesis 9.0 算號器 視頻

    上傳時間: 2014-12-23

    上傳用戶:swaylong

  • 面向艦艇通用數(shù)據(jù)采集的協(xié)議轉(zhuǎn)換器的設(shè)計與測試

    針對目前艦艇系統(tǒng)通用數(shù)據(jù)采集需要,設(shè)計了一種基于DSP的協(xié)議轉(zhuǎn)換器。克服了目前由于艦艇作戰(zhàn)系統(tǒng)使用接口協(xié)議多樣而造成通用性差的問題。通過在實驗室環(huán)境下的組建數(shù)據(jù)采集系統(tǒng)并進(jìn)行性能測試,證明該協(xié)議轉(zhuǎn)換器能滿足現(xiàn)階段艦艇多接口數(shù)據(jù)采集的要求,新研制或改進(jìn)的數(shù)據(jù)采集系統(tǒng)能滿足高度通用化的需要。

    標(biāo)簽: 艦艇 協(xié)議轉(zhuǎn)換器 測試 通用數(shù)據(jù)

    上傳時間: 2013-10-28

    上傳用戶:ls530720646

  • Quartus_II_11.0_x86破解器下載

    Quartus_II_11.0_x86破解器下載方法: 首先安裝Quartus II 11.0軟件(默認(rèn)是32/64-Bit一起安裝): 用Quartus_II_11.0_x86破解器(內(nèi)部版).exe破解C:\altera\11.0\quartus\bin下的sys_cpt.dll文件(運行Quartus_II_11.0_x86破解器(內(nèi)部版).exe后,直接點擊“應(yīng)用補丁”,如果出現(xiàn)“未找到該文件。搜索該文件嗎?”,點擊“是”,(如果直接把該破解器Copy到C:\altera\11.0\quartus\bin下,就不會出現(xiàn)這個對話框,而是直接開始破解!)然后選中sys_cpt.dll,點擊“打開”。安裝默認(rèn)的sys_cpt.dll路徑是在C:\altera\11.0\quartus\bin下)。 把license.dat里的XXXXXXXXXXXX 用您老的網(wǎng)卡號替換(在Quartus II 11.0的Tools菜單下選擇License Setup,下面就有NIC ID)。 在Quartus II 11.0的Tools菜單下選擇License Setup,然后選擇License file,最后點擊OK。 注意:license文件存放的路徑名稱不能包含漢字和空格,空格可以用下劃線代替。 此軟件已經(jīng)通過了諾頓測試,在其它某些殺毒軟件下,也許被誤認(rèn)為是“病毒”,這是殺毒軟件智能化程度不夠的原因,所以只能暫時關(guān)閉之。

    標(biāo)簽: Quartus_II 11.0 86 破解

    上傳時間: 2013-11-01

    上傳用戶:hebmuljb

  • 基于FPGA的MSK調(diào)制器設(shè)計與實現(xiàn)

    介紹了MSK信號的優(yōu)點,并分析了其實現(xiàn)原理,提出一種MSK高性能數(shù)字調(diào)制器的FPGA實現(xiàn)方案;采用自頂向下的設(shè)計思想,將系統(tǒng)分成串/并變換器、差分編碼器、數(shù)控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點論述了串/并變換、差分編碼、數(shù)控振蕩器的實現(xiàn),用原理圖輸入、VHDL語言設(shè)計相結(jié)合的多種設(shè)計方法,分別實現(xiàn)了各模塊的具體設(shè)計,并給出了其在QuartusII環(huán)境下的仿真結(jié)果。結(jié)果表明,基于FPGA的MSK調(diào)制器,設(shè)計簡單,便于修改和調(diào)試,性能穩(wěn)定。

    標(biāo)簽: FPGA MSK 制器設(shè)計

    上傳時間: 2013-11-23

    上傳用戶:dvfeng

  • 低功耗高速跟隨器的設(shè)計

    提出了一種應(yīng)用于CSTN-LCD系統(tǒng)中低功耗、高轉(zhuǎn)換速率的跟隨器的實現(xiàn)方案。基于GSMC±9V的0.18 μm CMOS高壓工藝SPICE模型的仿真結(jié)果表明,在典型的轉(zhuǎn)角下,打開2個輔助模塊時,靜態(tài)功耗約為35 μA;關(guān)掉輔助模塊時,主放大器的靜態(tài)功耗為24 μA。有外接1 μF的大電容時,屏幕上的充放電時間為10 μs;沒有外接1μF的大電容時,屏幕上的充放電時間為13μs。驗證表明,該跟隨器能滿足CSTN-LCD系統(tǒng)低功耗、高轉(zhuǎn)換速率性能要求。

    標(biāo)簽: 低功耗 跟隨器

    上傳時間: 2013-11-18

    上傳用戶:kxyw404582151

  • 磁芯電感器的諧波失真分析

    磁芯電感器的諧波失真分析 摘  要:簡述了改進(jìn)鐵氧體軟磁材料比損耗系數(shù)和磁滯常數(shù)ηB,從而降低總諧波失真THD的歷史過程,分析了諸多因數(shù)對諧波測量的影響,提出了磁心性能的調(diào)控方向。 關(guān)鍵詞:比損耗系數(shù), 磁滯常數(shù)ηB ,直流偏置特性DC-Bias,總諧波失真THD  Analysis on THD of the fer rite co res u se d i n i nductancShi Yan Nanjing Finemag Technology Co. Ltd., Nanjing 210033   Abstract:    Histrory of decreasing THD by improving the ratio loss coefficient and hysteresis constant of soft magnetic ferrite is briefly narrated. The effect of many factors which affect the harmonic wave testing is analysed. The way of improving the performance of ferrite cores is put forward.  Key words: ratio loss coefficient,hysteresis constant,DC-Bias,THD  近年來,變壓器生產(chǎn)廠家和軟磁鐵氧體生產(chǎn)廠家,在電感器和變壓器產(chǎn)品的總諧波失真指標(biāo)控制上,進(jìn)行了深入的探討和廣泛的合作,逐步弄清了一些似是而非的問題。從工藝技術(shù)上采取了不少有效措施,促進(jìn)了質(zhì)量問題的迅速解決。本文將就此熱門話題作一些粗淺探討。  一、 歷史回顧 總諧波失真(Total harmonic distortion) ,簡稱THD,并不是什么新的概念,早在幾十年前的載波通信技術(shù)中就已有嚴(yán)格要求<1>。1978年郵電部公布的標(biāo)準(zhǔn)YD/Z17-78“載波用鐵氧體罐形磁心”中,規(guī)定了高μQ材料制作的無中心柱配對罐形磁心詳細(xì)的測試電路和方法。如圖一電路所示,利用LC組成的150KHz低通濾波器在高電平輸入的情況下測量磁心產(chǎn)生的非線性失真。這種相對比較的實用方法,專用于無中心柱配對罐形磁心的諧波衰耗測試。 這種磁心主要用于載波電報、電話設(shè)備的遙測振蕩器和線路放大器系統(tǒng),其非線性失真有很嚴(yán)格的要求。  圖中  ZD   —— QF867 型阻容式載頻振蕩器,輸出阻抗 150Ω, Ld47 —— 47KHz 低通濾波器,阻抗 150Ω,阻帶衰耗大于61dB,       Lg88 ——并聯(lián)高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB Ld88 ——并聯(lián)高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB FD   —— 30~50KHz 放大器, 阻抗 150Ω, 增益不小于 43 dB,三次諧波衰耗b3(0)≥91 dB, DP  —— Qp373 選頻電平表,輸入高阻抗, L ——被測無心罐形磁心及線圈, C  ——聚苯乙烯薄膜電容器CMO-100V-707APF±0.5%,二只。 測量時,所配用線圈應(yīng)用絲包銅電磁線SQJ9×0.12(JB661-75)在直徑為16.1mm的線架上繞制 120 匝, (線架為一格) , 其空心電感值為 318μH(誤差1%) 被測磁心配對安裝好后,先調(diào)節(jié)振蕩器頻率為 36.6~40KHz,  使輸出電平值為+17.4 dB, 即選頻表在 22′端子測得的主波電平 (P2)為+17.4 dB,然后在33′端子處測得輸出的三次諧波電平(P3), 則三次諧波衰耗值為:b3(+2)= P2+S+ P3 式中:S 為放大器增益dB 從以往的資料引證, 就可以發(fā)現(xiàn)諧波失真的測量是一項很精細(xì)的工作,其中測量系統(tǒng)的高、低通濾波器,信號源和放大器本身的三次諧波衰耗控制很嚴(yán),阻抗必須匹配,薄膜電容器的非線性也有相應(yīng)要求。濾波器的電感全由不帶任何磁介質(zhì)的大空心線圈繞成,以保證本身的“潔凈” ,不至于造成對磁心分選的誤判。 為了滿足多路通信整機的小型化和穩(wěn)定性要求, 必須生產(chǎn)低損耗高穩(wěn)定磁心。上世紀(jì) 70 年代初,1409 所和四機部、郵電部各廠,從工藝上改變了推板空氣窯燒結(jié),出窯后經(jīng)真空罐冷卻的落后方式,改用真空爐,并控制燒結(jié)、冷卻氣氛。技術(shù)上采用共沉淀法攻關(guān)試制出了μQ乘積 60 萬和 100 萬的低損耗高穩(wěn)定材料,在此基礎(chǔ)上,還實現(xiàn)了高μ7000~10000材料的突破,從而大大縮短了與國外企業(yè)的技術(shù)差異。當(dāng)時正處于通信技術(shù)由FDM(頻率劃分調(diào)制)向PCM(脈沖編碼調(diào)制) 轉(zhuǎn)換時期, 日本人明石雅夫發(fā)表了μQ乘積125 萬為 0.8×10 ,100KHz)的超優(yōu)鐵氧體材料<3>,其磁滯系數(shù)降為優(yōu)鐵

    標(biāo)簽: 磁芯 電感器 諧波失真

    上傳時間: 2014-12-24

    上傳用戶:7891

主站蜘蛛池模板: 宿州市| 岳普湖县| 聊城市| 涟源市| 桂平市| 阳春市| 栾城县| 高密市| 右玉县| 大庆市| 龙里县| 博客| 荆门市| 翁源县| 尼木县| 青神县| 新龙县| 汤阴县| 张家界市| 鄢陵县| 吉木乃县| 北票市| 天柱县| 永川市| 侯马市| 温泉县| 建宁县| 唐山市| 天津市| 天全县| 皮山县| 常熟市| 和龙市| 景泰县| 察哈| 大石桥市| 余姚市| 建德市| 安塞县| 永平县| 南充市|