亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

自動(dòng)組卷系統(tǒng)

  • 基于FPGA的自適應濾波器設計與實現

    自適應濾波器是統計信號處理的一個重要組成部分。在實際應用中,由于沒有充足的信息來設計固定系數的數字濾波器,或者設計規則會在濾波器正常運行時改變,因此我們需要研究自適應濾波器。凡是需要處理未知統計環境下運算結果所產生的信號或需要處理非平穩信號時,自適應濾波器可以提供一種吸引人的解決方法,而且其性能通常遠優于用常規方法設計的固定濾波器。此外,自適應濾波器還能提供非自適應方法所不可能提供的新的信號處理能力。 本論文從自適應濾波器研究的重要意義入手,介紹了線性自適應濾波器的基本原理、算法及設計方法,對幾種基于最小均方誤差準則或最小平方誤差準則的自適應濾波器算法進行研究,最終基于一改近的LMS算法設計復數自適應濾波器,并以VHDL語言編寫在maxplus平臺上進行仿真測試。

    標簽: FPGA 自適應濾波器

    上傳時間: 2013-07-11

    上傳用戶:W51631

  • 基于FPGA的高速采樣自適應濾波系統的研究

    自適應濾波器的硬件實現一直是自適應信號處理領域研究的熱點。隨著電子技術的發展,數字系統功能越來越強大,對器件的響應速度也提出更高的要求。 本文針對用通用DSP 芯片實現的自適應濾波器處理速度低和用HDL語言編寫底層代碼用FPGA實現的自適應濾波器開發效率低的缺點,提出了一種基于DSP Builder系統建模的設計方法。以隨機2FSK信號作為研究對象,首先在matlab上編寫了LMS去噪自適應濾波器的點M文件,改變自適應參數,進行了一系列的仿真,對算法迭代步長、濾波器的階數與收斂速度和濾波精度進行了研究,得出了最佳自適應參數,即迭代步長μ=0.0057,濾波器階數m=8,為硬件實現提供了參考。 然后,利用最新DSP Builder工具建立了基于LMS算法的8階2FSK信號去噪自適應濾波器的模型,結合多種EDA工具,在EPFlOKl00EQC208-1器件上設計出了最高數據處理速度為36.63MHz的8階LMS自適應濾波器,其速度是文獻[3]通過編寫底層VHDL代碼設計的8階自適應濾波器數據處理速度7倍多,是文獻[50]采用DSP通用處理器TMS320C54X設計的8階自適應濾波器處理速度25倍多,開發效率和器件性能都得到了大大地提高,這種全新的設計理念與設計方法是EDA技術的前沿與發展方向。 最后,采用異步FIFO技術,設計了高速采樣自適應濾波系統,完成了對雙通道AD器件AD9238與自適應濾波器的高速匹配控制,在QuartusⅡ上進行了仿真,給出了系統硬件實現的原理框圖,并將采樣濾波控制器與異步FIF0集成到同一芯片上,既能有效降低高頻可能引起的干擾又降低了系統的成本。

    標簽: FPGA 高速采樣 自適應濾波

    上傳時間: 2013-06-01

    上傳用戶:ynwbosss

  • 基于FPGA的雙自觸發脈沖激光測距關鍵技術研究

    激光測距技術被廣泛應用于現代工業測量、航空與大地的測量、國防及通信等諸多領域。本文從已獲得廣泛應用的脈沖激光測距技術入手,重點分析了近年提出的自觸發脈沖激光測距技術(STPLR)特別是其中的雙自觸發脈沖激光測距技術(BSTPLR),通過分析發現其核心部件之一就是用于測量激光脈沖飛行時間(周期)的高精度高速計數器,而目前一般的方式是采用昂貴的進口高速計數器或專用集成電路(ASIC)來完成,這使得激光測距儀在研發、系統的改造升級和自主知識產權保護等諸多方面受到制約,同時在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現場可編程門陣列(FPGA)來實現脈沖激光測距中的高精度高速計數及其他相關功能,基本解決了以上存在的問題。 論文通過對雙自觸發脈沖激光測距的主要技術要求和技術指標進行分析,對其中的信號處理單元采用了FPGA+單片機的設計形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個測距系統中是信號處理的核心部件,借助其用戶可編程特性及很高的內部時鐘頻率,設計了專用于BSTPLR的高速高精度計數芯片,負責對測距信號產生電路中的時刻鑒別電路輸出信號進行計數。數據處理模塊則主要由單片機(AT89C51)來實現。系統可以通過鍵盤預置門控信號的寬度以均衡測量的精度和速度,測量結果采用7位LED數碼管顯示。本設計在近距離(大尺寸)范圍內實驗測試時基本滿足設計要求。

    標簽: FPGA 自觸發脈沖 激光測距 關鍵技術

    上傳時間: 2013-06-02

    上傳用戶:

  • 開關磁阻電機的新型齒極結構及自組織模糊控制

    開關磁阻電機驅動系統(SRD)是一種新型交流驅動系統,以結構簡單、堅固耐用、成本低廉、控制參數多、控制方法靈活、可得到各種所需的機械特性,而備受矚目,應用日益廣泛.并且SRD在寬廣的調速范圍內均具有較高的效率,這一點是其它調速系統所不可比擬的.但開關磁阻電機(SRM)的振動與噪聲比較大,這影響了SRD在許多領域的應用.本文針對上述問題進行了研究,提出了一種新型齒極結構,可有效降低開關磁阻電機的振動與噪聲.通過電磁場有限元計算可看出,在新型齒極結構下,導致開關磁阻電機振動與噪聲的徑向力大為減小,尤其是當轉子極相對定子極位于關斷位置時,徑向力大幅度地減小,并改善了徑向力沿定子圓周的分布,使其波動減小,從而減小了定子鐵心的變形與振動,進而降低了開關磁阻電機的噪聲.靜態轉矩因轉子極開槽也略微減小,但對電機的效率影響不大.開關磁阻電機因磁路的飽和導致參數的非線性,又因在不同控制方式下是變結構的.這使得開關磁阻電機的控制非常困難.經典的線性控制方法如PI、PID等方法用于開關磁阻電機的控制,效果不好.其它的控制方法如滑模變結構控制、狀態空間控制方法等可取得較好的控制效果但大都比較復雜,實現起來比較困難.而智能控制方法如模糊控制本身為一種非線性控制方法,對于非線性、變結構、時變的被控對象均可取得較好的控制效果且不需知道被控對象的數學模型,這對于很難精確建模的開關磁阻電機來說尤其適用.同時,模糊控制實現比較容易.但對于變參數、變結構的開關磁阻電機來說固定參數的模糊控制在不同條件下其控制效果難以達到最優.為取得最優的控制效果,該文采用帶修正因子的自組織模糊控制器,采用單純形加速優化算法通過在線調整參數,達到了較好的控制效果.仿真結果證明了這一點.

    標簽: 開關磁阻電機 自組織 模糊控制

    上傳時間: 2013-05-16

    上傳用戶:大三三

  • 自定制Nios處理器的FFT算法指令

    本文深入研究了Nios 自定制指令的軟硬件接口,基于Altera 的IP 核FFT V2.2.0實現了變換長度為1024 點的高速復數FFT 算法,提出了一種在Nios 嵌入式系統中定制用戶FFT 算

    標簽: Nios FFT 定制 處理器

    上傳時間: 2013-04-24

    上傳用戶:hfmm633

  • 基于LMS自適應濾波器信息采集系統設計

    設計并實現具有硬件濾波空氣清新器的信息采集系統,根據空氣的復雜性以及隨機性,結合自適應濾波器的原理,提出一種新的空氣信息采集系統設計方法。該方法利用最小均方(LMS)自適應濾波器進行軟件濾波,針對空氣

    標簽: LMS 自適應濾波器 信息采集 系統設計

    上傳時間: 2013-06-14

    上傳用戶:sjb555

  • 電能計量裝置安裝接線規則 DL/T 825-2002

    電能計量裝置安裝接線規則 DL/T 825-2002:本標準規定了電力系統中計費用和非計費用交流電能計量裝置的接線方式及安裝規定。

    標簽: 2002 825 DL 電能計量

    上傳時間: 2013-06-30

    上傳用戶:yuanhong95

  • 基于ARM的織機送經和卷取控制系統的設計

    目前,織機向著高速化、智能化方向發展,無梭織機也越來越占主導地位,開發中高檔織機控制系統是當前紡織機械領域的重要課題。織機的電子送經和卷取控制系統是中高檔織機控制的關鍵技術之一,同時它也是無梭織機優越于有梭織機的重要特征之一,因此研究送經和卷取控制系統具有重要意義。 本文研究的內容是織機的送經和卷取控制系統,主要目的是保證織機在織造過程中紗線張力的動態穩定。主要工作如下: (1)在分析送經卷取系統原理和功能的基礎上,提出了一種用較低成本完成所需控制功能的解決方案——以ARM嵌入式處理器S3C44B0為中心構建硬件平臺,以嵌入式操作系統uClinux為基礎構建軟件平臺。 (2)利用嵌入式處理器S3C44B0豐富的硬件資源,對電子送經卷取控制系統進行硬件設計:包括以S3C44B0為核心的最小系統電路的設計、與上位機通訊接口電路的設計、經紗張力檢測與采樣電路的設計、伺服電機驅動接口電路的設計和編碼器接口電路的設計等. (3)利用嵌入式操作系統uClinux高實時、多任務等優點,對電子送經卷取控制系統進行軟件設計: ●在分析uClinux系統的特點和功能的基礎上,完成了在硬件電路板上的移植; ●在分析系統引導程序功能的基礎上,完成了Boot Loader的設計; ●完成了系統設備驅動程序的設計:包括串口驅動程序設計、A/D驅動程序的設計和IIC驅動程序的設計等; ●在對織機工藝了解的基礎上,以模塊化的思想完成了系統應用程序的設計:包括張力傳感器數據采集模塊、控制算法模塊和通訊模塊等; (4)詳細介紹了整個控制系統的調試過程。 本文設計的系統能使控制的經紗張力恒定,反應快速,控制精度高,很好地解決了開車痕等問題,能滿足中高檔織機的要求,具有實際應用價值。

    標簽: ARM 控制系統

    上傳時間: 2013-04-24

    上傳用戶:athjac

  • 39839電感量計算小巧實用的綠色軟件,根據輸入的線圈長度、線圈直徑、導線直徑、線圈匝數及工作頻率快速計算出電感量、自分布電容、空載Q值、自諧振頻率

    39839電感量計算小巧實用的綠色軟件,根據輸入的線圈長度、線圈直徑、導線直徑、線圈匝數及工作頻率快速計算出電感量、自分布電容、空載Q值、自諧振頻率

    標簽: 39839 電感量 計算 線圈

    上傳時間: 2013-06-03

    上傳用戶:夜月十二橋

  • DVBH發射端信道內碼和調制部分的FPGA設計和實現

    數字電視技術和超大規模深亞微米的系統級芯片設計技術是當前信息產業中最受關注的兩個方向。它們的交叉就是數字電視應用中的一系列系統級芯片和超深亞微米專用集成電路。其中信道處理系統及其相關芯片更是集中了數字信號處理前向糾錯編解碼等數字電視傳輸的核心技術,成為設計和開發整個數字電視系統的關鍵之一。數字高清晰度電視(Digital HDTV)做為第三代電視標準,已成為當今世界高技術競爭的焦點,本文正是從這個交叉點上出發對DVB-H(Digital Video Broadcasting-Handheld)標準中所涉及的信道編碼和調制部分進行了研究,重點分析了信道內編碼部分的硬件優化實現。本項目完成了DVB-H傳輸系統信道編碼的FPGA硬件設計和實現,系統所有FPGA硬件電路設計采用了Veillog HDL語言編寫。同時對清華大學數字電視地面傳輸標準DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關鍵技術做了研究,與DVB標準中的相關技術做了對比。 本文首先對DVB.H以及COFDM的相關理論進行介紹和研究。然后針對DVB-H信道編碼調制器中的部分核心算法的FPGA設計和實現進行了詳細的研究工作,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的部分設計等。相應地對DVB-H信道解碼解調器中的部分算法的FPGA設計的研究工作做了描述,包括符號解交織和比特解交織。同時對清華大學數字電視地面傳輸標準DMB-T外接收機中頻域和時域解交織模塊的FPGA設計實現做了描述。 筆者在項目中完成的主要工作有: (1)與項目組成員合作制定系統框架,劃分模塊。 (2)對所負責的模塊,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的算法進行研究并加以優化,建立軟件仿真模型,進行FPGA設計,仿真和實現。

    標簽: DVBH FPGA 發射端 信道

    上傳時間: 2013-06-10

    上傳用戶:rockjablew

主站蜘蛛池模板: 云龙县| 吉水县| 思南县| 涟源市| 应城市| 仁布县| 凤凰县| 灌阳县| 陵川县| 东方市| 正镶白旗| 博白县| 潮州市| 张家口市| 华阴市| 宁城县| 浪卡子县| 茂名市| 那曲县| 曲松县| 如皋市| 绥中县| 白沙| 二连浩特市| 女性| 郑州市| 磴口县| 黄骅市| 金川县| 郓城县| 文水县| 项城市| 昭平县| 历史| 定陶县| 望江县| 古丈县| 桓台县| 金塔县| 孙吴县| 额尔古纳市|