亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

芯片型號

  • 基于AT89C52的學習型遙控器的設計

    本文介紹了一種基于 AT89C52 的學習型遙控器,并對其工作原理及軟、硬件的設計和實現方法進行了詳細的闡述。關鍵詞: AT89C52; 學習型遙控器; 紅外遙控編碼Abstr

    標簽: 89C C52 AT 89

    上傳時間: 2013-06-24

    上傳用戶:tinawang

  • 小家電行業常用芯片集錦

    我公司開發小家電常用的芯片列表,用在腳浴盆控制板,LED控制板,咖啡機,果汁機,電話機,對講機,安防設備,工礦燈等

    標簽: 小家電 芯片 集錦

    上傳時間: 2013-07-03

    上傳用戶:hjshhyy

  • 系統芯片SoC原型驗證技術

    隨著系統芯片(SoC)設計復雜度不斷增加,使得縮短面市時間的壓力越來越大。雖然IP核復用大大減少了SoC的設計時間,但是SoC的驗證仍然非常復雜耗時。SoC和ASIC的最大不同之處在于它的規模和復雜的系統性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統,驅動程序以及應用程序等。面對SoC數目眾多的硬件模塊,復雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗證往往難以達到令人滿意的要求,耗費了大最的時間,將給系統芯片的上市帶來嚴重的影響。為了減少此類情況的發生,在流樣片之前,進行基于FPGA的系統原型驗證,即在FPGA上快速地實現SoC設計中的硬件模塊,讓軟件模塊在真正的硬件環境中高速運行,從而實現SoC設計的軟硬件協同驗證。這種方法已經成為SoC設計流程前期階段常用的驗證方法。 在簡要分析幾種業內常用的驗證技術的基礎上,本文重點闡述了基于FPGA的SoC驗證流程與技術。結合Mojox數碼相機系統芯片(以下簡稱為Mojox SoC)的FPGA原型驗證平臺的設計,介紹了Mojox FPGA原型驗證平臺的硬件設計過程和Mojox SoC的FPGA原型實現,并采用基于模塊的FPGA設計實現方法,加快了原型驗證的工作進程。 本文還介紹了Mojox SoC中ARM固件和PC應用軟件等原型軟件的設計實現以及原型驗證平臺的軟硬協同驗證的過程。通過軟硬協同驗證,本文實現了PC機對整個驗證平臺的摔制,達到了良好的驗證效果,且滿足了預期的設計要求。

    標簽: SoC 系統芯片 原型 驗證技術

    上傳時間: 2013-07-02

    上傳用戶:dsgkjgkjg

  • 基于ISD2560語音芯片的錄放電路設計

    單片機AT98C2051與語音芯片ISD2560組成的電腦語音系統的設計方法, 給出了電腦語音系統的實際電路、錄放音程序框圖以及源程序。利用該方法設計的電腦語音系統具有硬件電路簡單, 調試方便, 實用性強等特點, 并可作為電腦語音服務系統的語音板

    標簽: 2560 ISD 語音芯片 錄放

    上傳時間: 2013-04-24

    上傳用戶:青春123

  • 筆記本常用芯片資料大全

    筆記本常用芯片資料大全20075100043222222

    標簽: 筆記本 芯片資料

    上傳時間: 2013-04-24

    上傳用戶:DanXu

  • ADDA芯片PCF8591中文資料

    ADDA芯片PCF8591中文資料(帶圖介紹)

    標簽: ADDA 8591 PCF 芯片

    上傳時間: 2013-04-24

    上傳用戶:klds

  • 74系列芯片資料

    74系列芯片資料 適合新手使用,非常方便

    標簽: 74系列 芯片資料

    上傳時間: 2013-04-24

    上傳用戶:東大小布

  • ISO 4-20mA中文資料,電流環隔離芯片

    ISO 4-20mA電流環隔離芯片是單片兩線制隔離接口芯片,該IC內部包含有電流信號調制解調電路、信號耦合隔離變換電路等。很小的輸入等效電阻,使該IC的輸入電壓達到超寬范圍(7.5—32V),以滿足用

    標簽: ISO 20 mA 電流環

    上傳時間: 2013-07-29

    上傳用戶:kiklkook

  • FPGA布線算法的研究

    現場可編程門陣列(FPGA)是一種可實現多層次邏輯器件。基于SRAM的FPGA結構由邏輯單元陣列來實現所需要的邏輯函數。FPGA中,互連線資源是預先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實現的,所以相對于ASIC中互連線所占用的面積更大。為了節省芯片面積,一般都采用單個MOS晶體管來連接邏輯資源。MOS晶體管的導通電阻可以達到千歐量級,可分割金屬線段的電阻相對于MOS管來說是可以忽略的,然而它和地之間的電容達到了0.1pf[1]。為了評估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結果,但是基于此模型需要花費太多的時間。這在基于時序驅動的工藝映射和布局布線以及靜態時序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關盒都是由MOS管組成的。FPGA中的時延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對于MOS管的建模對FPGA時延估算有很大的影響意義。對于MOS管,Muhammad[15]采用導通電阻來代替MOS管,然后用。Elmore[3]時延和Rubinstein[4]時延模型估算互連時延。Elmore時延用電路的一階矩來近似信號到達最大值50%時的時延,而Rubinstein也是通過計算電路的一階矩估算時延的上下邊界來估算電路的時延,然而他們都是用來計算RC互連時延。傳輸管是非線性器件,所以沒有一個固定的電阻,這就造成了Elmore時延和Rubinstein時延模型的過于近似的估算,對整體評估FPGA的性能帶來負面因素。 本論文提出快速而精確的現場可編程門陣列FPGA中的互連資源MOS傳輸管時延模型。首先從階躍信號推導出適合50%時延的等效電阻模型,然后在斜坡輸入的時候,給出斜坡輸入時的時延模型,并且給出等效電容的計算方法。結果驗證了我們精確的時延模型在時間上的開銷少的性能。 在島型FPGA中,單個傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨作為輸入或者輸出管腳,以致于它們不是一個線網的起點就是線網的終點。而這恰恰忽略了管腳實際在物理上可以作為互連線來使用的情況(VPR認為dogleg現象本身對性能提高不多)。本論文通過對dogleg現象進行了探索,并驗證了在使用SUBSET開關盒的情況下,dogleg能提高FPGA的布通率。

    標簽: FPGA 布線 法的研究

    上傳時間: 2013-07-24

    上傳用戶:yezhihao

  • 全數字化超聲診斷儀中的應用研究

    數字超聲診斷設備在臨床診斷中應用十分廣泛,研制全數字化的醫療儀器已成為趨勢。盡管很多超聲成像儀器設計制造中使用了數字化技術,但是我們可以說現代VLSI 和EDA 技術在其中并沒有得到充分有效的應用。隨著現代電子信息技術的發展,PLD 在很多與B 型超聲成像或多普勒超聲成像有關的領域都得到了較好的應用,例如數字通信和相控雷達領域。 在研究現代超聲成像原理的基礎上,我們首先介紹了常見的數字超聲成像儀器的基本結構和模塊功能,同時也介紹了現代FPGA 和EDA 技術。隨后我們詳細分析討論了B 超中,全數字化波束合成器的關鍵技術和實現手段。我們設計實現了片內高速異步FIFO 以降低采樣率,仿真結果表明資源使用合理且訪問時間很小。正交檢波方法既能給出灰度超聲成像所需要的回波的幅值信息,也能給出多普勒超聲成像所需要的回波的相移信息。我們設計實現了基于直接數字頻率合成原理的數控振蕩器,能夠給出一對幅值和相位較平衡的正交信號,且在FPGA 片內實現方案簡單廉價。數控振蕩器輸出波形的頻率可動態控制且精度較高,對于隨著超聲在人體組織深度上的穿透衰減,導致回波中心頻率下移的聲學物理現象,可視作將回波接收機的中心頻率同步動態變化進行補償。 還設計實現了B 型數字超聲診斷儀前端發射波束聚焦和掃描控制子系統。在單片FPGA 芯片內部設計實現了聚焦延時、脈寬和重復頻率可動態控制的發射驅動脈沖產生器、線掃控制、探頭激勵控制、功能碼存儲等功能模塊,功能仿真和時序分析結果表明該子系統為設計實現高速度、高精度、高集成度的全數字化超聲診斷設備打下了良好的基礎,將加快其研發和制造進程,為生物醫學電子、醫療設備和超聲診斷等方面帶來新思路。

    標簽: 全數字 中的應用 超聲診斷儀

    上傳時間: 2013-05-30

    上傳用戶:tonyshao

主站蜘蛛池模板: 郎溪县| 堆龙德庆县| 台山市| 高台县| 兴义市| 收藏| 景德镇市| 县级市| 河南省| 保山市| 开阳县| 洱源县| 梁平县| 普宁市| 新巴尔虎右旗| 乌拉特中旗| 平舆县| 和田市| 平凉市| 昂仁县| 革吉县| 砚山县| 乐东| 巴里| 应用必备| 乌拉特后旗| 福安市| 宜丰县| 顺义区| 丰台区| 宁陵县| 桂东县| 垣曲县| 凯里市| 白河县| 顺平县| 沿河| 通渭县| 廊坊市| 武威市| 朝阳市|