當(dāng)代科學(xué)技術(shù)突飛猛進(jìn),極大促進(jìn)了自動(dòng)識(shí)別技術(shù)的發(fā)展——條形碼、光學(xué)字符識(shí)別、磁條(卡)、工C卡、語(yǔ)音識(shí)別、視覺(jué)識(shí)別、RFID等,其中,RFID無(wú)疑是最為前沿的自動(dòng)識(shí)別技術(shù),是一種非接觸式的識(shí)別技術(shù);同時(shí),隨著另外一項(xiàng)技術(shù)——嵌入式技術(shù)的飛速發(fā)展,機(jī)構(gòu)小巧、性能優(yōu)越、價(jià)格便宜、操作簡(jiǎn)便的手持式數(shù)據(jù)自動(dòng)讀寫設(shè)備發(fā)展尤為迅速。具體說(shuō)來(lái),一款好的手持式RFID讀寫器適用于工作現(xiàn)場(chǎng),可以供工作人員對(duì)現(xiàn)場(chǎng)物品信息進(jìn)行自動(dòng)收集,而隨著嵌入式操作系統(tǒng)和網(wǎng)絡(luò)技術(shù)的應(yīng)用,使讀寫器不僅有數(shù)據(jù)采集功能,而且可以對(duì)數(shù)據(jù)進(jìn)行分析以供管理決策。在這其中,操作系統(tǒng)、芯片、總線、接口技術(shù)成為讀寫器的內(nèi)核,嵌入式系統(tǒng)成為技術(shù)的代表。 隨著嵌入式操作系統(tǒng)(如linux、wirice.net)的出現(xiàn),使得軟件開(kāi)發(fā)人員在嵌入式系統(tǒng)和普通pc機(jī)上進(jìn)行應(yīng)用軟件開(kāi)發(fā)不會(huì)感到太大的差別(借助于交叉開(kāi)發(fā)環(huán)境,即在pc機(jī)上編譯連接,但生成的是目標(biāo)機(jī)代碼)。但是,對(duì)于那些應(yīng)用軟件開(kāi)發(fā)者,往往對(duì)某一行業(yè)軟件開(kāi)發(fā)比較熟悉卻對(duì)硬件有些陌生,熟悉硬件原理(嵌入式處理器架構(gòu)、部件工作原理等)恰恰是構(gòu)建一個(gè)嵌入式系統(tǒng)所必須的。因此,構(gòu)建一個(gè)性能穩(wěn)定、持續(xù)工作時(shí)間長(zhǎng)、完善數(shù)據(jù)接口、方便讀寫器接口的手持式設(shè)備成為了當(dāng)今一個(gè)比較熱門的技術(shù)領(lǐng)域。本項(xiàng)目就是根據(jù)以上事實(shí),先分析了國(guó)內(nèi)外研究現(xiàn)狀,再根據(jù)項(xiàng)目需求、生產(chǎn)成本以及RFID應(yīng)用開(kāi)發(fā)者的要求,決定采用以ARM920T為內(nèi)核的$3C2410為嵌入式處理器、微軟公司力推的wiIice.net為嵌入式操作系統(tǒng),設(shè)計(jì)開(kāi)發(fā)了供RFID應(yīng)用軟件開(kāi)發(fā)者使用的手持式RFID讀寫器。針對(duì)手持式設(shè)備的特點(diǎn)和實(shí)際要求,對(duì)讀寫器軟硬件系統(tǒng)整體結(jié)構(gòu)進(jìn)行了規(guī)劃,完成了時(shí)鐘電路、nand flash存儲(chǔ)器接口電路、SDRAM電路、串行接口電路、RFID讀寫模塊接口電路、USB接口電路、無(wú)線通信模塊接口電路、LCD/觸摸屏接口電路的設(shè)計(jì),并開(kāi)發(fā)了讀寫器的二次發(fā)API;在wince.net平臺(tái)下,利用platform builder工具定制了適于讀寫器的操作系統(tǒng),實(shí)現(xiàn)了嵌入式操作系統(tǒng)的設(shè)計(jì),最后對(duì)整個(gè)系統(tǒng)進(jìn)行了測(cè)試。
上傳時(shí)間: 2013-06-21
上傳用戶:yatouzi118
C語(yǔ)言實(shí)現(xiàn)RS232上、下位機(jī)串行通信 C語(yǔ)言實(shí)現(xiàn)RS232上、下位機(jī)串行通信
標(biāo)簽: 232 RS C語(yǔ)言 下位機(jī)
上傳時(shí)間: 2013-06-03
上傳用戶:haobin315
LED顯示屏單元板芯片介紹 IC的管腳功能 IC芯片分別:74HC245、74HC595、74HC138、74HC04、4953。各IC管腳功能如下: A: 74HC245功能是放大及緩沖。各引腳如圖 20 和1接電源(+5V) 19腳和10腳接電源地(GND)
上傳時(shí)間: 2013-05-17
上傳用戶:小楊高1
當(dāng)今繡花機(jī)市場(chǎng)蓬勃發(fā)展,繡花機(jī)控制系統(tǒng)作為繡花機(jī)最核心的部分,是提高性能和降低成本的關(guān)鍵。本文結(jié)合浙江虎王科技有限公司與浙江大學(xué)的合作項(xiàng)目“繡花機(jī)控制系統(tǒng)”,設(shè)計(jì)出一套基于ARM的技術(shù)先進(jìn)、功能精簡(jiǎn)、高性價(jià)比的繡花機(jī)控制系統(tǒng)。論文按照嵌入式系統(tǒng)的開(kāi)發(fā)過(guò)程,先根據(jù)市場(chǎng)需求劃分了控制系統(tǒng)的功能模塊并構(gòu)建了總體架構(gòu),選擇了系統(tǒng)的軟硬件平臺(tái),然后采用先進(jìn)的設(shè)計(jì)方法對(duì)繡花機(jī)控制系統(tǒng)的硬件和軟件進(jìn)行了設(shè)計(jì)。 第一章介紹了繡花機(jī)及其控制系統(tǒng)的發(fā)展過(guò)程和現(xiàn)狀,論述了嵌入式系統(tǒng)的定義、特點(diǎn)和發(fā)展,闡述了ARM的發(fā)展歷史、研究和應(yīng)用現(xiàn)狀,提出了論文的主要研究?jī)?nèi)容,最后給出了論文的總體結(jié)構(gòu)。 第二章闡述了嵌入式系統(tǒng)的開(kāi)發(fā)過(guò)程,選擇了軟硬件協(xié)同設(shè)計(jì)法為本系統(tǒng)的設(shè)計(jì)方法,論述了EDA技術(shù)的工作范圍和設(shè)計(jì)步驟,詳細(xì)討論了軟件的結(jié)構(gòu)化設(shè)計(jì)方法和面向?qū)ο笤O(shè)計(jì)方法的原理,最后給出了繡花機(jī)控制系統(tǒng)的設(shè)計(jì)原則。 第三章根據(jù)市場(chǎng)需求劃分了繡花機(jī)控制系統(tǒng)的功能模塊,構(gòu)建了系統(tǒng)總體架構(gòu),并分析了每個(gè)模塊的具體功能;根據(jù)選型原則選出了適用于繡花機(jī)控制系統(tǒng)的上位機(jī)和下位機(jī)CPU芯片、操作系統(tǒng)及開(kāi)發(fā)環(huán)境。 第四章根據(jù)總體架構(gòu),在選好的CPU芯片的基礎(chǔ).卜確定了繡花機(jī)控制系統(tǒng)的硬件框架,詳細(xì)設(shè)計(jì)了電源電路、復(fù)位電路、存儲(chǔ)器接口電路、鍵盤與顯示電路、USB接口電路、串行通信接口電路和下層機(jī)電接口電路。 第五章按照上位機(jī)和下位機(jī)的層次構(gòu)建了繡花機(jī)控制系統(tǒng)的軟件框架,設(shè)計(jì)了鍵盤輸入模塊、圖形顯示模塊、USB驅(qū)動(dòng)模塊、花樣存儲(chǔ)與管理模塊、串口通信模塊、機(jī)電控制模塊的程序。 第六章回顧與總結(jié)全文的主要研究?jī)?nèi)容,歸納了本文的主要研究成果,并對(duì)今后的研究工作作了展望。
標(biāo)簽: ARM 繡花機(jī) 嵌入式控制 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:CSUSheep
隨著液晶顯示技術(shù)的發(fā)展,我們的日常生活中出現(xiàn)了各種各樣功能強(qiáng)大的顯示系統(tǒng)。本文主要以液晶顯示技術(shù)的基本原理為理論基礎(chǔ),探討并比較了單片機(jī)和ARM微處理器作為液晶顯示控制系統(tǒng)各自的優(yōu)缺點(diǎn),并設(shè)計(jì)和完成了~套基于ARM微處理器的液晶顯示控制系統(tǒng)。 該系統(tǒng)以Samsung公司的ARM微處理器芯片S3C4510B為CPU,根據(jù)ARM微處理器的特點(diǎn),本文系統(tǒng)地分析了電源及復(fù)位電路、晶振電路、Flash 存儲(chǔ)器接口電路、SDRAM存儲(chǔ)器接口電路、串行接口電路、JTAG接口電路以及10M/100M以太網(wǎng)接口電路的設(shè)計(jì)方法。同時(shí),重點(diǎn)描述了液晶顯示模塊電路和鍵盤控制電路的設(shè)計(jì)與實(shí)現(xiàn)。在各個(gè)部分硬件電路的調(diào)試成功過(guò)后,介紹了Bootloader的下載以及uClinux操作系統(tǒng)的下載和編譯。在液晶顯示控制系統(tǒng)的軟件設(shè)計(jì)部分,本文重點(diǎn)分析了在uClinux操作系統(tǒng)下進(jìn)行的用戶程序的開(kāi)發(fā)。根據(jù)液晶顯示模塊的特點(diǎn)和對(duì)鍵盤控制電路的I/O口配置,對(duì)整個(gè)顯示控制系統(tǒng)的程序設(shè)計(jì)作出了一定的分析。最終通過(guò)對(duì)系統(tǒng)的調(diào)試,實(shí)現(xiàn)了ARM微處理器系統(tǒng)對(duì)LCD液晶顯示器的顯示控制。
標(biāo)簽: ARM 液晶顯示 控制設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:change0329
針對(duì)ISD 語(yǔ)音芯片的特點(diǎn), 設(shè)計(jì)一種由單片機(jī)控制, 能夠循環(huán)錄放的語(yǔ)音電路,可作為錄音機(jī)、復(fù)讀機(jī)、音頻記錄儀使用, 既節(jié)省存儲(chǔ)空間, 又降低成本, 具有較高的實(shí)用價(jià)值。
標(biāo)簽: 4004 ISD 16 語(yǔ)音芯片
上傳時(shí)間: 2013-06-24
上傳用戶:yiwen213
第三代移動(dòng)通信系統(tǒng)及技術(shù)是目前通信領(lǐng)域的研究熱點(diǎn)。本系統(tǒng)采用了第三代移動(dòng)通信系統(tǒng)的部分關(guān)鍵技術(shù),采用直接序列擴(kuò)頻方式實(shí)現(xiàn)多路寬帶信號(hào)的碼分復(fù)用傳輸。在系統(tǒng)設(shè)計(jì)中,我們綜合考慮了系統(tǒng)性能要求,功能實(shí)現(xiàn)復(fù)雜度與系統(tǒng)資源利用率,選擇了并行導(dǎo)頻體制、串行滑動(dòng)相關(guān)捕獲方式、延遲鎖相環(huán)跟蹤機(jī)制、導(dǎo)頻信道估計(jì)方案和相干解擴(kuò)方式,并在Quartus軟件平臺(tái)上采用VHDL語(yǔ)言,在FPGA芯片CycloneEP1C12Q240C8上完成了系統(tǒng)設(shè)計(jì)。通過(guò)對(duì)硬件測(cè)試板的測(cè)試表明文中介紹的方案和設(shè)計(jì)方法是可行和有效的。并在測(cè)試的基礎(chǔ)上對(duì)系統(tǒng)提出了改進(jìn)意見(jiàn)。
標(biāo)簽: FPGA 多路 分 通信系統(tǒng)
上傳時(shí)間: 2013-06-27
上傳用戶:fzy309228829
隨著集成電路頻率的提高和多核時(shí)代的到來(lái),傳統(tǒng)的高速電互連技術(shù)面臨著越來(lái)越嚴(yán)重的瓶頸問(wèn)題,而高速下的光互連具有電互連無(wú)法比擬的優(yōu)勢(shì),成為未來(lái)電互連的理想替代者,也成為科學(xué)研究的熱點(diǎn)問(wèn)題。目前,由OIF(Optical Intemetworking Forum,光網(wǎng)絡(luò)論壇)論壇提出的甚短距離光互連協(xié)議,主要面向主干網(wǎng),其延遲、功耗、兼容性等都不能滿足板間、芯片間光互連的需要,因此,研究定制一種適用于板級(jí)、芯片級(jí)的光互連協(xié)議具有非常重要的研究意義。 本論文將協(xié)議功能分為數(shù)據(jù)鏈路層和物理層來(lái)設(shè)計(jì),鏈路層功能包括了協(xié)議原語(yǔ)設(shè)計(jì),數(shù)據(jù)幀格式和數(shù)據(jù)傳輸流程設(shè)計(jì),流量控制機(jī)制設(shè)計(jì),協(xié)議通道初始化設(shè)計(jì),錯(cuò)誤檢測(cè)機(jī)制設(shè)計(jì)和空閑字符產(chǎn)生、時(shí)鐘補(bǔ)償方式設(shè)計(jì);物理層功能包含了數(shù)據(jù)的串化和解串功能,多通道情況下的綁定功能,數(shù)據(jù)編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)技術(shù)實(shí)現(xiàn)了定制協(xié)議的單通道模式。重點(diǎn)是數(shù)據(jù)鏈路層的實(shí)現(xiàn),物理層采用定制具備其功能的IP(Intellectual Property,知識(shí)產(chǎn)權(quán))——RocketIO來(lái)實(shí)現(xiàn)。實(shí)現(xiàn)的過(guò)程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開(kāi)發(fā)環(huán)境)開(kāi)發(fā)流程,使用的設(shè)計(jì)工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文對(duì)實(shí)現(xiàn)的協(xié)議進(jìn)行了軟件仿真和上扳測(cè)試,訪真和測(cè)試結(jié)果表明,實(shí)現(xiàn)的單通道模式,支持的最高串行頻率達(dá)到3.5GHz,完全滿足了光互連驗(yàn)證系統(tǒng)初期的要求,同時(shí)由RocketIO的高速串行差分口得到的眼圖質(zhì)量良好,表明對(duì)物理層IP的定制是成功的。
標(biāo)簽: FPGA 板級(jí) 光互連 協(xié)議研究
上傳時(shí)間: 2013-06-28
上傳用戶:guh000
Altera FPGA芯片的封裝尺寸選擇指南
上傳時(shí)間: 2013-06-04
上傳用戶:edisonfather
現(xiàn)場(chǎng)可編程門陣列(FPGA)是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,它結(jié)合了微電子技術(shù)、電路技術(shù)和EDA(Electronics Design Automation)技術(shù)。隨著它的廣泛應(yīng)用和快速發(fā)展,使設(shè)計(jì)電路的規(guī)模和集成度不斷提高,同時(shí)也帶來(lái)了電子系統(tǒng)設(shè)計(jì)方法和設(shè)計(jì)思想的不斷推陳出新。 隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語(yǔ)音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。離散傅立葉變換(DFT)作為數(shù)字信號(hào)處理中的基本運(yùn)算,發(fā)揮著重要作用。而快速傅里葉變換(FFT)算法的提出,使離散傅里葉變換的運(yùn)算量減小了幾個(gè)數(shù)量級(jí),使得數(shù)字信號(hào)處理的實(shí)現(xiàn)變得更加容易。FFT已經(jīng)成為現(xiàn)代數(shù)字信號(hào)處理的核心技術(shù)之一,因此對(duì)FFT算法及其實(shí)現(xiàn)方法的研究具有很強(qiáng)的理論和現(xiàn)實(shí)意義。 本文主要研究如何利用FPGA實(shí)現(xiàn)FFT算法,研制具有自主知識(shí)產(chǎn)權(quán)的FFT信號(hào)處理器。該設(shè)計(jì)采用高效基-16算法實(shí)現(xiàn)了一種4096點(diǎn)FFT復(fù)數(shù)浮點(diǎn)運(yùn)算處理器,其蝶形處理單元的基-16運(yùn)算核采用兩級(jí)改進(jìn)的基-4算法級(jí)聯(lián)實(shí)現(xiàn),僅用8個(gè)實(shí)數(shù)乘法器就可實(shí)現(xiàn)基-16蝶形單元所需的8次復(fù)數(shù)乘法運(yùn)算,在保持處理速度的優(yōu)勢(shì)下,比傳統(tǒng)的基-16算法節(jié)省了75%的乘法器邏輯資源。 在重點(diǎn)研究處理器蝶形單元設(shè)計(jì)的基礎(chǔ)上,本文完成了整個(gè)FFT處理器電路的FPGA設(shè)計(jì)。首先基于對(duì)處理器功能和特點(diǎn)的分析,研究了FFT算法的選取和優(yōu)化,并完成了處理器體系結(jié)構(gòu)的設(shè)計(jì);在此基礎(chǔ)上,以提高處理器處理速度和減小硬件資源消耗為重點(diǎn)研究了具體的實(shí)現(xiàn)方案,完成了1.2萬(wàn)行RTL代碼編程,并在XILINX公司提供的ISE 9.1i集成開(kāi)發(fā)環(huán)境中實(shí)現(xiàn)了處理器各個(gè)模塊的RTL設(shè)計(jì):隨后,以XILINX Spartan-3系列FPGA芯片xc3S1000為硬件平臺(tái),完成了整個(gè)FFT處理器的電路設(shè)計(jì)實(shí)現(xiàn)。 經(jīng)過(guò)仿真驗(yàn)證,本文所設(shè)計(jì)的FFT處理器芯片運(yùn)行速度達(dá)到了100MHz,占用的FPGA門數(shù)為552806,電路的信噪比可以達(dá)到50dB以上,達(dá)到了高速高性能的設(shè)計(jì)要求。
標(biāo)簽: FPGA FFT 信號(hào)處理器
上傳時(shí)間: 2013-04-24
上傳用戶:科學(xué)怪人
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1