EDAHelper(原名protel99se鼠標(biāo)增強(qiáng)工具) 第二版(2.0)說明: 本軟件是部分EDA軟件的鼠標(biāo)增強(qiáng)工具,將EDAHelper.exe和Hook.dll同時(shí)放到任意目錄,運(yùn)行EDAHelper.exe就行,現(xiàn)在已不再自動運(yùn)行EDA軟件,支持protel99se,DXP,POWERPCB,OrCAD的capture。
上傳時(shí)間: 2013-11-12
上傳用戶:redherr
繪圖工具
上傳時(shí)間: 2013-11-13
上傳用戶:蠢蠢66
隨著科學(xué)技術(shù)的不斷發(fā)展,人們的生活水平的不斷提高,通信技術(shù)的不斷擴(kuò)延,計(jì)算機(jī)已經(jīng)涉及到各個(gè)不同的行業(yè),成為人們生活、工作、學(xué)習(xí)、娛樂不可缺少的工具。而計(jì)算機(jī)主板作為計(jì)算機(jī)中非常重要的核心部件,其品質(zhì)的好壞直接影響計(jì)算機(jī)整體品質(zhì)的高低。因此在生產(chǎn)主板的過程中每一步都是要嚴(yán)格把關(guān)的,不能有絲毫的懈怠,這樣才能使其品質(zhì)得到保證。 基于此,本文主要介紹電腦主板的SMT生產(chǎn)工藝流程和F/T(Function Test)功能測試步驟(F/T測試步驟以惠普H310機(jī)種為例)。讓大家了解一下完整的計(jì)算機(jī)主板是如何制成的,都要經(jīng)過哪些工序以及如何檢測產(chǎn)品質(zhì)量的。 本文首先簡單介紹了PCB板的發(fā)展歷史,分類,功能及發(fā)展趨勢,SMT及SMT產(chǎn)品制造系統(tǒng),然后重點(diǎn)介紹了SMT生產(chǎn)工藝流程和F/T測試步驟。
標(biāo)簽: 電腦主板 生產(chǎn)工藝 流程
上傳時(shí)間: 2013-11-02
上傳用戶:c12228
Altium Designer 破解工具
上傳時(shí)間: 2013-11-23
上傳用戶:nanxia
賽靈思推出業(yè)界首款自動化精細(xì)粒度時(shí)鐘門控解決方案,該解決方案可將 Virtex®-6 和 Spartan®-6 FPGA 設(shè)計(jì)方案的動態(tài)功耗降低高達(dá) 30%。賽靈思智能時(shí)鐘門控優(yōu)化可自動應(yīng)用于整個(gè)設(shè)計(jì),既無需在設(shè)計(jì)流程中添加更多新的工具或步驟,又不會改變現(xiàn)有邏輯或時(shí)鐘,從而避免設(shè)計(jì)修改。此外,在大多數(shù)情況下,該解決方案都能保留時(shí)序結(jié)果。
標(biāo)簽: 370 WP 智能時(shí)鐘 動態(tài)
上傳時(shí)間: 2015-01-02
上傳用戶:wutong
每次學(xué)習(xí)一個(gè)新的 EDA 軟件,總是想在PCB 繪制中導(dǎo)入漢字,Protel 中也一樣,不過Protel 中很簡單,因?yàn)橛玫谋容^熟悉了,但是在Eagle 中還沒嘗試過,今天早上研究了下,終于在PCB 中導(dǎo)入了漢字。在 Eagle 中很多工具是在ULP 用戶語言程序中,所以我也從中看看有什么可以導(dǎo)入漢字的ULP 不,這個(gè)暫時(shí)我沒發(fā)現(xiàn),但是我看到可以導(dǎo)入BMP 圖片的ulp 文件,就是import-bmp.ulp 于是就知道,肯定能把漢字導(dǎo)入了,因?yàn)榘褲h字先以圖片的形式導(dǎo)入即可。于是開始摸索嘗試了下,終于成功了。以下是一些圖解操作過程。
上傳時(shí)間: 2013-11-10
上傳用戶:wenwiang
隨著 EDA 設(shè)計(jì)的蓬勃發(fā)展,加之高速器件的大面積應(yīng)用,單板的密度越來越大,提高 PCB單板的設(shè)計(jì)效率,已經(jīng)成為我們亟待解決的問題。而 PCB 單機(jī)布線所花費(fèi)的時(shí)間往往成為制約某一項(xiàng)目進(jìn)度的瓶頸, 為大幅度提高單板整體設(shè)計(jì)效率,使用 MENTOR 公司的 ExpeditionPCB 布線器進(jìn)行多人協(xié)同設(shè)計(jì)能很好地解決這個(gè)問題。而為了驗(yàn)證生產(chǎn)質(zhì)量,需要在單板上添加在線測試點(diǎn),如何應(yīng)用 Mentor 布線工具來自動添加測試點(diǎn)提高工作效率顯得尤為重要,本文就如何使用 ExpeditionPCB布線器自動添加測試點(diǎn)給出一些基本方法。 [關(guān)鍵詞] Mentor、測試點(diǎn)、提高效率
上傳時(shí)間: 2013-10-19
上傳用戶:jeffery
Altium Designer 6.0保留了包括全面集成化的版本控制系統(tǒng)的圖形化團(tuán)隊(duì)設(shè)計(jì)功能,例如:內(nèi)嵌了文檔歷史管理系統(tǒng)、新增強(qiáng)大的可以檢測原理圖與PCB 文件的差異的工程比較修正功能、元件到文檔的鏈接功能。Altium Designer 6.0 存儲管理器可以幫助比較并恢復(fù)舊的工程文件功能的高級文件控制和易用的備份管理;比較功能不僅能查找電氣差異,也包括原理圖與PCB 文檔間圖形變化;還提供無需第三方版本控制系統(tǒng)的完整的本地文件歷史管理功能。強(qiáng)大的設(shè)計(jì)比較工具不僅可以隨時(shí)用于同步原理圖工程到PCB,也可以被用于比較兩個(gè)文檔,例如:兩個(gè)網(wǎng)表、兩張?jiān)韴D、網(wǎng)表和PCB等等。還可以是元件與連通性比較。
標(biāo)簽: Designer Protel Altium 6.0
上傳時(shí)間: 2014-12-08
上傳用戶:wdq1111
專用集成電路( ASIC )的出現(xiàn) ASIC的提出和發(fā)展說明集成電路進(jìn)入了一個(gè)新階段。 通用的、標(biāo)準(zhǔn)的集成電路已不能完全適應(yīng)電子系統(tǒng)的急劇變化和更新?lián)Q代。各個(gè)電子系統(tǒng)廠家都希望生產(chǎn)出具有自己特色的合格產(chǎn)品,只有ASIC產(chǎn)品才能達(dá)到這種要求。這也就是自80年代中期以來,ASIC得到廣泛重視的根本原因。 ASIC電路的蓬勃發(fā)展推動著設(shè)計(jì)方法和設(shè)計(jì)工具的完善,同時(shí)也促進(jìn)著系統(tǒng)設(shè)計(jì)人員與芯片設(shè)計(jì)人員的結(jié)合和相互滲透。 FPGA的發(fā)展:IC-〉A(chǔ)SIC-〉FPGA FPGA分類、結(jié)構(gòu)、設(shè)計(jì)流程,F(xiàn)PGA設(shè)計(jì)工具: VHDL Verilog VHDL的仿真 VHDL的綜合 FPGA實(shí)現(xiàn)過程 FPGA實(shí)現(xiàn)高性能DSP FPGA嵌入式系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-11-10
上傳用戶:cylnpy
隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關(guān)工具的推廣使廣大設(shè)計(jì)工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠?qū)⒐ぷ髦匦霓D(zhuǎn)移到功能實(shí)現(xiàn)上極大地提高了工作效率任何事務(wù)都是一分為二的有利就有弊我們發(fā)現(xiàn)現(xiàn)在越來越多的工程師不關(guān)心自己的電路實(shí)現(xiàn)形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時(shí)腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導(dǎo)致物料成本上升更為要命的是由于不了解器件結(jié)構(gòu)更不了解與器件結(jié)構(gòu)緊密相關(guān)的設(shè)計(jì)技巧過分依賴綜合等工具工具不行自己也就束手無策導(dǎo)致問題遲遲不能解決從而嚴(yán)重影響開發(fā)周期導(dǎo)致開發(fā)成本急劇上升 目前我們的設(shè)計(jì)規(guī)模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時(shí)我們所采用的器件工藝越來越先進(jìn)已經(jīng)步入深亞微米時(shí)代而在對待深亞微米的器件上我們的設(shè)計(jì)方法將不可避免地發(fā)生變化要更多地關(guān)注以前很少關(guān)注的線延時(shí)我相信ASIC設(shè)計(jì)以后也會如此此時(shí)如果我們不在設(shè)計(jì)方法設(shè)計(jì)技巧上有所提高是無法面對這些龐大的基于深亞微米技術(shù)的電路設(shè)計(jì)而且現(xiàn)在的競爭越來越激勵(lì)從節(jié)約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能 本文從澄清一些錯(cuò)誤認(rèn)識開始從FPGA器件結(jié)構(gòu)出發(fā)以速度路徑延時(shí)大小和面積資源占用率為主題描述在FPGA設(shè)計(jì)過程中應(yīng)當(dāng)注意的問題和可以采用的設(shè)計(jì)技巧本文對讀者的技能基本要求是熟悉數(shù)字電路基本知識如加法器計(jì)數(shù)器RAM等熟悉基本的同步電路設(shè)計(jì)方法熟悉HDL語言對FPGA的結(jié)構(gòu)有所了解對FPGA設(shè)計(jì)流程比較了解
上傳時(shí)間: 2015-01-02
上傳用戶:refent
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1