摘 要:從應用角度介紹了具有11個輸入端的12位A/D轉換器TLC2543的結構與編程要點,探討了TLC2543與51系列單片機的接口方法,用軟件合成SPI操作,給出了接口電路與A/D采集程序設計實例,并對實際應用時應注意的問題進行了探討。關鍵詞:A/D轉換;TLC2543芯片;51系列單片機;接口技術
上傳時間: 2013-11-22
上傳用戶:瓦力瓦力hong
摘 要:能夠實現搶答器功能的方式有多種,可以采用前期的模擬電路、數字電路或模擬與數字電路相結合的方式。近年來隨著科技的飛速發展,單片機的應用正在不斷深入,同時帶動傳統控制檢測日新月異更新。介紹一種利用微電腦芯片作為核心部件進行邏輯控制及信號產生的單片機技術和C語言編程設計的9路多功能智力競賽搶答器。關鍵詞:PLC;單片機;搶答器;設計
上傳時間: 2013-11-15
上傳用戶:pzw421125
AVR JTAG是與Atmel公司的AVR Studio相配合的一套完整的基于JTAG接口的片上調試工具,支持所有AVR的8位RISC指令的帶JTAG口的微處理器。JTAG接口是一個4線的符合IEEE 1149.1標準的測試接入端口(TAP)控制器。IEEE的標準提供一種行之有效的電路板連接性測試的標準方法(邊界掃描)。 Atmel的AVR器件已經擴展了支持完全編程和片上調試的功能。 AVR JTAG仿真器用來進行芯片硬件仿真,如程序單步執行、設置斷點等,通過硬件仿真可以了解芯片里面程序的詳細運行情況。AVR JTAG仿真器主要用來對芯片進行仿真操作,同時也可以通過JTAG接口對芯片編程(將程序寫入芯片)。
上傳時間: 2013-12-26
上傳用戶:wweqas
單片機串行通信發射機 我所做的單片機串行通信發射機主要在實驗室完成,參考有關的書籍和資料,個人完成電路的設計、焊接、檢查、調試,再根據自己的硬件和通信協議用匯編語言編寫發射和顯示程序,然后加電調試,最終達到準確無誤的發射和顯示。在這過程中需要選擇適當的元件,合理的電路圖扎實的焊接技術,基本的故障排除和糾正能力,會使用基本的儀器對硬件進行調試,會熟練的運用匯編語言編寫程序,會用相關的軟件對自己的程序進行翻譯,并燒進芯片中,要與對方接收機統一通信協議,要耐心的反復檢查、修改和調試,直到達到預期目的。單片機串行通信發射機采用串行工作方式,發射并顯示兩位數字信息,既顯示00-99,使數據能夠在不同地方傳遞。硬件部分主要分兩大塊,由AT89C51和多個按鍵組成的控制模塊,包括時鐘電路、控制信號電路,時鐘采用6MHZ晶振和30pF的電容來組成內部時鐘方式,控制信號用手動開關來控制,P1口來控制,P2、P3口產生信號并通過共陽極數碼管來顯示,軟件采用匯編語言來編寫,發射程序在通信協議一致的情況下完成數據的發射,同時顯示程序對發射的數據加以顯示。畢業設計的目的是了解基本電路設計的流程,豐富自己的知識和理論,鞏固所學的知識,提高自己的動手能力和實驗能力,從而具備一定的設計能力。我做得的畢業設計注重于對單片機串行發射的理論的理解,明白發射機的工作原理,以便以后單片機領域的開發和研制打下基礎,提高自己的設計能力,培養創新能力,豐富自己的知識理論,做到理論和實際結合。本課題的重要意義還在于能在進一步層次了解單片機的工作原理,內部結構和工作狀態。理解單片機的接口技術,中斷技術,存儲方式,時鐘方式和控制方式,這樣才能更好的利用單片機來做有效的設計。我的畢業設計分為兩個部分,硬件部分和軟件部分。硬件部分介紹:單片機串行通信發射機電路的設計,單片機AT89C51的功能和其在電路的作用。介紹了AT89C51的管腳結構和每個管腳的作用及各自的連接方法。AT89C51 與MCS-51 兼容,4K字節可編程閃爍存儲器,壽命:1000次可擦,數據保存10年,全靜態工作:0HZ-24HZ,三級程序存儲器鎖定,128*8 位內部RAM,32 跟可編程I/O 線,兩個16 位定時/計數器,5 個中斷源,5 個可編程串行通道,低功耗的閑置和掉電模式,片內震蕩和時鐘電路,P0和P1 可作為串行輸入口,P3口因為其管腳有特殊功能,可連接其他電路。例如P3.0RXD 作為串行輸出口,其中時鐘電路采用內時鐘工作方式,控制信號采用手動控制。數據的傳輸方式分為單工、半雙工、全雙工和多工工作方式;串行通信有兩種形式,異步和同步通信。介紹了串行串行口控制寄存器,電源管理寄存器PCON,中斷允許寄存器IE,還介紹了數碼顯示管的工作方式、組成,共陽極和共陰極數碼顯示管的電路組成,有動態和靜態顯示兩種方式,說明了不同顯示方法與單片機的連接。再后來還介紹了硬件的焊接過程,及在焊接時遇到的問題和應該注意的方面。硬件焊接好后的檢查電路、不裝芯片上電檢查及上電裝芯片檢查。軟件部分:在了解電路設計原理后,根據原理和目的畫出電路流程圖,列出數碼顯示的斷碼表,計算波特率,設置串行口,在與接受機設置相同的通信協議的基礎上編寫顯示和發射程序。編寫完程序還要進行編譯,這就必須會使用編譯軟件。介紹了編譯軟件的使用和使用過程中遇到的問題,及在編譯后燒入芯片使用的軟件PLDA,后來的加電調試,及遇到的問題,在沒問題后與接受機連接,發射數據,直到對方準確接收到。在軟件調試過程中將詳細介紹調試遇到的問題,例如:通信協議是否相同,數碼管是否與芯片連接對應,計數器是否開始計數等。
上傳時間: 2013-10-19
上傳用戶:uuuuuuu
單片機常用芯片和器件手冊 地址鎖存器由于MCS-51單片機的P0口是分時復用的地址/數據總線,因此在進行程序存儲器擴展時,必須利用地址鎖存器將信號從地址/數據總線中分離開來。 常用的地址鎖存器是: 74LS373828274LS273 存儲器擴展MCS-51的程序存儲器尋址空間為64k字節(0000H--FFFFH),其中8051、8751片內涵有4K字節的ROM或EPROM,8031片內部不帶ROM。當片內ROM不夠用或采用8031芯片時,需擴展程序存儲器。MCS-51單片機訪問外部程序存儲器所使用的控制信號有: ALE:低8位地址鎖存控制; PSEN:外部程序存儲器“讀取”控制。 常用的程序存儲器有: EPROM: 2716 2732 2764 27128 27256 EEPROM:2817 2864 MCS-51的數據存儲器尋址空間為64k字節(0000H--FFFFH)。而8031單片機內部只有128個字節的RAM存儲器。數據存儲器只使用WR、RD控制線。 常用的數據存儲器有: 靜態RAM:6116 6264 動態RAM:2186
上傳時間: 2013-11-15
上傳用戶:xiaowei314
PCF2123是低功耗的CMOS實時時鐘/日歷芯片。數據通過SPI總線傳輸,最大總線速率高達6.25Mbit/s。報警和定時器功能產生一個喚醒信號,喚醒中斷管腳。偏移寄存器可以實現時鐘的校準。
上傳時間: 2013-10-30
上傳用戶:dajin
PCA2125是低功耗的CMOS實時時鐘/日歷芯片,工作溫度高達125℃。數據通過SPI總線傳輸,最大總線速率高達6.0Mbit/s。報警和定時器功能產生一個喚醒信號,喚醒中斷管腳。
上傳時間: 2013-11-09
上傳用戶:watch100
高速51內核芯片c8051的學習資料 位7 SMOD 串行口波特率加倍允許0 串行口波特率是SCON 中的串行口模式定義值1 串行口波特率是SCON 中給出的串行口模式定義值的雙倍位6 GF4-GF0 通用標志4-0這些都是軟件控制下的通用標志位1 停機停機模式選擇設置這該將使CIP-51 進入停機模式該位讀時總為01 進入停機模式關掉振蕩器位0 空閑空閑模式選擇設置該位將使CIP-51 進入空閑模式該位讀時總為01 進入空閑模式關掉CPU 的時鐘但定時器中斷串行口和模擬外設的時鐘仍在運行
上傳時間: 2013-11-05
上傳用戶:woshinimiaoye
本文介紹了一種智能型、高精度SPWM運動控制器SA4828芯片,并且給出了其與單片機AT89C52相結合設計的通用變頻器軟硬件方案,通過單片機AT89C52對SA4828初始化編程,可以方便設定變頻器的基本參數。通過實驗結果表明,由單片機和SA4828設計的變頻器,電路簡單,操作靈活,可靠性高。
上傳時間: 2013-11-19
上傳用戶:ZZJ886
MCS-51系列單片機芯片結構:2.1 MCS—51系列單片機的結構原理2.1.1 MCS-51單片機邏輯結構 MCS-51單片機的系統結構框圖如圖2.1所示。 圖2.1 MCS-51單片機的系統結構框圖由圖2.1可以看出,單片機內部主要包含下列幾個部件:u 一個8位CPU;u 一個時鐘電路;u 4Kbyte程序存儲器;u 128byte數據存儲器;u 兩個16位定時/計數器;u 64Kbyte擴展總線控制電路;u 四個8-bit并行I/O端口;u 一個可編程串行接口;五個中斷源,其中包括兩個優先級嵌套中斷 1. CPU CPU即中央處理器的簡稱,是單片機的核心部件,它完成各種運算和控制操作,CPU由運算器和控制器兩部分電路組成。(1)運算器電路 運算器電路包括ALU(算術邏輯單元)、ACC(累加器)、B寄存器、狀態寄存器、暫存器1和暫存器2等部件,運算器的功能是進行算術運算和邏輯運算。 (2)控制器電路 控制器電路包括程序計數器PC、PC加1寄存器、指令寄存器、指令譯碼器、數據指針DPTR、堆棧指針SP、緩沖器以及定時與控制電路等。控制電路完成指揮控制工作,協調單片機各部分正常工作。
上傳時間: 2013-10-27
上傳用戶:tianyi223