亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

西門子PLC的MODBUS無(wú)線通信資料

  • 永磁同步電機(jī)的轉(zhuǎn)矩直接控制.rar

    該文通過(guò)大量的文獻(xiàn)資料閱讀,對(duì)永磁同步電機(jī)及其相關(guān)技術(shù)的發(fā)展、現(xiàn)狀和趨勢(shì)有了一個(gè)比較全面的理解,在此基礎(chǔ)上,詳細(xì)分析了永磁同步電機(jī)轉(zhuǎn)矩直接控制的機(jī)理,并提出了一套相應(yīng)的轉(zhuǎn)矩直接控制方案,建立了仿真和試驗(yàn)平臺(tái),進(jìn)行了仿真分析和實(shí)驗(yàn)研究,獲得了有價(jià)值的研究成果.該文的主要內(nèi)容包括:(1)由空間矢量模型推導(dǎo)出永磁同步電機(jī)的磁鏈、電壓和轉(zhuǎn)矩的公式,描述了永磁同步電機(jī)轉(zhuǎn)矩直接控制的基本控制機(jī)理,分析了永磁同步電機(jī)與感應(yīng)電機(jī)的轉(zhuǎn)矩直接控制方式上的不同之處以及轉(zhuǎn)矩直接控制對(duì)永磁同步電機(jī)的要求.(2)在對(duì)永磁同步電機(jī)運(yùn)行機(jī)理的分析基礎(chǔ)之上,討論了永磁同步電機(jī)轉(zhuǎn)矩直接控制系統(tǒng)中各個(gè)控制子模塊的功能和具體的實(shí)現(xiàn)方式,提出了一套永磁同步電機(jī)轉(zhuǎn)矩直接控制的具體實(shí)施方案,并根據(jù)這套方案建立了基于Simulink(Matlab)的永磁同步電機(jī)轉(zhuǎn)矩直接控制仿直模型,對(duì)所出的控制方案進(jìn)行了仿真分析.(3)在理論研究的基礎(chǔ)之上,設(shè)計(jì)研制了一套基于DSP+IPM的永磁同步電機(jī)轉(zhuǎn)矩直接控制實(shí)驗(yàn)系統(tǒng),編寫了控制程序軟件,進(jìn)行了永磁同步電機(jī)運(yùn)行實(shí)驗(yàn).

    標(biāo)簽: 永磁同步電機(jī) 轉(zhuǎn)矩 直接控制

    上傳時(shí)間: 2013-05-29

    上傳用戶:diertiantang

  • 基于IEC61850的新型數(shù)字化變電站通信網(wǎng)絡(luò)的研究與實(shí)踐.rar

    變電站自動(dòng)化系統(tǒng)在我國(guó)應(yīng)用發(fā)展十多年來(lái),為保障電網(wǎng)安全經(jīng)濟(jì)運(yùn)行發(fā)揮了重要作用。但目前也多少存在著二次接線復(fù)雜,自動(dòng)化功能獨(dú)立、堆砌,缺少集成應(yīng)用和協(xié)同操作,數(shù)據(jù)缺乏有效利用等問(wèn)題。這些問(wèn)題大多是由變電站整體數(shù)字化水平不高、缺乏能夠完備實(shí)現(xiàn)信息標(biāo)準(zhǔn)化和設(shè)備之間互操作的變電站通信標(biāo)準(zhǔn)造成的。 電力工業(yè)發(fā)展和市場(chǎng)化改革的深入對(duì)供電質(zhì)量和電網(wǎng)安全經(jīng)濟(jì)運(yùn)行的要求不斷提高,作為輸配電系統(tǒng)的信息源和執(zhí)行終端,變電站數(shù)字化、信息化的要求越發(fā)迫切,數(shù)字化變電站成為變電站自動(dòng)化系統(tǒng)的發(fā)展方向。電子式電流/電壓互感器、智能開關(guān)等智能化一次設(shè)備的誕生使建設(shè)數(shù)字化變電站成為可能,高速、可靠和開放的通信網(wǎng)絡(luò)以及完備的通信系統(tǒng)標(biāo)準(zhǔn)是數(shù)字化變電站實(shí)現(xiàn)的保障,特別是最新頒布的變電站通信網(wǎng)絡(luò)與系統(tǒng)的國(guó)際標(biāo)準(zhǔn)-IEC 61850為建設(shè)數(shù)字化變電站提供了全面規(guī)范。本文以IEC 61850和基于IEC 61850的數(shù)字化變電站通信網(wǎng)絡(luò)為研究對(duì)象,結(jié)合新架構(gòu)的全網(wǎng)絡(luò)化數(shù)字保護(hù)平臺(tái)與試驗(yàn)系統(tǒng)研制的具體實(shí)踐,展開專門研究,主要內(nèi)容包括: ◇ IEC 61850的理論分析①揭示了IEC 61850與數(shù)字化變電站的內(nèi)在關(guān)聯(lián)。 ②總結(jié)了IEC 61850的內(nèi)涵,通過(guò)分析說(shuō)明IEC 61850不再是簡(jiǎn)單的通信協(xié)議,更多意味的是變電站自動(dòng)化系統(tǒng)的功能建模方法。 ③歸納了IEC 61850的主要技術(shù)特征,包括功能分層的變電站、面向?qū)ο蟮男畔⒛P汀⒐δ芘c通信的解耦、變電站配置語(yǔ)言和面向?qū)ο蟮臄?shù)據(jù)自描述等。 ④從“類”的角度入手分析了IEC 61850信息模型,指出信息模型具備了類的共性和特性。以合并單元為例,對(duì)信息模型的屬性和服務(wù)進(jìn)行了具體分析。 ◇ IEC 61850的應(yīng)用研究①?gòu)南到y(tǒng)和設(shè)備兩個(gè)層面總結(jié)了實(shí)踐IEC 61850的一般步驟。 ②分析了采樣值傳輸(SVC)和通用變電站事件(GSE)2類重要的通信服務(wù)。 ③研究了核心ACSI、GOOSE、SMV、GSE管理、GSSE,時(shí)間及時(shí)間同步等通信模型的特殊通信服務(wù)映射。 ④討論了信息模型實(shí)體的構(gòu)建方法,即如何讓設(shè)備的實(shí)際功能、運(yùn)行機(jī)制和數(shù)據(jù)能夠準(zhǔn)確和完備的實(shí)現(xiàn)設(shè)備對(duì)應(yīng)信息模型的所有細(xì)節(jié)。IEC 61850沒(méi)有對(duì)實(shí)現(xiàn)標(biāo)準(zhǔn)的具體方法作出規(guī)定,這給各廠商在技術(shù)實(shí)現(xiàn)上留出了足夠的自由發(fā)揮空間。但同時(shí)我們注意到若僅在“形態(tài)”層面上實(shí)踐IEC 61850,而不顧及IEC 61850的內(nèi)涵和應(yīng)用價(jià)值,則可能無(wú)法實(shí)現(xiàn)IEC 61850的預(yù)定目標(biāo)或使IEC 61850的有益效果大打折扣。出于如此考慮,在提出3種可能的構(gòu)建方案的基礎(chǔ)上,經(jīng)過(guò)分析從中選擇出作者認(rèn)為最優(yōu)的方案,并給出了示例。 ◇基于IEC 61850的數(shù)字化變電站通信網(wǎng)絡(luò)(CNDS)的研究①在分析以太網(wǎng)介質(zhì)訪問(wèn)控制方法的基礎(chǔ)上,針對(duì)標(biāo)準(zhǔn)以太網(wǎng)存在延時(shí)不確定的問(wèn)題,總結(jié)了提高以太網(wǎng)實(shí)時(shí)性能的主要措施,并從中選擇出適用于CNDS的措施。 ②分析了CNDS的特征,特別是與同樣基于以太網(wǎng)的一般局域網(wǎng)的區(qū)別,針對(duì)CNDS在網(wǎng)絡(luò)可靠性和安全性等方面的特殊要求,提出了應(yīng)對(duì)措施和解決方案。 ③提出了過(guò)程子網(wǎng)和全站惟一網(wǎng)絡(luò)2種組網(wǎng)方案。通過(guò)分析各自的特點(diǎn)與實(shí)現(xiàn)難度,指出過(guò)程子網(wǎng)目前較易實(shí)現(xiàn),而全站惟一網(wǎng)絡(luò)將憑借信息高度共享等優(yōu)勢(shì)成為CNDS的最終形態(tài)。闡述了VLAN、由交換機(jī)實(shí)現(xiàn)網(wǎng)絡(luò)冗余等組網(wǎng)技術(shù)在SAS中的應(yīng)用方法及IED自身通信冗余的實(shí)現(xiàn)方法。 ④歸納了CNDS數(shù)據(jù)流的類型和到達(dá)時(shí)間規(guī)律:建立了簡(jiǎn)單數(shù)據(jù)流模型為表征數(shù)據(jù)流、研究數(shù)據(jù)流業(yè)務(wù)特征和分析CNDS性能提供了有用工具;分析了TcP協(xié)議及其運(yùn)行機(jī)制,提出了TcP應(yīng)用于CNDS的優(yōu)化方法。 ⑤利用OPNET網(wǎng)絡(luò)仿真技術(shù),建立了EMAC和TCP/IP仿真節(jié)點(diǎn)模型,對(duì)以太網(wǎng)、TCP和交換式以太網(wǎng)的基本特征等進(jìn)行了仿真研究;依據(jù)CNDS實(shí)際承載的功能,建立了過(guò)程子網(wǎng)和站級(jí)網(wǎng)絡(luò)的動(dòng)態(tài)仿真模型,圍繞網(wǎng)絡(luò)延時(shí)和端到端延時(shí)等網(wǎng)絡(luò)性能指標(biāo),對(duì)不同組網(wǎng)方式和應(yīng)用功能下的網(wǎng)絡(luò)性能進(jìn)行了考察,得出了具有普遍適用性的結(jié)論和建議,為分析解決此類問(wèn)題提供了通用方法。 ◇可接入CNDS的全網(wǎng)絡(luò)化數(shù)字保護(hù)平臺(tái)與試驗(yàn)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)①闡述了一種新架構(gòu)的、能夠無(wú)縫接入CNDS并具有多種運(yùn)行方式的全網(wǎng)絡(luò)化數(shù)字保護(hù)平臺(tái)與試驗(yàn)系統(tǒng)的軟硬設(shè)計(jì)和實(shí)現(xiàn)方法。提出了適用于數(shù)字保護(hù)的RTOS多任務(wù)劃分方法。 ②以饋線保護(hù)測(cè)控裝置為例,建立了平臺(tái)的IEC 61850信息模型。以此為基礎(chǔ),在平臺(tái)內(nèi)部實(shí)現(xiàn)了利用SMV和GOOSE報(bào)文傳輸采樣值和開入/開出信息,即實(shí)現(xiàn)了遵循IEC 61850的過(guò)程層通信,為平臺(tái)接入IEC 61850系統(tǒng)和數(shù)字化變電站做好了準(zhǔn)備。 ③進(jìn)行了保護(hù)測(cè)量功能和過(guò)程層通信試驗(yàn),驗(yàn)證了平臺(tái)的可用性和過(guò)程層通信的可靠性,為類似設(shè)計(jì)方法在間隔層IED上的應(yīng)用提供了可信依據(jù)。

    標(biāo)簽: 61850 IEC 新型數(shù)字

    上傳時(shí)間: 2013-05-28

    上傳用戶:lyy1234

  • 基于模塊化多電平換流器結(jié)構(gòu)的HVDCLight系統(tǒng)的研究.rar

    輕型高壓直流輸電系統(tǒng)在解決交流系統(tǒng)非同步互聯(lián)、向偏遠(yuǎn)地區(qū)的無(wú)源負(fù)荷供電、滿足保護(hù)環(huán)境要求等方面具有很大的優(yōu)勢(shì)。在傳統(tǒng)的基于兩電平或三電平電壓源型換流器的輕型高壓直流輸電系統(tǒng)中,換流器交流側(cè)需要使用體積龐大和笨重的濾波裝置,橋臂的高電壓需要功率開關(guān)器件直接串聯(lián)來(lái)實(shí)現(xiàn)等,增大了換流站的占地空間,降低了換流器的工作效率。 本文針對(duì)傳統(tǒng)輕型高壓直流輸電系統(tǒng)所存在的缺點(diǎn),采用一種新的模塊化多電平換流器作為輕型高壓直流輸電系統(tǒng)的換流器。分析了模塊化多電平換流器的工作原理,并提出將其應(yīng)用于輕型高壓直流輸電系統(tǒng)的調(diào)制算法和控制策略。最后對(duì)控制系統(tǒng)的具體實(shí)現(xiàn)方案進(jìn)行一定的探討。通過(guò)仿真驗(yàn)證所提出的調(diào)制算法和控制策略的正確性。具體說(shuō)來(lái),全文的主要工作體現(xiàn)在以下幾個(gè)方面: 1、詳細(xì)講述模塊化多電平換流器的拓?fù)浣Y(jié)構(gòu)、子模塊的具體實(shí)現(xiàn)形式及工作原理,并提出適合該換流器的調(diào)制算法。 2、詳細(xì)介紹組成輕型高壓直流輸電系統(tǒng)的電壓源型換流器的工作原理,分析電壓源型換流器的間接電流和直接電流控制策略。 3、對(duì)基于模塊化多電平換流器的輕型高壓直流輸電系統(tǒng)進(jìn)行仿真,驗(yàn)證所提出控制策略的正確性。 4、探討解決模塊化多電平換流器子模塊直流側(cè)電容電壓的均衡問(wèn)題,提出一種較為簡(jiǎn)單有效的控制方法。 5、提出基于模塊化多電平換流器結(jié)構(gòu)的輕型高壓直流輸電控制系統(tǒng)的實(shí)現(xiàn)方法,并重點(diǎn)講述子模塊的數(shù)字邏輯電路的實(shí)現(xiàn)方法。

    標(biāo)簽: HVDCLight 模塊化 換流器

    上傳時(shí)間: 2013-04-24

    上傳用戶:huangzr5

  • 分級(jí)變頻調(diào)壓軟起動(dòng)器的設(shè)計(jì)與仿真研究.rar

    異步電動(dòng)機(jī)的軟起動(dòng)研究,是一項(xiàng)重要的研究課題。本文以分級(jí)變頻理論為基礎(chǔ),利用數(shù)學(xué)分析的方法對(duì)分級(jí)變頻的子頻率系統(tǒng)進(jìn)行了深入的研究,總結(jié)了各級(jí)子頻率系統(tǒng)的電壓相序情況以及最優(yōu)的觸發(fā)角度。并且對(duì)傳統(tǒng)異步電動(dòng)機(jī)軟起動(dòng)器的主電路結(jié)構(gòu)進(jìn)行了改進(jìn),提出了從較低頻率開始分五級(jí)起動(dòng)的分級(jí)變頻調(diào)壓軟起動(dòng)形式,而且各級(jí)子頻率的起動(dòng)都能實(shí)現(xiàn)最優(yōu)的正序電壓組合,保證了起動(dòng)轉(zhuǎn)矩的最大化。通過(guò)對(duì)分級(jí)變頻調(diào)壓軟起動(dòng)形式的建模和仿真試驗(yàn),證明了此方法可以在降低起動(dòng)電流的同時(shí)實(shí)現(xiàn)異步電機(jī)的高轉(zhuǎn)矩起動(dòng),驗(yàn)證了此方法的有效性和可行性。基于以上研究的成果,本文介紹了以TMS320LF2407ADSP芯片為核心的軟起動(dòng)軟硬件設(shè)計(jì)方法。最后對(duì)本課題的進(jìn)一步研究提出了展望。

    標(biāo)簽: 分級(jí) 仿真研究 頻調(diào)

    上傳時(shí)間: 2013-04-24

    上傳用戶:assss

  • MP3音頻解碼器的FPGA原型芯片設(shè)計(jì)與實(shí)現(xiàn).rar

    MP3音樂(lè)是目前最為流行的音樂(lè)格式,因其音質(zhì)、復(fù)雜度與壓縮比的完美折中,占據(jù)著廣闊的市場(chǎng),不僅在互聯(lián)網(wǎng)上廣為流傳,而且在便攜式設(shè)備領(lǐng)域深受人們喜愛(ài)。本文以MPEG-1的MP3音頻解碼器為研究對(duì)象,在實(shí)時(shí)性、面積等約束條件下,研究MP3解碼電路的設(shè)計(jì)方法,實(shí)現(xiàn)FPGA原型芯片,研究MP3原型芯片的驗(yàn)證方法。 論文的主要貢獻(xiàn)如下: (1)使用算法融合方法合并MP3解碼過(guò)程的相關(guān)步驟,以減少緩沖區(qū)存儲(chǔ)單元的容量和訪存次數(shù)。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內(nèi)部的三個(gè)算法步驟融合在一起進(jìn)行設(shè)計(jì),可以省去存儲(chǔ)中間計(jì)算結(jié)果的緩存區(qū)單元。 (2)反量化、立體聲處理等模塊中,采用流水線設(shè)計(jì)技術(shù),設(shè)置寄存器把較長(zhǎng)的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續(xù)訪問(wèn)公共緩存技術(shù),合理規(guī)劃各計(jì)算子模塊的工作時(shí)序,將數(shù)據(jù)計(jì)算的時(shí)間隱藏在訪存過(guò)程中;充分利用頻率線的零值區(qū)特性,有效地減少數(shù)據(jù)計(jì)算量,加快了數(shù)據(jù)處理的速度。 (3)設(shè)計(jì)了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語(yǔ)言設(shè)計(jì)RTL級(jí)電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發(fā)板為平臺(tái),實(shí)現(xiàn)MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內(nèi)的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個(gè),寄存器共有4024個(gè),系統(tǒng)頻率可達(dá)69.6MHz,充分滿足了MP3解碼過(guò)程的實(shí)時(shí)性要求。實(shí)驗(yàn)結(jié)果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質(zhì)良好。

    標(biāo)簽: FPGA MP3 音頻解碼器

    上傳時(shí)間: 2013-07-01

    上傳用戶:xymbian

  • TDSCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著TD—SCDMA技術(shù)的不斷發(fā)展,TD—SCDMA系統(tǒng)產(chǎn)品也逐步成熟并隨之完善。產(chǎn)品家族日益豐富,室內(nèi)型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產(chǎn)品逐步問(wèn)世,可以滿足不同場(chǎng)景的建網(wǎng)需求。而分布式基站(BBU+RRU)越來(lái)越多地受到業(yè)界的關(guān)注和重視。 本文主要從TD—SCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)(RRU)和軟件無(wú)線電技術(shù)的發(fā)展入手,重點(diǎn)研究TD—SCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)。TD—SCDMA通信系統(tǒng)通過(guò)靈活分配不同的上下行時(shí)隙,實(shí)現(xiàn)業(yè)務(wù)的不對(duì)稱性,但是多路數(shù)字中頻所構(gòu)成的系統(tǒng)成本高和控制的復(fù)雜性,以及TDD雙工模式下,系統(tǒng)的峰均比隨時(shí)隙數(shù)增加而增加,對(duì)整個(gè)頻點(diǎn)拉遠(yuǎn)系統(tǒng)的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統(tǒng)使用軟件無(wú)線電平臺(tái),一方面軟件算法可以有效保證時(shí)隙分配的準(zhǔn)確性,保證對(duì)前端控制器的開關(guān)控制,以及對(duì)上下行功率讀取計(jì)算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統(tǒng)的峰均比,有效降低系統(tǒng)對(duì)前端放大器線性輸出能力的要求。 本文主要研究軟件無(wú)線電中DUC和CFR的關(guān)鍵技術(shù)以及FPGA實(shí)現(xiàn),DUC主要由3倍FIR內(nèi)插成型濾波器、2倍插值補(bǔ)償濾波器以及5級(jí)CIC濾波器級(jí)聯(lián)組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片F(xiàn)PGA實(shí)現(xiàn),能很好提高RRU性能,減少其硬件結(jié)構(gòu),降低成本,降低功耗,增加外部環(huán)境的穩(wěn)定性。

    標(biāo)簽: TDSCDMA FPGA 頻點(diǎn)

    上傳時(shí)間: 2013-07-20

    上傳用戶:rishian

  • 基于AT89C51單片機(jī)的微型可編程控崩器

    介招用AT8 9 c5 單片機(jī)構(gòu)成微型可鳊程控制器PLc的設(shè)計(jì)思路一系統(tǒng)硬件配置和軟件設(shè)計(jì)方法,最后給出此微型可鳊程控制器在水塔水位控制中應(yīng)用的實(shí)例。

    標(biāo)簽: 89C C51 AT 89

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhangjt

  • FPGA的測(cè)試

    隨著FPGA(FieldProgrammableGateArray)器件的應(yīng)用越來(lái)越廣泛且重要,F(xiàn)PGA的測(cè)試技術(shù)也得到了廣泛重視和研究。基于FPGA可編程的特性,應(yīng)用獨(dú)立的測(cè)試(工廠測(cè)試)需要設(shè)計(jì)數(shù)個(gè)測(cè)試編程和測(cè)試向量來(lái)完成FPGA的測(cè)試,確保芯片在任何用戶可能的編程下都可靠工作。 本論文正是針對(duì)上述問(wèn)題,以XilinxXC4000E系列FPGA為主要的研究對(duì)象,在詳細(xì)研究FPGA內(nèi)部結(jié)構(gòu)的基礎(chǔ)上,基于“分治法”的基本思路對(duì)FPGA的測(cè)試?yán)碚摵头椒ㄗ隽颂剿餍匝芯俊?研究完成了對(duì)可編程邏輯模塊(ConfigrableLogicBlock)及其子模塊的測(cè)試。主要基于“分治法”對(duì)CLB及其子模塊進(jìn)位邏輯(CLM)、查找表(LUT)的RAM工作模式等進(jìn)行了測(cè)試劃分,分別實(shí)現(xiàn)了以“一維陣列”為基礎(chǔ)的測(cè)試配置和測(cè)試向量,以較少了測(cè)試編程次數(shù)完成了所有CLB資源的測(cè)試。 研究完成了對(duì)互連資源(ConfigrableInterconnectResource)的測(cè)試。基于普通數(shù)據(jù)總線的測(cè)試方法,針對(duì)互連資源主要由線段和NMOS開關(guān)管組成的特點(diǎn)及其自身的故障模型,通過(guò)手工連線實(shí)現(xiàn)測(cè)試配置,僅通過(guò)4次編程就實(shí)現(xiàn)了對(duì)其完全測(cè)試。 在測(cè)試?yán)碚撗芯康幕A(chǔ)上,我們開發(fā)了能對(duì)FPGA器件進(jìn)行實(shí)際測(cè)試的測(cè)試平臺(tái)。基于硬件仿真器的測(cè)試平臺(tái)通過(guò)高速光纖連接工作站上的EDA仿真軟件,把軟件語(yǔ)言描述的測(cè)試波形通過(guò)硬件仿真器轉(zhuǎn)化為真實(shí)測(cè)試激勵(lì),測(cè)試響應(yīng)再讀回到仿真軟件進(jìn)行觀察,能夠靈活、快速的完成FPGA器件的配置和測(cè)試。該平臺(tái)在國(guó)內(nèi)首次實(shí)現(xiàn)了軟硬件協(xié)同在線測(cè)試FPGA。在該平臺(tái)支持下,我們成功完成了對(duì)各軍、民用型號(hào)FPGA的測(cè)試任務(wù)。 本研究成果為國(guó)內(nèi)自主研發(fā)FPGA器件提供了有力保障,具有重大科研與實(shí)踐價(jià)值,成功解決了國(guó)外公司在FPGA測(cè)試技術(shù)上的壟斷問(wèn)題,幫助國(guó)產(chǎn)FPGA器件實(shí)現(xiàn)完全國(guó)產(chǎn)化。

    標(biāo)簽: FPGA 測(cè)試

    上傳時(shí)間: 2013-05-17

    上傳用戶:wangyi39

  • 基于FPGA的自動(dòng)增益控制視頻放大器設(shè)計(jì)

      采用自動(dòng)增益控制(AGC)技術(shù)實(shí)現(xiàn)的寬頻帶放大器在雷達(dá)系統(tǒng)及其他相關(guān)電子領(lǐng)域有著廣泛的應(yīng)用。  本文詳細(xì)討論了基于FPGA和可編程增益放大器(PGA)實(shí)現(xiàn)的自動(dòng)增益控制寬帶視頻放大器的設(shè)計(jì)及實(shí)現(xiàn)方法。首先給出了自動(dòng)增益控制寬帶放大器取樣反饋、數(shù)字控制部分的多種實(shí)現(xiàn)方案,并根據(jù)實(shí)際應(yīng)用情況及性能指標(biāo)要求進(jìn)行了方案論證。接著,分別介紹了模擬通道部分、數(shù)字取樣模塊、FPGA邏輯控制模塊及數(shù)模轉(zhuǎn)換模塊,包括它們的芯片選擇、實(shí)現(xiàn)方法和注意事項(xiàng)等。最后,對(duì)FPGA邏輯控制模塊進(jìn)行了功能分解,并以XilinxISE和Modelsim為開發(fā)平臺(tái)完成了其子模塊的程序設(shè)計(jì)及相關(guān)階段的仿真。  本文實(shí)現(xiàn)的電路板可對(duì)帶寬達(dá)40M的信號(hào)進(jìn)行平穩(wěn)的放大并輸出較平坦的信號(hào)波形。同時(shí),該電路板具有自動(dòng)增益及固定增益選擇能力。當(dāng)選擇自動(dòng)增益方式時(shí),增益的改變通過(guò)增益同步脈沖觸發(fā),觸發(fā)脈沖可由系統(tǒng)內(nèi)部周期產(chǎn)生或外部提供。

    標(biāo)簽: FPGA 自動(dòng)增益控制 放大器設(shè)計(jì) 視頻

    上傳時(shí)間: 2013-06-05

    上傳用戶:acon

  • 圖象壓縮系統(tǒng)中熵編解碼器的FPGA設(shè)計(jì)及實(shí)現(xiàn)

    隨著移動(dòng)終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對(duì)圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達(dá)到實(shí)時(shí)性要求,而且會(huì)帶來(lái)因傳輸大量原始圖象數(shù)據(jù)帶來(lái)的帶寬要求,因此采用硬件實(shí)現(xiàn)圖象壓縮已成為一種必然趨勢(shì)。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實(shí)現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實(shí)現(xiàn)項(xiàng)目為背景,對(duì)熵編碼器和解碼器的硬件實(shí)現(xiàn)進(jìn)行探討,給出了并行熵編碼和解碼器的實(shí)現(xiàn)方案。熵編解碼器中的難點(diǎn)是huffman編解碼器的實(shí)現(xiàn)。在設(shè)計(jì)并行huffman編碼方案時(shí)通過(guò)改善Huffman編碼器中變長(zhǎng)碼流向定長(zhǎng)碼流轉(zhuǎn)換時(shí)的控制邏輯,避免了因數(shù)據(jù)處理不及時(shí)造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實(shí)現(xiàn)并行的huffman解碼器時(shí),解碼算法充分利用了規(guī)則化碼書帶來(lái)的碼字的單調(diào)性,及在特定長(zhǎng)度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運(yùn)算,提高了存儲(chǔ)器的利用率、系統(tǒng)的解碼效率和速度。在實(shí)現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對(duì)DC子帶的預(yù)測(cè)編碼,針對(duì)直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過(guò)DWT變換,量化,掃描后的數(shù)據(jù)進(jìn)行正確的編碼。同時(shí),在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進(jìn)一步處理。在本文介紹的設(shè)計(jì)方案中,按照自頂向下的設(shè)計(jì)方法,對(duì)星載圖像壓縮系統(tǒng)中的熵編解碼器進(jìn)行分析,進(jìn)而進(jìn)行邏輯功能分割及模塊劃分,然后分別實(shí)現(xiàn)各子模塊,并最終完成整個(gè)系統(tǒng)。在設(shè)計(jì)過(guò)程中,用高級(jí)硬件描述語(yǔ)言verilogHDL進(jìn)行RTL級(jí)描述。利用了Altera公司的QuartusII開發(fā)平臺(tái)進(jìn)行設(shè)計(jì)輸入、編譯、仿真,同時(shí)還采用modelsim仿真工具和symplicity的綜合工具,驗(yàn)證了設(shè)計(jì)的正確性。通過(guò)系統(tǒng)波形仿真和下板驗(yàn)證熵編碼器最高頻率可以達(dá)到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達(dá)到2500Mbps,也能滿足性能要求。仿真驗(yàn)證的結(jié)果表明:設(shè)計(jì)能夠滿足性能要求,并具有一定的使用價(jià)值。

    標(biāo)簽: FPGA 圖象壓縮

    上傳時(shí)間: 2013-05-19

    上傳用戶:吳之波123

主站蜘蛛池模板: 阳城县| 凤山市| 梁河县| 手游| 海伦市| 新宾| 玉溪市| 镇原县| 封开县| 全州县| 长沙市| 佳木斯市| 凤山县| 巴楚县| 那曲县| 建昌县| 葵青区| 怀集县| 贡觉县| 琼中| 苗栗县| 丹东市| 东莞市| 岱山县| 崇信县| 绥中县| 绥化市| 金坛市| 鱼台县| 滦平县| 方山县| 新疆| 马龙县| 甘德县| 德格县| 汉川市| 沙河市| 仁布县| 天长市| 大洼县| 大关县|