解壓包包含了C語言入門經典教程和Visuak c++軟件 【基本簡介】 Visual C++是一個功能強大的可視化軟件開發工具。自1993年Microsoft公司推出Visual C++1.0后,隨著其新版本的不斷問世,Visual C++已成為專業程序員進行軟件開發的首選工具。 雖然微軟公司推出了Visual C++.NET(Visual C++7.0),但它的應用的很大的局限性,只適用于Windows 2000,Windows XP和Windows NT4.0。所以實際中,更多的是以Visual C++6.0為平臺。 Visual C++6.0不僅是一個C++編譯器,而且是一個基于Windows操作系統的可視化集成開發環境(integrated development environment,IDE)。Visual C++6.0由許多組件組成,包括編輯器、調試器以及程序向導AppWizard、類向導Class Wizard等開發工具。 這些組件通過一個名為Developer Studio的組件集成為和諧的開發環境。 在Visual C++ 6.0 企業版的基礎上集成官方的SP6升級補丁制作而成!免序列號,安裝完即可使用,無需再打補?。? 【使用方法】 有些朋友反應在安裝后出現 "Error spawning error" 可以看看下面綠色軟件找到的一些解決方案: 點擊VC“TOOLS(工具)”—>“Option(選擇)”—>“Directories(目錄)”重新設置“Excutable Fils、Include Files、Library Files、Source Files”的路徑。很多情況可能就一個盤符的不同(例如你的VC裝在C,但是這些路徑全部在D),改過來就OK了。
上傳時間: 2013-10-09
上傳用戶:hui626493
C語言和c++知識全解
標簽: C語言
上傳時間: 2013-11-15
上傳用戶:llandlu
C語言趣味程序百例精解
上傳時間: 2013-11-04
上傳用戶:蒼山觀海
Altera FPGA工程師成長手冊源文件
上傳時間: 2013-11-16
上傳用戶:woshiayin
了解各種D觸發器
上傳時間: 2013-10-29
上傳用戶:wwwe
請注意軟件勿用于商業用途,否則后果自負!請不要做拿手黨,好用大家享!頂起吧!解壓不成功時請把你們解壓軟件升級到最新版本! 附件也有本人學習PADS9.3、CadenceAllegro16.5、orcad軟件以及教程一塊上傳,下載時最好不要用第三方軟件,直接保存就可以了。 PADS9.3安裝說明(兼容win7、xp): 1.參考“PADS9.3圖文安裝方法(WIN7_XP)”完成軟件安裝。 2.參考“PADS9.3”完成破解!破解需要dos環境下完成,具體操作步驟教程有。 3.安裝目錄和源文件都不能是中文目錄 CadenceAllegro16.5(兼容win7、xp)兩個文件下載完成才能解壓,: 1.參考“真正的cadence_16.5_破解方法”按照操作步驟即可。 2.安裝目錄和源文件都不能是中文目錄 注意?。?! 如果破解不成功有可能破解文件壞掉了,請把“Cadence_Allegro16.5crack-修正破解方法”文件解壓,用里面破解文件重新破解一遍!
標簽: CadenceAllegro PADS 16.5 win7
上傳時間: 2015-01-01
上傳用戶:fdmpy
Allegro16.6 破解過程詳解 1. 安裝 licensemanager ( 可以安裝到任何盤 ) ,最后問選擇 license 路徑時,單擊cancel ,然后finish ,安裝完成后重新啟動電腦。
上傳時間: 2013-11-11
上傳用戶:sjb555
中望CAD2010體驗版正式發布。作為中望公司的最新年度力作,在繼承以往版本優勢的基礎上,中望CAD2010融入了以“安全漏洞抓取、內存池優化、位圖和矢量圖混合處理”等多項可以極大提高軟件穩定性和效率的中望正在申請全球專利的獨創技術,新增了眾多實用的新功能,在整體性能上實現了巨大的飛躍,主要體現在以下幾方面: 大圖紙處理能力的提升 文字所見即所得、消隱打印等新功能 二次開發接口更加成熟 一、大圖紙處理能力的提升 中望CAD2010版采用了更先進的內存管理以及壓縮技術,采用了一些新的優化算法,使得中望CAD常用命令執行效率和資源占用情況得到進一步的提高,特別是在低內存配置下大圖紙的處理能力,大大減少了圖紙內存資源占用量,提升了大圖紙處理速度。主要體現在: 大圖紙內存占用量顯著下降,平均下降約30%,地形圖類圖紙則平均下降50%; 實體縮放和平移,zoom\pan\redraw更加順暢; 保存速度更快、數據更安全,保存速度平均有40%的提升。 二、新增功能 1、文字所見即所得 文字編輯器有多處改進,文字編輯時顯示的樣式為最后在圖面上的樣式,達到了所見即所得的效果。文字編輯器新加入段落設置,可進行制表位、縮進、段落對齊方式、段落間距和段落行距等項目的調整。另外,在文字編輯器內可直接改變文字傾斜、高度、寬度等特征。 2、消隱打印 中望CAD2010版本支持二維和三維對象的消隱打印,在打印對象時消除隱藏線,不考慮其在屏幕上的顯示方式。此次消隱打印功能主要體現在以下兩個方面: (一)、平臺相關命令和功能的調整 視口的“屬性”:增加“著色打印”選項(“線框”和“消隱”兩種著色打印項) 選擇視口后,右鍵菜單支持“著色打印”項( “線框”和“隱藏”兩種模式) 命令mview增加了“著色打印”功能項,可以方便用戶設置視口的“著色打印屬性”(線框和消隱兩種模式) 打印”對話框調整:在布局空間,激活“打印”對話框,以前的“消隱打印”選項顯示為“隱藏圖紙空間對象”。 頁面設置管理器啟動的“打印設置”對話框調整:圖紙空間中,通過頁面設置管理器激活的“打印設置”對話框,以前的“消隱打印”選項顯示為“隱藏圖紙空間對象” (二)、消隱打印使用方法的調整 模型空間: 可通過“打印”或“頁面設置管理器”打開的“打印設置”對話框中的“消隱打印”選項來控制模型空間的對象是否消隱打印,同時包含消隱打印預覽,若勾選“消隱打印”按鈕,模型空間的對象將被消隱打印出來。 布局空間: 若要在布局空間消隱打印對象,分為兩種情況: 1) 布局空間視口外的對象是否消隱,直接取決于“打印設置”對話框中“隱藏圖紙空間對象”按鈕是否被勾選; 2)布局空間視口中的對象是否消隱,取決于視口本身的屬性,即“著色打印”特性選項,必須確保該選項為“消隱”才可消隱打印或預覽 3、圖層狀態管理器 可以創建多個命名圖層狀態,以保存圖層的狀態列表,用戶可以通過選擇圖層狀態來表現圖紙的不同顯示效果。這種圖層狀態可以輸出供其它圖紙使用,也可以輸入其它保存的圖層狀態設置。 4、文字定點縮放 能夠依據文字位置的特征點,如中心,左下等,作為基準點,對多行文字或單行文字進行縮放,同時不改變基準點位置。 5、Splinedit新功能 全面支持樣條曲線的編輯,主要體現在SPLINEDIT命令行提示中,如下: 擬合數據(F)/閉合樣條(C)/移動(M) 頂點(V)/精度(R)/反向(E)/撤消(U)/<退出(X)>: 擬合數據: 增加(A)/閉合(C)/刪除數據(D)/移動(M)/清理(P)/切線(T)/<退出(X)>: 增加、刪除數據:通過增加、刪除樣條曲線的擬合點來控制樣條曲線的擬合程度。 移動:通過移動指定的擬合點控制樣條曲線的擬合數據 閉合/打開:控制樣條曲線是否閉合。 清理:清除樣條曲線的擬合數據,從而使命令提示信息變為不包含擬合數據的情形。 切線:修改樣條曲線的起點和端點切向。 閉合樣條:將打開的樣條曲線閉合。若選擇的樣條曲線為閉合的,該選項為“打開”,將閉合的樣條曲線打開。 移動:可用來移動樣條曲線的控制點到新的位置。 精度:可通過添加控制點、提高階數或權值的方式更為精密的控制樣條曲線的定義。 反向:調整樣條曲線的方向為反向。 6、捕捉和柵格功能增強 7、支持文件搜索路徑 關于激活注冊:打開CAD界面,找到左上面的“幫助”,激活產品-復制申請碼-再打開你解壓到CAD包找到keygen.exe(也就是注冊機,有的在是“Key”文件里,如果沒有可以到網上下載),輸入申請碼--點擊確定,就中間那個鍵--得到數據 應該是五組-復制再回到上面激活碼頁面,粘貼激活碼確定就ok !復制(粘貼)的時候用 ctrl +c(v),用鼠標右鍵沒用! 如果打開安裝CAD就得注冊才能運行的,那方法也跟上邊的差不多! 其實你在網上一般是找不到激活碼的,因為各個申請碼不一樣,所以別人的激活碼到你那基本上沒用,只能用相應的方法得到激活碼,這方法也就要你自己去試了,我原來也不會裝CAD,但現在一般3分鐘就裝好了,只要知道怎么說了就快了,一般軟件都是一樣的裝法,不會裝可以到網上找資料!有時求人不如求已,自己算比在網上等著別人給你算快多了
上傳時間: 2013-10-21
上傳用戶:tedo811
Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種: 系統級(system):用高級語言結構實現設計模塊的外部性能的模型。 算法級(algorithm):用高級語言結構實現設計算法的模型。 RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。 門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。 開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。 一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。 Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能: · 可描述順序執行或并行執行的程序結構。 · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。 · 通過命名的事件來觸發其它過程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環程序結構。 · 提供了可帶參數且非零延續時間的任務(task)程序結構。 · 提供了可定義新的操作符的函數結構(function)。 · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。 · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能: - 提供了完整的一套組合型原語(primitive); - 提供了雙向通路和電阻器件的原語; - 可建立MOS器件的電荷分享和電荷衰減動態模型。 Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。 Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。
標簽: Verilog_HDL
上傳時間: 2014-12-04
上傳用戶:cppersonal
ISE新建工程及使用IP核步驟詳解
上傳時間: 2015-01-01
上傳用戶:liuxinyu2016