亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

解壓覆蓋當源文件

  • LM3S系列單片機JTAG口解鎖應用筆記

    LM3S系列單片機JTAG口解鎖應用筆記 介紹LM3S系列單片機的JTAG口被設置為GPIO后,恢復JTAG功能的方法。

    標簽: LM3S JTAG 單片機 解鎖

    上傳時間: 2013-10-19

    上傳用戶:四只眼

  • Keil C51使用詳解

    Keil C51使用詳解:8051 系列微處理器基于簡化的嵌入式控制系統結構被廣泛應用于從軍事到自動控制再到PC 機上的鍵盤上的各種應用系統上僅次于Motorola 68HC11 在 8 位微控制器市場上的銷量很多制造商都可提供8051 系列單片機像Intel Philips Siemens 等這些制造商給51 系列單片機加入了大量的性能和外部功能像I2C 總線接口模擬量到數字量的轉換看門狗PWM 輸出等不少芯片的工作頻率達到40M 工作電壓下降到1.5V 基于一個內核的這些功能使得8051 單片機很適合作為廠家產品的基本構架它能夠運行各種程序而且開發者只需要學習這一個平臺8051 系列的基本結構如下1 一個8 位算術邏輯單元2 32 個I/O 口4 組8 位端口可單獨尋址3 兩個16 位定時計數器4 全雙工串行通信5 6 個中斷源兩個中斷優先級6 128 字節內置RAM7 獨立的64K 字節可尋址數據和代碼區每個8051 處理周期包括12 個振蕩周期每12 個振蕩周期用來完成一項操作如取指令和計算指令執行時間可把時鐘頻率除以12 取倒數然后指令執行所須的周期數因此如果你的系統時鐘是11.059MHz 除以12 后就得到了每秒執行的指令個數為921583

    標簽: Keil C51 使用詳解

    上傳時間: 2014-04-05

    上傳用戶:xaijhqx

  • PICC庫函數詳解

    PICC庫函數詳解

    標簽: PICC 庫函數

    上傳時間: 2013-11-16

    上傳用戶:gyq

  • 信號與系統(奧本海默)中文習題詳解

    信號與系統(奧本海默)中文習題詳解

    標簽: 信號與系統

    上傳時間: 2014-12-28

    上傳用戶:a67818601

  • DSP2812寄存器詳解

    DSP2812寄存器詳解

    標簽: 2812 DSP 寄存器

    上傳時間: 2013-11-08

    上傳用戶:songyue1991

  • 數字信號處理學習指導與習題精解

    數字信號處理學習指導與習題精解

    標簽: 數字信號處理

    上傳時間: 2014-12-28

    上傳用戶:225588

  • 收音機工作原理、安裝、焊接圖片詳解

    收音機工作原理、安裝、焊接圖片詳解

    標簽: 收音機 工作原理 焊接

    上傳時間: 2013-11-18

    上傳用戶:jdm439922924

  • Altera FPGA工程師成長手冊源文件清華大學

    Altera FPGA工程師成長手冊源文件

    標簽: Altera FPGA 工程師

    上傳時間: 2013-12-31

    上傳用戶:731140412

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種:   系統級(system):用高級語言結構實現設計模塊的外部性能的模型。   算法級(algorithm):用高級語言結構實現設計算法的模型。   RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。   一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能:   · 可描述順序執行或并行執行的程序結構。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環程序結構。   · 提供了可帶參數且非零延續時間的任務(task)程序結構。   · 提供了可定義新的操作符的函數結構(function)。   · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態模型。   Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2013-11-23

    上傳用戶:青春給了作業95

  • ISE新建工程及使用IP核步驟詳解

    ISE新建工程及使用IP核步驟詳解

    標簽: ISE IP核 工程

    上傳時間: 2013-11-18

    上傳用戶:peterli123456

主站蜘蛛池模板: 贵州省| 荥阳市| 上栗县| 全州县| 渝中区| 寻乌县| 三台县| 沂南县| 桐乡市| 黄石市| 酒泉市| 韩城市| 武定县| 松滋市| 永德县| 扎囊县| 龙门县| 平湖市| 卢氏县| 江源县| 新宁县| 承德市| 溆浦县| 石林| 如东县| 惠安县| 安宁市| 韶山市| 丘北县| 金华市| 桑日县| 贡嘎县| 桦南县| 昭苏县| 广丰县| 汶川县| 增城市| 攀枝花市| 西贡区| 全南县| 赣榆县|