大型電子製造業后臺數據庫的詳細設計!絕對好東西!(部分刪減)
標簽: 大型 后臺 分
上傳時間: 2015-05-17
上傳用戶:aa54
非常不錯的算符優先文法..課程設計時做的,界面不錯,輸出了FirstVt,LastVt,算符優先表,輸出結果比較詳細
標簽: 計時
上傳時間: 2015-05-18
上傳用戶:王小奇
在即算機上模擬一離散狀態均勻馬爾可夫鏈,狀態數為2
標簽: 模擬 離散 狀態 馬爾可夫
上傳時間: 2013-12-19
上傳用戶:kbnswdifs
設計VHDL24小時的時鐘,去除了按鍵彈跳現象
標簽: VHDL 24
上傳時間: 2013-12-23
上傳用戶:hzy5825468
1、說明: 本書中所有的常用數值算法子過程按書中的章數分別放在以C開頭的子目錄中。 所有這些為驗證上述子過程而編的驗證過程按書中的章數分別放在以D開頭的子目錄中。 所有為驗證過程而做的工程,按書中的章數分別放在以V開頭的子目錄中。 2、使用: 1)最簡單的做法是若D盤有大于50M的空間,讀者只須將光盤上的子目錄“DELPHI_SHU”
標簽: 子過程 分 目錄 數值算法
上傳時間: 2015-05-22
上傳用戶:sy_jiadeyi
這是當初在學網路程式時所寫的,所以有很多很多地方可以改進, 有心人士就拿去亂改吧! 先執行(server) Server 然後再開兩個 (Client) LoginFrame 就能連了。 那個密碼部份是假的,沒有啥用處,可以把它改成輸入ip , 當初是直接設 127.0.0.1,以方便測試。
標簽: 程式
上傳時間: 2014-12-03
上傳用戶:jackgao
一個小射擊遊戲 po 上來跟大家分享 最主要的是 如果有大大玩了以後 看看有沒有什麼改進的地方 讓我可以多學習改進 求一下進步 謝謝大家
標簽: 家 po 分
上傳用戶:維子哥哥
Oracle9iデータベース物理設計方針表領域編
標簽: Oracle9i 物理
上傳時間: 2015-05-23
上傳用戶:liansi
PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為: 為確保產品之製造性, R&D在設計階段必須遵循Layout相關規範, 以利製造單位能順利生產, 確保產品良率, 降低因設計而重工之浪費.
標簽: Layout 1.70 Rule PCB
上傳用戶:it男一枚
7400 2輸入端四與非門 7401 集電極開路2輸入端四與非門 7402 2輸入端四或非門 7403 集電極開路2輸入端四與非門 7404 六反相器 7405 集電極開路六反相器 7406 集電極開路六反相高壓驅動器 7407 集電極開路六正相高壓驅動器 7408 2輸入端四與門 7409 集電極開路2輸入端四與門 7410 3輸入端3與非門 74107 帶清除主從雙J-K觸發器 74109 帶預置清除正觸發雙J-K觸發器 7411 3輸入端3與門 74112 帶預置清除負觸發雙J-K觸發器 7412 開路輸出3輸入端三與非門 74121 單穩態多諧振蕩器 74122 可再觸發單穩態多諧振蕩器 74123 雙可再觸發單穩態多諧振蕩器 74125 三態輸出高有效四總線緩沖門 74126 三態輸出低有效四總線緩沖門 7413 4輸入端雙與非施密特觸發器 74132 2輸入端四與非施密特觸發器 74133 13輸入端與非門 74136 四異或門 74138 3-8線譯碼器/復工器 74139 雙2-4線譯碼器/復工器 7414 六反相施密特觸發器 74145 BCD—十進制譯碼/驅動器 7415 開路輸出3輸入端三與門 74150 16選1數據選擇/多路開關 74151 8選1數據選擇器 74153 雙4選1數據選擇器 74154 4線—16線譯碼器
標簽: 輸入端 7400 7401 7402
上傳時間: 2014-01-10
蟲蟲下載站版權所有 京ICP備2021023401號-1