銀江接口的源代碼,利用VC編寫,可以用于股票數(shù)據(jù)的實(shí)時(shí)獲取
上傳時(shí)間: 2013-07-12
上傳用戶:jlyaccounts
當(dāng)前正處于第三代移動(dòng)通信技術(shù)發(fā)展的關(guān)鍵時(shí)期,各種與3G相關(guān)的無線網(wǎng)絡(luò)終端的需求量與日俱增。為3G無線網(wǎng)絡(luò)終端選擇一個(gè)高性能的處理器,并且提供一套完整的系統(tǒng)解決方案,滿足3G時(shí)代人們對(duì)數(shù)據(jù)通信業(yè)務(wù)的需求,無疑是一個(gè)有意義且亟待解決的重要問題。 OMAP(Open Multimedia Applications Platform)是美國(guó)德州公司(TI)推出的專門為支持第三代(3G)無線終端應(yīng)用而設(shè)計(jì)的應(yīng)用處理器體系結(jié)構(gòu)。OMAP處理器平臺(tái)堪稱無線技術(shù)發(fā)展的里程碑,它提供了語音、數(shù)據(jù)和多媒體所需的帶寬和功能,可以極低的功耗為高端3G無線設(shè)備提供極佳的性能。 本文的研究?jī)?nèi)容是開發(fā)基于OMAP5910處理器的具有多個(gè)擴(kuò)展接口的嵌入式開發(fā)平臺(tái),以及攝像頭顯示驅(qū)動(dòng)程序,以便能為3G相關(guān)的無線網(wǎng)絡(luò)終端提供一個(gè)系統(tǒng)級(jí)的解決方案,本文首先介紹了OMAP技術(shù)的特點(diǎn)和優(yōu)點(diǎn),并對(duì)OMAP5910處理器的硬件結(jié)構(gòu)進(jìn)行了簡(jiǎn)單說明,在此基礎(chǔ)上提出了基于OMAP5910嵌入式平臺(tái)的FPGA設(shè)計(jì),包括用FPGA擴(kuò)展的接口:觸摸屏接口,硬盤接口,以太網(wǎng)接口;控制的接口:USB口,串口;以及實(shí)現(xiàn)的功能:與OMAP5910處理器的通信功能,中斷控制功能,選擇啟動(dòng)順序功能,復(fù)位延時(shí)功能。然后介紹了基于OMAP5910的攝像顯示系統(tǒng)的硬件設(shè)計(jì),主要包括攝像頭接口和攝像頭模塊,EMIFS和EMIFF接口以及LCD接口。最后描述了嵌入式Linux操作系統(tǒng)下攝像頭驅(qū)動(dòng)程序的完整實(shí)現(xiàn)過程。
標(biāo)簽: FPGA 擴(kuò)展 接口設(shè)計(jì) 攝像頭
上傳時(shí)間: 2013-05-24
上傳用戶:mfhe2005
內(nèi)部存儲(chǔ)器負(fù)責(zé)計(jì)算機(jī)系統(tǒng)內(nèi)部數(shù)據(jù)的中轉(zhuǎn)、存儲(chǔ)與讀取,作為計(jì)算機(jī)系統(tǒng)中必不可少的三大件之一,它對(duì)計(jì)算機(jī)系統(tǒng)性能至關(guān)重要。內(nèi)存可以說是CPU處理數(shù)據(jù)的“大倉(cāng)庫(kù)”,所有經(jīng)過CPU處理的指令和數(shù)據(jù)都要經(jīng)過內(nèi)存?zhèn)鬟f到電腦其他配件上,因此內(nèi)存性能的好壞,直接影響到系統(tǒng)的穩(wěn)定性和運(yùn)行性能。在當(dāng)今的電子系統(tǒng)設(shè)計(jì)中,內(nèi)存被使用得越來越多,并且對(duì)內(nèi)存的要求越來越高。既要求內(nèi)存讀寫速度盡可能的快、容量盡可能的大,同時(shí)由于競(jìng)爭(zhēng)的加劇以及利潤(rùn)率的下降,人們希望在保持、甚至提高系統(tǒng)性能的同時(shí)也能降低內(nèi)存產(chǎn)品的成本。面對(duì)這種趨勢(shì),設(shè)計(jì)和實(shí)現(xiàn)大容量高速讀寫的內(nèi)存顯得尤為重要。因此,近年來內(nèi)存產(chǎn)品正經(jīng)歷著從小容量到大容量、從低速到高速的不斷變化,從技術(shù)上也就有了從DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不斷演進(jìn)。和普通SDRAM的接口設(shè)計(jì)相比,DDR2 SDRAM存儲(chǔ)器在獲得大容量和高速率的同時(shí),對(duì)存儲(chǔ)器的接口設(shè)計(jì)也提出了更高的要求,其接口設(shè)計(jì)復(fù)雜度也大幅增加。一方面,由于I/O塊中的資源是有限的,數(shù)據(jù)多路分解和時(shí)鐘轉(zhuǎn)換邏輯必須在FPGA核心邏輯中實(shí)現(xiàn),設(shè)計(jì)者可能不得不對(duì)接口邏輯進(jìn)行手工布線以確保臨界時(shí)序。而另一方面,不得不處理好與DDR2接口有關(guān)的時(shí)序問題(包括溫度和電壓補(bǔ)償)。要正確的實(shí)現(xiàn)DDR2接口需要非常細(xì)致的工作,并在提供設(shè)計(jì)靈活性的同時(shí)確保系統(tǒng)性能和可靠性。 本文對(duì)通過Xilinx的Spartan3 FPGA實(shí)現(xiàn)DDR2內(nèi)存接口的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了詳細(xì)闡述。通過Xilinx FPGA提供了I/O模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡(jiǎn)單、更可靠。本設(shè)計(jì)中對(duì)I/O模塊及其他邏輯在RTL代碼中進(jìn)行了配置、嚴(yán)整、執(zhí)行,并正確連接到FPGA上,經(jīng)過仔細(xì)仿真,然后在硬件中驗(yàn)證,以確保存儲(chǔ)器接口系統(tǒng)的可靠性。
標(biāo)簽: DDR2SDRAM 存儲(chǔ)器 接口設(shè)計(jì)
上傳時(shí)間: 2013-06-08
上傳用戶:fairy0212
基于FPGA的USB接口協(xié)議及驅(qū)動(dòng)技術(shù)研究基于FPGA的USB接口協(xié)議及驅(qū)動(dòng)技術(shù)研究
標(biāo)簽: FPGA USB 接口協(xié)議 技術(shù)研究
上傳時(shí)間: 2013-06-04
上傳用戶:564708051@qq.com
《單片機(jī)及接口技術(shù)》實(shí)驗(yàn)指導(dǎo)書,實(shí)驗(yàn)平臺(tái)針對(duì)偉福仿真器,分為軟件模擬部分和系統(tǒng)仿真部分,包括簡(jiǎn)單程序設(shè)計(jì)、循環(huán)程序設(shè)計(jì)、分支程序設(shè)計(jì)、數(shù)碼轉(zhuǎn)換、查表程序、算術(shù)及邏輯運(yùn)算指令實(shí)現(xiàn)、流水燈、鍵盤實(shí)驗(yàn)、數(shù)碼管實(shí)驗(yàn)、AD轉(zhuǎn)換、DA轉(zhuǎn)換、定時(shí)器等實(shí)驗(yàn)。
標(biāo)簽: 單片機(jī) 接口技術(shù) 實(shí)驗(yàn)指導(dǎo)書
上傳時(shí)間: 2013-04-24
上傳用戶:hakim
《單片機(jī)與嵌入式系統(tǒng)應(yīng)用》論文--嵌入式GSM短信息接口的軟硬件設(shè)計(jì),文章給出一個(gè)小型的嵌入式SMS中/英文短信信息接口的設(shè)計(jì),并詳細(xì)討論P(yáng)DU模式的短信息格式和中文短信息軟件解碼的設(shè)計(jì)。
上傳時(shí)間: 2013-07-12
上傳用戶:lanwei
詳細(xì)描述如何使用68013來設(shè)計(jì)從USB接口
上傳時(shí)間: 2013-05-22
上傳用戶:18752787361
SDIO接口介紹及其實(shí)現(xiàn),第一次接觸SDIO的朋友,值得一看!通俗易懂,深入淺出!
上傳時(shí)間: 2013-04-24
上傳用戶:xc216
AVR單片機(jī)RS232通信接口應(yīng)用設(shè)計(jì),里面有源代碼與電路圖,可以作為學(xué)習(xí)參考之用^_^
上傳時(shí)間: 2013-07-04
上傳用戶:ommshaggar
PCI(Peripheral Component Interconnect)局部總線是微型計(jì)算機(jī)中處理器、存儲(chǔ)器與外圍控制部件、擴(kuò)展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點(diǎn),在各種計(jì)算機(jī)總線標(biāo)準(zhǔn)占有重要地位,基于PCI標(biāo)準(zhǔn)的接口設(shè)計(jì)已經(jīng)成為相關(guān)項(xiàng)目開發(fā)中的一個(gè)重要的選擇。 目前,現(xiàn)場(chǎng)可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應(yīng)用。由于其具有規(guī)模大,開發(fā)過程投資小,可反復(fù)編程,且支持軟硬件協(xié)同設(shè)計(jì)等特點(diǎn),因此已逐步成為復(fù)雜數(shù)字硬件電路設(shè)計(jì)的首選。 PCI接口的開發(fā)有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實(shí)際需要的考慮,采用第二種方法進(jìn)行設(shè)計(jì)。 本論文采用自上而下(Top-To-Down)和模塊化的設(shè)計(jì)方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設(shè)計(jì)了一個(gè)PCI接口核,并通過自行設(shè)計(jì)的試驗(yàn)板對(duì)其進(jìn)行驗(yàn)證。為使設(shè)計(jì)準(zhǔn)確可靠,在具體模塊的設(shè)計(jì)中廣泛采用流水線技術(shù)和狀態(tài)機(jī)的方法。 論文最終設(shè)計(jì)完成了一個(gè)33M32位的PCI主從接口,并把它作為以NIOSⅡ?yàn)楹诵牡腟OPC片內(nèi)外設(shè),與通用計(jì)算機(jī)成功進(jìn)行了通訊。 論文對(duì)PCI接口進(jìn)行了功能仿真,仿真結(jié)果和PCI協(xié)議的要求一致,表明本論文設(shè)計(jì)正確。把設(shè)計(jì)下載進(jìn)FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號(hào)實(shí)際波形,波形顯示PCI接口能夠滿足本設(shè)計(jì)中系統(tǒng)的需要。本文最后還給出試驗(yàn)板的具體設(shè)計(jì)步驟及驅(qū)動(dòng)程序的安裝。
標(biāo)簽: FPGA PCI 接口的設(shè)計(jì)
上傳時(shí)間: 2013-07-28
上傳用戶:372825274
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1