Recent advances in low voltage silicon germaniumand BiCMOS processes have allowed the design andproduction of very high speed amplifi ers. Because theprocesses are low voltage, most of the amplifi er designshave incorporated differential inputs and outputs to regainand maximize total output signal swing. Since many lowvoltageapplications are single-ended, the questions arise,“How can I use a differential I/O amplifi er in a single-endedapplication?” and “What are the implications of suchuse?” This Design Note addresses some of the practicalimplications and demonstrates specifi c single-endedapplications using the 3GHz gain-bandwidth LTC6406differential I/O amplifi er.
標(biāo)簽: 單端應(yīng)用 差分 放大器
上傳時間: 2013-11-23
上傳用戶:rocketrevenge
本資料是關(guān)于單片機(jī)電路設(shè)計的一些經(jīng)驗,希望對大家有所幫助。。。 前言 MCU發(fā)展趨勢 未來以及相當(dāng)長的一段時間內(nèi),單片機(jī)應(yīng)用技術(shù)的發(fā)展趨勢為: 1、全盤CMOS化 CMOS 電路具有眾多的優(yōu)點,如極寬的工作電壓范圍、極佳的本質(zhì)低功耗及功耗管理特征,形成了嵌入式系統(tǒng)獨(dú)特的低功耗及功耗管理應(yīng)用技術(shù)。 2、最大化的SoC設(shè)計 目前單片機(jī)已逐漸向片上系統(tǒng)發(fā)展,原有的單片機(jī)逐漸發(fā)展成通用型SoC 單片機(jī)(如C8051F 系列)或SoC 的標(biāo)準(zhǔn)IP 內(nèi)核(如DW8051_core),以及各種專用的SoC 單片機(jī)。 3、以串行方式為主的外圍擴(kuò)展 目前單片機(jī)外圍器件普遍提供了串行擴(kuò)展方式。串行擴(kuò)展具有簡單、靈活、電路系統(tǒng)簡單、占用I/O資源少等優(yōu)點,是一種流行的擴(kuò)展方式。 4、8位機(jī)仍有巨大發(fā)展空間 電路常識性概念(1)-輸入、輸出阻抗 1、輸入阻抗 輸入阻抗是指一個電路輸入端的等效阻抗。在輸入端上加上一個電壓源U,測量輸入端的電流I,則輸入阻抗Rin=U/I。你可以把輸入端想象成一個電阻的兩端,這個電阻的阻值,就是輸入阻抗。 輸入阻抗跟一個普通的電抗元件沒什么兩樣,它反映了對電流阻礙作用的大小。 對于電壓驅(qū)動的電路,輸入阻抗越大,則對電壓源的負(fù)載就越輕,因而就越容易驅(qū)動,也不會對信號源有影響;而對于電流驅(qū)動型的電路,輸入阻抗越小,則對電流源的負(fù)載就越輕。因此,我們可以這樣認(rèn)為:如果是用電壓源來驅(qū)動的,則輸入阻抗越大越好;如果是用電流源來驅(qū)動的,則阻抗越小越好(注:只適合于低頻電路,在高頻電路中,還要考慮阻抗匹配問題。另外如果要獲取最大輸出功率時,也要考慮阻抗匹配問題。)
標(biāo)簽: 單片機(jī)電路 常識 設(shè)計經(jīng)驗
上傳時間: 2013-11-08
上傳用戶:元宵漢堡包
HIGH SPEED 8051 μC CORE - Pipe-lined Instruction Architecture; Executes 70% of Instructions in 1 or 2 System Clocks - Up to 25MIPS Throughput with 25MHz System Clock - 22 Vectored Interrupt Sources MEMORY - 4352 Bytes Internal Data RAM (256 + 4k) - 64k Bytes In-System Programmable FLASH Program Memory - External Parallel Data Memory Interface – up to 5Mbytes/sec DIGITAL PERIPHERALS - 64 Port I/O; All are 5V tolerant - Hardware SMBusTM (I2CTM Compatible), SPITM, and Two UART Serial Ports Available Concurrently - Programmable 16-bit Counter/Timer Array with 5 Capture/Compare Modules - 5 General Purpose 16-bit Counter/Timers - Dedicated Watch-Dog Timer; Bi-directional Reset CLOCK SOURCES - Internal Programmable Oscillator: 2-to-16MHz - External Oscillator: Crystal, RC, C, or Clock - Real-Time Clock Mode using Timer 3 or PCA SUPPLY VOLTAGE ........................ 2.7V to 3.6V - Typical Operating Current: 10mA @ 25MHz - Multiple Power Saving Sleep and Shutdown Modes 100-Pin TQFP (64-Pin Version Available) Temperature Range: –40°C to +85°C
標(biāo)簽: C8051F020
上傳時間: 2013-10-12
上傳用戶:lalalal
第一章 序論……………………………………………………………6 1- 1 研究動機(jī)…………………………………………………………..7 1- 2 專題目標(biāo)…………………………………………………………..8 1- 3 工作流程…………………………………………………………..9 1- 4 開發(fā)環(huán)境與設(shè)備…………………………………………………10 第二章 德州儀器OMAP 開發(fā)套件…………………………………10 2- 1 OMAP介紹………………………………………………………10 2-1.1 OMAP是什麼?…….………………………………….…10 2-1.2 DSP的優(yōu)點……………………………………………....11 2- 2 OMAP Architecture介紹………………………………………...12 2-2-1 OMAP1510 硬體架構(gòu)………………………………….…12 2-2.2 OMAP1510軟體架構(gòu)……………………………………...12 2-2.3 DSP / BIOS Bridge簡述…………………………………...13 2- 3 TI Innovator套件 -- OMAP1510 ……………………………..14 2-2.1 General Purpose processor -- ARM925T………………...14 2-2.2 DSP processor -- TMS320C55x …………………………15 2-2.3 IDE Tool – CCS …………………………………………15 2-2.4 Peripheral ………………………………………………..16 第三章 在OMAP1510上建構(gòu)Embedded Linux System…………….17 3- 1 嵌入式工具………………………………………………………17 3-1.1 嵌入式程式開發(fā)與一般程式開發(fā)之不同………….….17 3-1.2 Cross Compiling的GNU工具程式……………………18 3-1.3 建立ARM-Linux Cross-Compiling 工具程式………...19 3-1.4 Serial Communication Program………………………...20 3- 2 Porting kernel………………………………………………….…21 3-2.1 Setup CCS ………………………………………….…..21 3-2.2 編譯及上傳Loader…………………………………..…23 3-2.3 編譯及上傳Kernel…………………………………..…24 3- 3 建構(gòu)Root File System………………………………………..…..26 3-3.1 Flash ROM……………………………………………...26 3-3.2 NFS mounting…………………………………………..27 3-3.3 支援NFS Mounting 的kernel…………………………..27 3-3.4 提供NFS Mounting Service……………………………29 3-3.5 DHCP Server……………………………………………31 3-3.6 Linux root 檔案系統(tǒng)……………………………….…..32 3- 4 啟動及測試Innovator音效裝置…………………………..…….33 3- 5 建構(gòu)支援DSP processor的環(huán)境…………………………...……34 3-5.1 Solution -- DSP Gateway簡介……………………..…34 3-5.2 DSP Gateway運(yùn)作架構(gòu)…………………………..…..35 3- 6 架設(shè)DSP Gateway………………………………………….…36 3-6.1 重編kernel……………………………………………...36 3-6.2 DEVFS driver…………………………………….……..36 3-6.3 編譯DSP tool和API……………………………..…….37 3-6.4 測試……………………………………………….…….37 第四章 MP3 Player……………………………………………….…..38 4- 1 MP3 介紹………………………………………………….…….38 4- 2 MP3 壓縮原理……………………………………………….….39 4- 3 Linux MP3 player – splay………………………………….…….41 4.3-1 splay介紹…………………………………………….…..41 4.3-2 splay 編譯………………………………………….…….41 4.3-3 splay 的使用說明………………………………….……41 第五章 程式改寫………………………………………………...…...42 5-1 程式評估與改寫………………………………………………...…42 5-1.1 Inter-Processor Communication Scheme…………….....42 5-1.2 ARM part programming……………………………..…42 5-1.3 DSP part programming………………………………....42 5-2 程式碼………………………………………………………..……43 5-3 雙處理器程式開發(fā)注意事項…………………………………...…47 第六章 效能評估與討論……………………………………………48 6-1 速度……………………………………………………………...48 6-2 CPU負(fù)載………………………………………………………..49 6-3 討論……………………………………………………………...49 6-3.1分工處理的經(jīng)濟(jì)效益………………………………...49 6-3.2音質(zhì)v.s 浮點與定點運(yùn)算………………………..…..49 6-3.3 DSP Gateway架構(gòu)的限制………………………….…50 6-3.4減少IO溝通……………….………………………….50 6-3.5網(wǎng)路掛載File System的Delay…………………..……51 第七章 結(jié)論心得…
上傳時間: 2013-10-14
上傳用戶:a471778
常用主板I/O芯片簡介
上傳時間: 2013-11-10
上傳用戶:yupw24
什么是單片機(jī)?所謂單片機(jī)(Single Chip Microcomputer),是指在一塊芯片中集成有中央處理器(CPU)、存儲器(RAM和ROM)、基本I/O接口以及定時器、記數(shù)器等部件,并具有獨(dú)立指令系統(tǒng)的智能器件,即在一塊芯片上實現(xiàn)一臺微型計算機(jī)的基本功能。特點是:體積小,控制功能強(qiáng),性價比高等
標(biāo)簽: SPCE 061A 061 單片機(jī)
上傳時間: 2013-10-08
上傳用戶:wushengwu
在計算機(jī)系統(tǒng)中,串行通信是指計算機(jī)主機(jī)與外設(shè)之間以及主機(jī)系統(tǒng)與主機(jī)系統(tǒng)之間數(shù)據(jù)的串行傳送。由于串行通信和通信制式、傳送距離以及I/O數(shù)據(jù)的串并變換等許多因素有關(guān),為進(jìn)一步學(xué)習(xí)MCS-51的串行接口打下基礎(chǔ)。
上傳時間: 2013-10-10
上傳用戶:李彥東
〔摘要〕介紹了幾種通過單片機(jī)1/O口鍵盤擴(kuò)展的方法。主要探討了幾種采用較少的1/O口實現(xiàn)較多按鍵的方法。〔關(guān)鍵詞〕單片機(jī);1/O口;鍵盤擴(kuò)展
標(biāo)簽: 單片機(jī) 鍵盤 擴(kuò)展方法
上傳時間: 2013-10-31
上傳用戶:jkhjkh1982
PIC 單片機(jī)的組成習(xí)題解答 解答部分1. PIC 單片機(jī)指令的執(zhí)行過程遵循著一種全新哈佛總線體系結(jié)構(gòu)的原則,充分利用了計算機(jī)系統(tǒng)在程序存儲器和數(shù)據(jù)存儲器之間地址空間的相互獨(dú)立性,取指過程和執(zhí)行指令過程可以流水線操作同時進(jìn)行。因此,當(dāng)PIC 時鐘頻率為4MHZ時,執(zhí)行一條非轉(zhuǎn)移類指令需要4 個系統(tǒng)時鐘周期,即1us,但其指令執(zhí)行的真實時間應(yīng)為2us(在執(zhí)行n—1 條指令時取第n 條指令,然后執(zhí)行第n 條指令)。所以選項B 正確2. 端口RE 共有3 個引腳RE0~RE2,它們除了用做普通I/O 引腳和第5~7 路模擬信號輸入引腳外,還依次分別承擔(dān)并行口讀出/寫入/片選控制端引腳。A. 對。讀出/寫入(REO~RE1)。B.錯。同步串行的相關(guān)引腳與端口C 有關(guān)。C.錯。通用異步/同步串行的相關(guān)引腳與端口C有關(guān)。D. 錯。CCP模塊的相關(guān)引腳也是與端口C有關(guān)。所以選項A正確。3. 上電延時電路能提供一個固定的72ms 上電延時,從而使VDD有足夠的時間上繁榮昌盛到單片機(jī)合適的工作電壓。所以選項B 正確。
上傳時間: 2013-11-09
上傳用戶:glxcl
各系列I/O型單片機(jī)使用手冊 第一部份 單片機(jī)概論 1第一章 硬件結(jié)構(gòu) 3簡介3特性4技術(shù)特性4內(nèi)核特性4周邊特性5選擇表6系統(tǒng)框線圖7引腳分配8引腳說明10極限參數(shù)15直流電氣特性16交流電氣特性18EEPROM 交流電氣特性18系統(tǒng)結(jié)構(gòu)圖19時序和流水線結(jié)構(gòu)(Pipelining) 19程序計數(shù)器21堆棧23算術(shù)及邏輯單元 – ALU24MTP 程序存儲器25結(jié)構(gòu)25特殊向量26查表27查表程序范例28在線燒寫30數(shù)據(jù)存儲器31結(jié)構(gòu)31通用數(shù)據(jù)存儲器32專用數(shù)據(jù)存儲器32
上傳時間: 2013-10-15
上傳用戶:yimoney
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1