隨著電力電子技術的迅速發展,電力電子裝置正在向著高頻化、大容量、小體積的方向發展,其電磁環境也變得更為復雜,隨之帶來的輻射電磁干擾也日益嚴重。在電力電子裝置設計初期開展電磁兼容數值仿真和預測對解決復雜的電磁干擾問題意義重大。 本文介紹了國內外電力電子裝置電磁兼容的研究現狀。針對電力電子裝置電磁兼容的復雜性,討論了使用仿真軟件進行電力電子裝置電磁兼容分析的策略,主要面向電源印制電路板(PCB)、控制箱和變流器機柜全波電磁仿真的具體應用進行了研究。 首先對PCB電源板進行電磁兼容預測。采用軟件Protel99SE和CST微波工作室(R)(CST MICROWAVE STUDIO(R),簡稱CST MWS(R))相結合進行分析,得到.PCB板的表面電流和電場分布圖。根據分布圖,分析電源板的輻射特性,提出提高PCB電磁兼容性的優化設計的設想,在PCB設計過程中加入對PCB電磁兼容性分析的場仿真,使PCB的電磁兼容分析有一個直觀的參照物,有助于指導PCB的布局布線,對PCB優化設計,提高產品性能有重要作用。根據仿真結果將PCB電源板近似等效成電偶極子模型。 其次應用CST MICROSTRIPESTM軟件計算控制箱的屏蔽效能,并在控制箱插入PCB電源板后進行輻射特性分析。 最后應用全波電磁仿真軟件CST MWS(R)對變流器機柜進行電磁輻射干擾瞬態仿真,分析過程中考慮到了IGBT的開關尖峰、線纜和易產生干擾的電子元器件以及整個機箱機柜。運用線性網絡理論對仿真結果進行標定,由此提出改進措施—采用unit cell和微擾理論設計屏蔽網,有效地抑制了電磁輻射。
上傳時間: 2013-04-24
上傳用戶:標點符號
隨著全球能源危機和環境污染問題的日益嚴重,開發利用清潔的可再生能源勢在必行。太陽能是當前世界上最清潔、最現實、大規模開發利用最有前景的可再生能源之一。其中太陽能光伏利用受到世界各國的普遍關注,而太陽能光伏并網發電是太陽能光伏利用的主要發展趨勢,必將得到快速的發展。此外,高性能的數字信號處理芯片(DSP)的出現,使得一些先進的控制策略應用于光伏并網逆變器成為可能。本論文就是在此背景下,對太陽能并網發電系統中的核心器件并網逆變器進行了較為深入的研究,具有重要的現實意義。 太陽能光伏并網發電系統的兩個核心部分是太陽能電池板的最大功率點跟蹤(MPPT)控制和光伏并網逆變控制。 首先,本文對太陽能電池的工作原理及工作特性進行介紹,詳細分析太陽能電池工作的等效電路和數學模型。 其次,本文對幾種傳統的最大功率點跟蹤(MPPT)控制算法進行了研究、分析和比較,提出各自優缺點。基于最大功率跟蹤過程的快速性和穩定性,設計采用改進的間歇掃描法來實現光伏發電系統中太陽能電池的最大功率輸出,以提高系統的性能和最大功率點跟蹤速度。 再次,針對既可獨立運行又可并網運行的單相光伏逆變器,本文采用有效值外環、瞬時值內環的控制方法,既保證了逆變器輸出的靜態誤差為零,又保證了逆變器良好的輸出波形。給出了同時滿足獨立和并網兩種運行模式的輸出濾波器結構和元件參數的計算過程,并通過仿真和實驗驗證了設計的合理性。 隨后,詳細討論了并網過程中的軟件鎖相環技術,對鎖相環電路的組成、工作原理進行了研究,實驗結果表明此方法可靠有效,能使逆變器輸出電流與電網電壓完全同相,達到功率因數為1的目的。 最后,采用TI公司的TMS320LF2407A作為主控芯片,研制完成1.5kW實驗樣機,分別得出了獨立運行和并網運行時的實驗結果,結果表明,所采用的控制策略和設計的硬件電路能夠滿足設計要求,系統可安全、穩定運行。
上傳時間: 2013-05-18
上傳用戶:uuuuuuu
485總線通訊方式分析,主要是讓大家了解485總線通訊原理
上傳時間: 2013-06-27
上傳用戶:trepb001
應用于煤礦、石化等易燃易爆環境的電子設備必須滿足防爆的要求,本質安全型是最佳的防爆形式。本質安全型開關電源具有重量輕、體積小、制造工藝簡單、成本低、安全性能高等優點,因而具有廣闊的發展前景。單端反激變換器是開關變換器的一種基本的拓撲結構,在實際中應用比較廣泛,因此對單端反激變換器進行本質安全特性分析是本質安全開關電源設計的重要基礎。本質安全型開關變換器的設計,主要是對變換器中的儲能元件進行設計,即變換器中的電感和輸出濾波電容進行設計。 本文對變換器的靜態特性進行了深入分析,指出反激變換器存在三種工作模式:CISM-CCM、IISM-CCM和DCM:得出了變換器工作在整個動態范圍內的最大輸出紋波電壓、最大電感電流和最大輸出短路釋放能量。對單端反激變換器的本質安全特性進行了分析,得出輸出本質安全型單端反激變換器的非爆炸判斷方法,并通過安全火花試驗裝置對變換器進行爆炸性試驗,驗證了輸出本安判據的正確性。得出輸出本質安全型單端反激變換器的設計方法,以同時滿足輸出紋波電壓和輸出本安要求作為約束條件,得到了本質安全型單端反激變換器電感、電容參數的設計范圍。給出了具體實例,并進行仿真和試驗研究,仿真和實驗結果驗證了理論分析的正確性和設計方法的可行性。
上傳時間: 2013-06-25
上傳用戶:水中浮云
電力系統分析教材,作者 王錫凡 科學出版社 2003年出版
上傳時間: 2013-06-15
上傳用戶:giser
MCS-51 單片機 監控 程序 源代碼 分析
上傳時間: 2013-06-15
上傳用戶:ligong
圖書-電子技術學習方法和分析思路輕松入門,很不錯的一本書,對電路分析很有用的。
上傳時間: 2013-05-16
上傳用戶:lixinxiang
UBoot源碼分析及在S3C2440的移植過程
上傳時間: 2013-04-24
上傳用戶:CETM008
這是我們的電路分析課件,希望能幫到正在學將要學想要學這門課的同志們
標簽: 電路分析基礎
上傳時間: 2013-06-10
上傳用戶:leileiq
并行總線PATA從設計至今已快20年歷史,如今它的缺陷已經嚴重阻礙了系統性能的進一步提高,已被串行ATA(Serial ATA)即SATA總線所取代。SATA作為新一代磁盤接口總線,采用點對點方式進行數據傳輸,內置數據/命令校驗單元,支持熱插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前SATA已在存儲領域廣泛應用,但國內尚無獨立研發的面向FPGA的SATAIP CORE,在這樣的條件下設計面向FPGA應用的SATA IP CORE具有重要的意義。 本論文對協議進行了詳細的分析,建立了SATA IP CORE的層次結構,將設備端SATA IP CORE劃分成應用層、傳輸層、鏈路層和物理層;介紹了實現該IPCORE所選擇的開發工具、開發語言和所選用的芯片;在此基礎上著重闡述協議IP CORE的設計,并對各個部分的設計予以分別闡述,并編碼實現;最后進行綜合和測試。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)實現了1.5Gbps的串行傳輸鏈路;設計滿足協議需求、適合FPGA設計的并行結構,實現了多狀態機的協同工作:在高速設計中,使用了流水線方法進行并行設計,以提高速度,考慮到系統不同部分復雜度的不同,設計采用部分流水線結構;采用在線邏輯分析儀Chipscope pro與SATA總線分析儀進行片上調試與測試,使得調試工作方便快捷、測試數據準確;嚴格按照SATA1.0a協議實現了SATA設備端IP CORE的設計。 最終測試數據表明,本論文設計的基于FPGA的SATA IP CORE滿足協議需求。設計中的SATA IP CORE具有使用方便、集成度高、成本低等優點,在固態電子硬盤SSD(Solid-State Disk)開發中應用本設計,將使開發變得方便快捷,更能夠適應市場需求。
上傳時間: 2013-06-21
上傳用戶:xzt