亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

調度研究

  • 基于Small RTOS51和FPGA的誤碼儀的研究與設計

    本文分析了誤碼儀系統(tǒng)需求,制定出誤碼儀由誤碼測試子系統(tǒng)和人機界面子系統(tǒng)構成的總體結構圖.提出采用FPGA進行誤碼測試子系統(tǒng)模塊設計,提高了系統(tǒng)功能擴展性和系統(tǒng)的集成度,使用嵌入式操作系統(tǒng)進行系統(tǒng)應用軟件設計提高系統(tǒng)實時性.研究了傳統(tǒng)誤碼儀在誤碼測試子系統(tǒng)上設計方法,給出了偽隨機碼、人工碼、誤碼插入、誤碼計算模塊的設計原理,介紹了帶同步保護的同步判決模塊的設計方法,采用數(shù)據(jù)復合和數(shù)據(jù)分解技術,實現(xiàn)了高速人工碼發(fā)送以及誤碼測試,還制定了子系統(tǒng)間的通信協(xié)議.設計了人機界面子系統(tǒng)硬件電路圖,并詳細介紹了人機界面子系統(tǒng)中顯示模塊、實時時鐘模塊、數(shù)據(jù)存儲模塊、串行RS232通信模塊、鍵盤接口模塊的硬件設計及其驅動程序的開發(fā).介紹了Small RTOS51嵌入式操作系統(tǒng)的特點,運行條件,重要概念以及移植方法,提出了使用Small RTOS51嵌入式操作系統(tǒng)的原因.分析了系統(tǒng)應用軟件需求,給出了基于Small RTOS51嵌入式操作系統(tǒng)任務創(chuàng)建方法,以及任務調度關系,詳細介紹了各任務執(zhí)行流程圖.

    標簽: Small RTOS FPGA 51

    上傳時間: 2013-07-10

    上傳用戶:yolo_cc

  • 基于FPGA的逆變器控制芯片研究

    逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設計,存在一定局限。為此,近幾年來逆變器專用控制芯片(ASIC)實現(xiàn)技術的研究越來越受到關注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實現(xiàn)技術,依次對專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設計及優(yōu)化,流水線操作和并行化,芯片運行穩(wěn)定性等問題進行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時間和離散時間的數(shù)學模型,以及基于極點配置的單相電壓型PWM逆變器電流內環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設計過程,同時給出了仿真結果,仿真表明此系統(tǒng)具有很好的動、靜態(tài)性能,并且具有自動限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結構。在給出本芯片應用目標的基礎上,制定了FPGA目標器件的選擇原則和芯片的技術規(guī)格,完成了器件選型及相關的開發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復雜FPGA設計的設計方法學,詳細介紹了基于FPGA的ASIC設計流程,概要介紹了僅使用QuartusII的開發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結合使用的開發(fā)流程。在此基礎上,進行了芯片系統(tǒng)功能劃分,針對:DDS標準正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設計。分析了全數(shù)字鎖相環(huán)的結構和模型,以此為基礎,設計了一種應用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設計優(yōu)化問題,并針對逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結構,且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復雜,不利于直接采用流水線技術進行設計的特點,提出一種全新的“分層多級流水線”設計技術,有效地解決了復雜控制系統(tǒng)的流水線優(yōu)化設計問題。本文最后對芯片運行穩(wěn)定性等問題進行了初步研究。指出了設計中的“競爭冒險”和飽受困擾之苦的“亞穩(wěn)態(tài)”問題,分析了產(chǎn)生機理,并給出了常用的解決措施。

    標簽: FPGA 逆變器 控制芯片

    上傳時間: 2013-05-28

    上傳用戶:ice_qi

  • 基于FPGA的有限沖激響應數(shù)字濾波器的研究及實現(xiàn)

    數(shù)字濾波作為數(shù)字信號處理技術的重要組成部分,廣泛應用于諸如信號分離、恢復、整形等多種場合中,本文討論的FIR濾波器因其具有嚴格的線性相位特性而得到廣泛的應用。在工程實踐中,往往要求信號處理具有實時性和靈活性,但目前常用的一些軟件或硬件實現(xiàn)方法則難以同時達到兩方面的要求。 可編程邏輯器件是一種用戶根據(jù)需要而自行構造邏輯功能的數(shù)字集成電路。本課題研究FIR的FPGA解決方案體現(xiàn)電子系統(tǒng)的微型化和單片化,主要完成的工作如下: (1)以FIR濾波器的基本理論為依據(jù),研究適應工程實際的數(shù)字濾波器的設計方法: (2)對分布式算法進行了較為深入的研究。在闡述算法原理的基礎上,分析了利用FPGA特有的查找表結構完成這一運算的方法,從而解決了常系數(shù)乘法運算硬件實現(xiàn)的問題; (3)以—FIR低通濾波器為例說明FIR數(shù)字濾波器的具體實現(xiàn)方法,采用層次化、模塊化、參數(shù)化的設計思想,完成對整個FIR濾波器的功能模塊的劃分,以及各個功能模塊的具體設計; (4)設計參數(shù)可調的FIR低通濾波器的硬件電路:以EPFlK50TCl44-l為核心,包括A/D轉換電路、D/A轉換電路以及在系統(tǒng)配置電路等。以話音作為輸入信號,進行了實際濾波效果的測試。 實驗系統(tǒng)的測試結果表明,和傳統(tǒng)的數(shù)字濾波器相比較具有更好的實時性、準確性、靈活性和實用性。

    標簽: FPGA 沖激響應 數(shù)字濾波器

    上傳時間: 2013-07-13

    上傳用戶:皇族傳媒

  • 基于FPGA的雙自觸發(fā)脈沖激光測距關鍵技術研究

    激光測距技術被廣泛應用于現(xiàn)代工業(yè)測量、航空與大地的測量、國防及通信等諸多領域。本文從已獲得廣泛應用的脈沖激光測距技術入手,重點分析了近年提出的自觸發(fā)脈沖激光測距技術(STPLR)特別是其中的雙自觸發(fā)脈沖激光測距技術(BSTPLR),通過分析發(fā)現(xiàn)其核心部件之一就是用于測量激光脈沖飛行時間(周期)的高精度高速計數(shù)器,而目前一般的方式是采用昂貴的進口高速計數(shù)器或專用集成電路(ASIC)來完成,這使得激光測距儀在研發(fā)、系統(tǒng)的改造升級和自主知識產(chǎn)權保護等諸多方面受到制約,同時在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現(xiàn)場可編程門陣列(FPGA)來實現(xiàn)脈沖激光測距中的高精度高速計數(shù)及其他相關功能,基本解決了以上存在的問題。 論文通過對雙自觸發(fā)脈沖激光測距的主要技術要求和技術指標進行分析,對其中的信號處理單元采用了FPGA+單片機的設計形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個測距系統(tǒng)中是信號處理的核心部件,借助其用戶可編程特性及很高的內部時鐘頻率,設計了專用于BSTPLR的高速高精度計數(shù)芯片,負責對測距信號產(chǎn)生電路中的時刻鑒別電路輸出信號進行計數(shù)。數(shù)據(jù)處理模塊則主要由單片機(AT89C51)來實現(xiàn)。系統(tǒng)可以通過鍵盤預置門控信號的寬度以均衡測量的精度和速度,測量結果采用7位LED數(shù)碼管顯示。本設計在近距離(大尺寸)范圍內實驗測試時基本滿足設計要求。

    標簽: FPGA 自觸發(fā)脈沖 激光測距 關鍵技術

    上傳時間: 2013-06-02

    上傳用戶:

  • 指紋識別算法的研究及基于FPGA的硬件實現(xiàn)

    隨著圖像處理和模式識別技術的進步,基于生物特征的識別技術成為蓬勃發(fā)展的高技術之一,根據(jù)IBG(InternationalBiometricGroup)組織對生物特征市場的統(tǒng)計和預測,該領域的收入的年增長率30-50%,到2008年,全球總收入將達到46.39億美元。而基于指紋特征的識別技術由于其獨特的可靠性,穩(wěn)定性,方便快捷的特點,恰好符合了市場的需求。目前指紋識別技術是生物識別領域中應用最廣泛的識別技術,也是研究與應用的一個熱點。 SOPC片上可編程系統(tǒng)和嵌入式系統(tǒng)是當前電子設計領域中最熱門的概念。NiosⅡ是Altera公司開發(fā)的一種采用流水線技術、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內部,與用戶自定義邏輯結合構成一個基于FPGA的片上系統(tǒng)。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識別系統(tǒng)對速度的要求。 本文對指紋識別技術中各個環(huán)節(jié)的算法進行了較為深入的研究,結合NiosⅡ嵌入式處理器的特點,對算法進行了合理的選擇與優(yōu)化,形成了一套完整的指紋識別算法,并提出了一種基于FPGA的指紋識別系統(tǒng)硬件設計方案。 論文的內容主要包括以下幾個方面: 1、對指紋圖像預處理、后處理和匹配算法進行了改進,提高了算法的性能;設計了一種適用于快速匹配的指紋特征數(shù)據(jù)結構;提出了一套基于特征點匹配的指紋識別算法。實驗結果表明該算法速度快、誤識率較低、可靠性較高,可以滿足實用的要求。 2、本著增加系統(tǒng)集成度、減小系統(tǒng)體積、提高便攜性、降低功耗和成本,同時提升系統(tǒng)的性能的原則,使用Altera公司提供的外圍設備IP核配合NiosⅡ處理器軟核搭建了一個單片嵌入式系統(tǒng),然后以內嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲器以及小鍵盤和LCD顯示屏等器件,設計了一個便攜式指紋識別系統(tǒng),提出了一套基于FPGA的硬件設計方案。 3、利用NiosⅡ開發(fā)板對硬件設計方案進行了初步的驗證,實現(xiàn)了指紋采集芯片F(xiàn)PS200與FPGA的接口,并進行了算法的移植。 實驗結果表明本文所提出的系統(tǒng)設計方案是可行的。基于FPGA的自動指紋識別系統(tǒng)在速度、功耗、體積、擴展性方面有著獨特的優(yōu)勢,具有廣闊的發(fā)展空間。最后提出了對這一設計繼續(xù)改進的思路和下一步研究的內容。

    標簽: FPGA 指紋識別 法的研究 硬件實現(xiàn)

    上傳時間: 2013-06-07

    上傳用戶:kikye

  • 基于FPGA的MPEG4協(xié)同處理器研究

    網(wǎng)絡帶寬依然在不斷增長(尤其是在本地網(wǎng)),最后一公里的高速接入日益普及;另一方面的情況是大容量的磁盤、FLASH移動存儲盤和激光盤的容量不斷增大,使得傳送和儲存數(shù)據(jù)的成本不斷地下降。不僅使人發(fā)問:我們孜孜不倦的搞視頻壓縮高級算法還有多少意義?我們可以看到,算法的復雜性日益增加,但性能的提高卻接近邊緣。 是什么還在要求更高的壓縮速率?還有被我們遺忘的地方嗎?還有什么應用讓我們繼續(xù)追求更精妙的壓縮算法? 在作者看來,這個應用領域就是移動視頻服務。無線頻譜這種稀缺資源的有限性決定了我們必須繼續(xù)對視頻壓縮技術進行研究。即使伴隨UMTS/IMT2000的到來,移動終端可以獲得的數(shù)據(jù)速率也限制在144Kbit/s,在微蜂窩的時候最高能達到的速率上限也在2Mbit/s。144Kbit/s的速率對于較高質量的視頻傳輸來講,仍然是有限的。因此,可以預見,移動終端的空中接口這個瓶頸使得我們必須繼續(xù)進行視頻壓縮。 另一方面,移動終端領域開發(fā)視頻壓縮算法,在其低功耗和實時性要求下,也是異常困難的。為了減少計算的復雜性和運動估計的功耗,業(yè)界提出了許多快速算法,例如2-D的對數(shù)搜索,三步搜索,聯(lián)合搜索。盡管這些方法減少了功耗,其結果是視頻壓縮性能的降低,因為這些算法的本質是減少了運動搜索的空間。為了實現(xiàn)運動搜索的低功耗,在電路領域又提出了搜索窗口和時鐘管理的措施。但這些方法都是在犧牲視頻壓縮比性能的基礎進行的折中,并沒有強調算法映射結構上做出處理。 本論文提出了一種新的解決MPEG-4運動估計運算的低功耗實時處理器架構。其基礎是采用了心肌陣列并行處理技術和低功耗控制電路。運動估計的繁復運算通過心肌陣列分布式運算得到有效處理。從理論上看,心肌陣列有其簡單易理解性,然后,由于FPGA的互聯(lián)網(wǎng)絡有限性,設計這樣一個陣列仍有許多值得注意的問題。論文提出使用保守近似處理在全局運動估計中減少功耗,其本質是消除不必要的冗余運算。宏塊的最小誤差匹配是一個典型的串行操作過程。論文新提出的方法是在進行絕對匹配前使用保守計算,如果保守誤差值與最小誤差差別過大,則不進行絕對誤差計算。 總的說來,論文實現(xiàn)了兩個目標:通過心肌陣列實現(xiàn)了實時的運動估計編碼,通過在算法層次引入控制電路,降低運動估計電路的功耗。

    標簽: MPEG4 FPGA 處理器

    上傳時間: 2013-06-23

    上傳用戶:lacsx

  • 無線擴頻集成電路開發(fā)中信道編解碼技術研究與FPGA實現(xiàn)

    本論文主要對無線擴頻集成電路設計中的信道編解碼算法進行研究并對其FPGA實現(xiàn)思路和方法進行相關研究。 近年來無線局域網(wǎng)IEEE802.11b標準建議物理層采用無線擴頻技術,所以開發(fā)一套擴頻通信芯片具有重大的現(xiàn)實意義。無線擴頻通信系統(tǒng)與常規(guī)通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復雜,因此在無線擴頻集成電路設計中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴頻通信基本原理的基礎上,本文提出了“串聯(lián)級聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內碼-(2,1,3)卷積碼構成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現(xiàn)的方法。 計算機仿真的結果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號率。 本論文的內容安排如下:第一章介紹了無線擴頻通信技術的發(fā)展狀態(tài)以及國內外開發(fā)擴頻通信芯片的現(xiàn)狀,并給出了本論文的研究內容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎和分類,直接序列擴頻通信方式的數(shù)學模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級聯(lián)碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數(shù)。第五章對第四章提出的編碼方案進行了性能仿真。第六章結合項目實際,討論了FPGA開發(fā)基帶擴頻通信系統(tǒng)的設計思路和方法。首先對FPGA開發(fā)流程以及實際開發(fā)的工具進行了簡要的介紹,然后給出了擴頻通信系統(tǒng)的總體設計。對發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關功能模塊的實現(xiàn)原理和方法進行分析。第七章對論文的工作進行總結。

    標簽: FPGA 無線擴頻 信道編解 技術研究

    上傳時間: 2013-07-07

    上傳用戶:時代電子小智

  • 基于FPGA的GSM系統(tǒng)信道編碼技術研究

    本論文是以GSM基站系統(tǒng)為對象研究了軟件無線電思想在移動通信中應用的可行性,通過構造一個具有開放性、標準化、模塊化的通用硬件平臺,用軟件來完成各種功能。 本文首先從整體上介紹了GSM移動通信系統(tǒng)及其實現(xiàn)過程,通過大量的Matlab仿真詳細論述了GSM蜂窩通信系統(tǒng)中的語音編碼、信道編碼、交織、加密、調制等技術。 其次,文中介紹了GSM信道編碼規(guī)則,其中重點闡述了CRC、卷積碼和交織碼的基本原理和算法實現(xiàn),并完成了三者編碼譯碼的軟件設計,采用FPGA技術實現(xiàn)并驗證了設計的正確性。 最后,對GMSK調制和解調的原理及特點進行論述,并提出了軟件實現(xiàn)的可行性方案,為下一步的軟件設計打下了堅實的基礎。硬件試驗平臺是軟件實現(xiàn)的基礎,因此,文中進行了詳細的分析與設計,并給出了部分電路設計圖,對相關課題的研究具有一定的指導意義和參考價值。

    標簽: FPGA GSM 信道編碼

    上傳時間: 2013-04-24

    上傳用戶:Yukiseop

  • 軟件無線電調制解調系統(tǒng)的研究及其FPGA實現(xiàn)

    軟件無線電是二十世紀九十年代提出的一種實現(xiàn)無線通信的體系結構,被認為是繼模擬通信、數(shù)字通信之后的第三代無線電通信技術。它的中心思想是:構造一個開放性、標準化、模塊化的通用硬件平臺,并使寬帶模數(shù)和數(shù)模轉換器盡可能靠近天線,從而將各種功能,如工作頻段、調制解調類型、數(shù)據(jù)格式、加密模式、通信協(xié)議等用軟件來完成。 本論文首先介紹了軟件無線電的基本原理和三種結構形式,綜述了軟件無線電的幾項關鍵技術及其最新研究進展。其中調制解調模塊是軟件無線電系統(tǒng)中的重要部分,集中體現(xiàn)了軟件無線電最顯著的優(yōu)點——靈活性。目前這一部分的技術實現(xiàn)手段多種多樣。隨著近幾年來芯片制造工藝的飛速發(fā)展,可編程器件FPGA以其高速的處理性能、高容量和靈活的可重構能力,成為實現(xiàn)軟件無線電技術的重要手段。 本論文調制解調系統(tǒng)的設計,選擇有代表性的16QAM和QPSK兩種方式作為研究對象,采用SystemView軟件作為系統(tǒng)級開發(fā)工具進行集成化設計。在實現(xiàn)系統(tǒng)仿真和FPGA整體規(guī)劃后,著重分析用VHDL實現(xiàn)其中關鍵模塊以及利用嵌入FPGA的CPU核控制調制解調方式轉換的方法。同時,在設計中成功地調用了Xilinx公司的IP核,實現(xiàn)了設計復用。由于FPGA內部邏輯可以根據(jù)需要進行重構,因而硬件的調試和升級變得很容易,而內嵌CPU使信號處理過程可以用軟件進行控制,充分體現(xiàn)了軟件無線電的靈活性。 通過本論文的研究,初步驗證了在FPGA內實現(xiàn)數(shù)字調制解調過程及控制的技術可行性和應用的靈活性,并對將來的擴展問題進行了研究和討論,為實現(xiàn)完整的軟件無線電系統(tǒng)奠定了基礎。

    標簽: FPGA 軟件無線電 調制解調

    上傳時間: 2013-06-10

    上傳用戶:xhz1993

  • IEEE 802.16a RS-CC編譯碼VLSI算法研究及FPGA實現(xiàn)

      本論文依據(jù)IEEE802.16a物理層對RS-CC碼的參數(shù)要求,研究了RS-CC碼的高速編、譯碼的VLSI硬件算法,同時對FPGA開發(fā)技術進行了研究,以VerilogHDL為描述語言,在Xilinx公司的FPGA上實現(xiàn)了高速的RS-CC編、譯碼器。RS譯碼器中,錯誤位置多項式和錯誤值多項式的求解采用無求逆單元,并具有規(guī)則數(shù)據(jù)流、易于VLSI實現(xiàn)的改進的歐幾里德算法(MEA);CC譯碼器由采用模歸一化路徑度量的全并行的“加比選(ACS)”模塊和具有脈動陣列結構的幸存路徑回溯模塊組成。  在實現(xiàn)RS-CC譯碼器的過程中,分別從算法上和根據(jù)FPGA的結構特點上,對譯碼器做了一些優(yōu)化工作,降低了硬件資源占有率和提高了譯碼速度。  此外,還搭建了以Xilinx公司40萬等效門的FPGASpartan-Ⅲ400-4PQ208為主體,以Cypress公司的USB2.0芯片CY7C68013為高速數(shù)據(jù)接口的硬件試驗平臺,并在此試驗平臺上實現(xiàn)了文中的高速RS-CC編譯碼系統(tǒng)。

    標簽: 802.16 RS-CC IEEE FPGA

    上傳時間: 2013-06-03

    上傳用戶:lx9076

主站蜘蛛池模板: 颍上县| 武胜县| 太仓市| 镇远县| 兴义市| 绍兴县| 丹巴县| 武邑县| 庄浪县| 吉林市| 皋兰县| 始兴县| 荣成市| 环江| 云龙县| 镇安县| 东丰县| 岳普湖县| 黄石市| 库车县| 盖州市| 定远县| 义马市| 共和县| 大同县| 咸宁市| 上栗县| 浙江省| 柳江县| 揭阳市| 桂平市| 泉州市| 深州市| 湟源县| 壤塘县| 吴堡县| 将乐县| 神农架林区| 黑龙江省| 珠海市| 双江|