TI公司的模擬工程師,關(guān)于模擬電路設(shè)計(jì),電路基礎(chǔ)設(shè)計(jì)應(yīng)用
標(biāo)簽: 模擬電路
上傳時(shí)間: 2021-11-05
上傳用戶:
VL805VL806 USB3.0轉(zhuǎn)千兆網(wǎng)硬件參考設(shè)計(jì)Cadence arregro原理圖+PCB+技術(shù)手冊等資料,官方資料包括DEMO原理圖PCB,硬件設(shè)計(jì)指導(dǎo)及其他相關(guān)文檔資料。
標(biāo)簽: vl805vl806 usb cadence arregro pcb
上傳時(shí)間: 2022-01-02
上傳用戶:qingfengchizhu
華為通信產(chǎn)品關(guān)于電源口、信號口和天饋口的保護(hù)電路設(shè)計(jì)指導(dǎo)規(guī)范
標(biāo)簽: 防護(hù)電路
上傳時(shí)間: 2022-05-03
本書介紹了制冷的基本原理,并針對采用蒸汽壓縮式制冷系統(tǒng)的小型制冷裝置,較全面的介紹了其設(shè)計(jì)方法。
標(biāo)簽: 制冷裝置
上傳時(shí)間: 2022-05-11
隨著通信、網(wǎng)絡(luò)、計(jì)算機(jī)技術(shù)的發(fā)展給傳統(tǒng)控制技術(shù)的發(fā)展帶來了新的契機(jī)。藍(lán)牙技術(shù)是一種用于各種固定與移動的數(shù)字化硬件設(shè)備之間的一種低成本、高效率的無線通信連接技術(shù),在實(shí)際應(yīng)用中取代了煩瑣的電纜連接。本課題以英國Cambridge SiliconRadio公司生的BlueCore"M02藍(lán)牙芯片作為研究對象,以藍(lán)牙1.2協(xié)議棧為設(shè)計(jì)指導(dǎo),給出了基于藍(lán)牙HID協(xié)議棧的串口鍵盤鼠標(biāo)取數(shù)據(jù)采集實(shí)現(xiàn)方案。藍(lán)牙規(guī)范是畝藍(lán)牙SIG開發(fā)的免費(fèi)開放的藍(lán)牙技術(shù)標(biāo)準(zhǔn),包括核心規(guī)范(Core Specification)和應(yīng)用規(guī)范(Profile)兩個(gè)部分。核心規(guī)范定義了各層協(xié)議各自的工作方式,而應(yīng)用規(guī)范是為了實(shí)現(xiàn)一個(gè)特定的應(yīng)用模型而采取的特定協(xié)議層間的運(yùn)行機(jī)制。整個(gè)藍(lán)牙協(xié)議體系可分為底層硬件模塊、中間協(xié)議層和高端應(yīng)用層三部分。鏈路管理層、基帶層和射頻層屬于藍(lán)牙硬件模塊。邏輯鏈路控制和適配協(xié)議、服務(wù)發(fā)現(xiàn)協(xié)議、串口仿真協(xié)議屬于中間協(xié)議層,一般用軟件實(shí)現(xiàn)。高端應(yīng)用層是對用于各種應(yīng)用模型的Profile.本論文首先分析和研究了藍(lán)牙核心協(xié)議,然后重點(diǎn)分析了基于藍(lán)牙HID高端應(yīng)用模式的實(shí)現(xiàn),用軟件實(shí)現(xiàn)了基于HID協(xié)議的HC1、邏輯鏈路控制適配協(xié)議和服務(wù)發(fā)現(xiàn)協(xié)議。然后在HID應(yīng)用規(guī)范的基礎(chǔ)上給出了以串口方式實(shí)現(xiàn)鍵盤和鼠標(biāo)數(shù)據(jù)采集的硬件和軟件設(shè)計(jì),整個(gè)系統(tǒng)設(shè)計(jì)結(jié)合藍(lán)牙開發(fā)工具BBDK,給出了基于HID規(guī)范實(shí)現(xiàn)鍵盤鼠標(biāo)的完整設(shè)計(jì)過程。在掃描碼采集端以微處理器方式做為藍(lán)牙主機(jī)實(shí)現(xiàn)HID高層應(yīng)用規(guī)范,藍(lán)牙主機(jī)內(nèi)用C語言實(shí)現(xiàn)基于HID協(xié)議HCI,L2CAP,SDP:在PC機(jī)端用PC機(jī)做為藍(lán)牙主機(jī),在VC++6.0環(huán)境下用C++的類封裝方式實(shí)現(xiàn)上述協(xié)議。
標(biāo)簽: hid 串口 藍(lán)牙
上傳時(shí)間: 2022-05-31
《Altera FPGA/CPLD設(shè)計(jì)(高級篇)(第2版)》結(jié)合作者多年工作經(jīng)驗(yàn),深入地討論了altera fpga/cpld的設(shè)計(jì)和優(yōu)化技巧。在討論fpga/cpld設(shè)計(jì)指導(dǎo)原則的基礎(chǔ)上,介紹了altera器件的高級應(yīng)用;引領(lǐng)讀者學(xué)習(xí)邏輯鎖定設(shè)計(jì)工具,詳細(xì)討論了時(shí)序約束與靜態(tài)時(shí)序分析方法;結(jié)合實(shí)例討論如何進(jìn)行設(shè)計(jì)優(yōu)化,介紹了altera的可編程器件的高級設(shè)計(jì)工具與系統(tǒng)級設(shè)計(jì)技巧。 本書附帶光盤中收錄了altera quartus ii web版軟件,讀者可以安裝使用,同時(shí)還收錄了本書所有實(shí)例的完整工程、源代碼和使用說明文件,便于讀者邊學(xué)邊練,提高實(shí)際應(yīng)用能力。第1章 可編程邏輯設(shè)計(jì)指導(dǎo)原則 第2章 Altera器件高級特性與應(yīng)用第3章 LogicLock設(shè)計(jì)方法.第4章 時(shí)序約束與時(shí)序分析 第5章 設(shè)計(jì)優(yōu)化第6章 Altera其他高級工具 第7章 FPGA系統(tǒng)級設(shè)計(jì)技術(shù)
標(biāo)簽: fpga cpld
上傳時(shí)間: 2022-06-13
1.1 設(shè)計(jì)總體要求(1)熟悉整流和觸發(fā)電路的基本原理,能夠運(yùn)用所學(xué)的理論知識分析設(shè)計(jì)任務(wù)。(2)掌握基本電路的數(shù)據(jù)分析、處理;描繪波形并加以判斷。(3)能正確設(shè)計(jì)電路,畫出線路圖,分析電路原理。4)按時(shí)參加課程設(shè)計(jì)指導(dǎo),定期匯報(bào)課程設(shè)計(jì)進(jìn)展情況。(5)廣泛收集相關(guān)技術(shù)資料。(6)獨(dú)立思考,刻苦鉆研,嚴(yán)禁抄襲(7)按時(shí)完成課程設(shè)計(jì)任務(wù),認(rèn)真、正確地書寫課程設(shè)計(jì)報(bào)告。8)培養(yǎng)實(shí)事求是、嚴(yán)謹(jǐn)?shù)墓ぷ鲬B(tài)度和認(rèn)真的工作作風(fēng)。1.2 設(shè)計(jì)課題任務(wù)及要求設(shè)計(jì)一個(gè)IGBT升壓斬波電路設(shè)計(jì)(純電阻負(fù)載),要求1、輸入直流電壓:Ud-50V;2、輸出功率:300W;3、開關(guān)頻率:5KHz;5、輸出電壓脈率:小于10%.1.3 設(shè)計(jì)方案與總體框圖斬波電路一般主要可分為主電路模塊,控制電路模塊和驅(qū)動電路模塊三部分組成。其中,主電路模塊主要由電源變壓器、整流電路、濾波電路和直流斬波電路組成,其中主要由全控器件IGBT的開通與關(guān)斷的時(shí)間占空比來決定輸出電壓U的大小。控制與驅(qū)動電路模塊:用直接產(chǎn)生PWM的專用芯片SG3525產(chǎn)生PWM信號送給驅(qū)動電路,經(jīng)驅(qū)動電路來控制IGBT的開通與關(guān)斷。電路模塊:驅(qū)動電路把控制信號轉(zhuǎn)換為加在IGBT控制端和公共端之間,用來驅(qū)動1GBT的開通與關(guān)斷。驅(qū)動電路模塊:控制電路中的保護(hù)電路是用來保護(hù)電路的,防止電路產(chǎn)生過電流現(xiàn)象損害電路設(shè)備。
標(biāo)簽: igbt 升壓斬波電路
上傳時(shí)間: 2022-06-19
AST2400的spec,設(shè)計(jì)以及debug使用。主要用于X86服務(wù)器,serve的監(jiān)控,aspeed的AST2400系列/AST1250系列包含參考設(shè)計(jì),設(shè)計(jì)指導(dǎo),layout guide等信息。AST2400的spec,設(shè)計(jì)以及debug使用。主要用于X86服務(wù)器,serve的監(jiān)控,aspeed的AST2400系列/AST1250系列包含參考設(shè)計(jì),設(shè)計(jì)指導(dǎo),layout guide,power等信息。
標(biāo)簽: bmc
上傳時(shí)間: 2022-07-05
本書為二十幾年來世界公認(rèn)最權(quán)威的電源的設(shè)計(jì)指導(dǎo)著作《開關(guān)電源設(shè)計(jì)》的再版(第三版)。書中系統(tǒng)地論述了開關(guān)電源最常用拓?fù)涞幕驹怼⒋判栽脑O(shè)計(jì)原則及閉環(huán)反饋穩(wěn)定性和驅(qū)動保護(hù)等。本書在講述的過程中應(yīng)用教學(xué)式、How&Why方法,討論時(shí)結(jié)合了大量設(shè)計(jì)實(shí)例、設(shè)計(jì)方程和圖表。本書同時(shí)涵蓋了開關(guān)電源技術(shù)、開關(guān)電源接觸片設(shè)計(jì)、材料和器件的最新發(fā)展等內(nèi)容。各種最常用開關(guān)電源拓?fù)湓O(shè)計(jì)、解決日常設(shè)計(jì)難題所需的基礎(chǔ)知識、變壓器及磁設(shè)計(jì)原理的深入分析,以及在第二版基礎(chǔ)上補(bǔ)充的電抗器設(shè)計(jì)和現(xiàn)代高速IGBT的最佳驅(qū)動條件等。本書可作為學(xué)習(xí)、設(shè)計(jì)開關(guān)電源彈片,研究高頻開關(guān)電源的高校師生的教材,并可作為從事開關(guān)電源設(shè)計(jì)、開發(fā)工程師的設(shè)計(jì)參考資料。
標(biāo)簽: 開關(guān)電源
上傳時(shí)間: 2022-07-26
上傳用戶:jason_vip1
資源包含以下內(nèi)容:1.一種將異步時(shí)鐘域轉(zhuǎn)換成同步時(shí)鐘域的方法.pdf2.華為 FPGA設(shè)計(jì)高級技巧Xilinx篇.pdf3.華為 Verilog基本電路設(shè)計(jì)指導(dǎo)書.pdf4.華為 大規(guī)模邏輯設(shè)計(jì)指導(dǎo)書.pdf5.華為FPGA設(shè)計(jì)流程指南.doc6.華為FPGA設(shè)計(jì)規(guī)范.doc7.華為_大規(guī)模邏輯設(shè)計(jì)指導(dǎo)書.pdf8.華為同步電路設(shè)計(jì)規(guī)范(密碼:openfree).pdf9.華為面經(jīng).doc10.時(shí)鐘透傳技術(shù)白皮書.pdf11.硬件工程師手冊_全.pdf12.靜態(tài)時(shí)序分析與邏輯...pdf13.華為FPGA設(shè)計(jì)全套資料合集19份
標(biāo)簽: 光電 檢測原理
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1