·【內(nèi)容簡(jiǎn)介】本書(shū)第2版描述了使用Synopsys工具進(jìn)行ASIC芯片綜合、物理綜合、形式驗(yàn)證和靜態(tài)時(shí)序分析的最新概念和技術(shù),同時(shí)針對(duì)VDSM(超深亞微米)工藝的完整ASIC設(shè)計(jì)流程的設(shè)計(jì)方法進(jìn)行了深入的探討。.本書(shū)的重點(diǎn)是使用Synopsys32具解決各種VDSM問(wèn)題的實(shí)際應(yīng)用。讀者將詳細(xì)了解有效處理復(fù)雜亞微米ASIC的設(shè)計(jì)方法,其重點(diǎn)是HDL的編碼風(fēng)格、綜合和優(yōu)化、動(dòng)態(tài)仿真、形式驗(yàn)證、DFT掃描
標(biāo)簽: ASIC 芯片
上傳時(shí)間: 2013-05-20
上傳用戶:diets
上帝擲骰子嗎——量子物理史話是一本量子物理方面的科普著作。
標(biāo)簽: 量子 物理
上傳時(shí)間: 2013-04-24
上傳用戶:vvbvvb123
超詳細(xì)Oracle教程,對(duì)學(xué)習(xí)和技術(shù)查詢很有幫助。歡迎下載!~
標(biāo)簽: Oracle 教程
上傳時(shí)間: 2013-06-27
上傳用戶:xiaowei314
Allegro Book II-超清晰簡(jiǎn)體
標(biāo)簽: Allegro Book II
上傳時(shí)間: 2013-06-28
上傳用戶:steele
使用VHDL語(yǔ)言編寫(xiě)的A/D轉(zhuǎn)換程序,可在FPGA平臺(tái)使用
標(biāo)簽: VHDL 語(yǔ)言 編寫(xiě) 程序
上傳時(shí)間: 2013-08-06
上傳用戶:杏簾在望
]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實(shí)現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴(kuò)展。該設(shè)計(jì)與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容,\r\n同時(shí)擁有速度快,功耗低,價(jià)格便宜,使用靈活等特點(diǎn)
標(biāo)簽: CPLD 如何利用 單片機(jī) 并行
上傳時(shí)間: 2013-08-14
上傳用戶:xa_lgy
:針對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
標(biāo)簽: FPGA 雙向端口
上傳時(shí)間: 2013-08-17
上傳用戶:xiaoyunyun
D類(lèi)數(shù)字輸入放大器的簡(jiǎn)化系統(tǒng)設(shè)計(jì)
標(biāo)簽: 數(shù)字輸入放大器 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-11-04
上傳用戶:immanuel2006
D類(lèi)放大器設(shè)計(jì)實(shí)例 15頁(yè) 1.0M
標(biāo)簽: 1.0 D類(lèi)放大器 設(shè)計(jì)實(shí)例 頁(yè)
上傳時(shí)間: 2013-11-25
上傳用戶:shen_dafa
D觸發(fā)器工作原理
標(biāo)簽: D觸發(fā)器 工作原理
上傳時(shí)間: 2014-01-09
上傳用戶:sammi
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1