cpld的PWM輸出控制,初學(xué)cpld良好例程
標(biāo)簽: cpld PWM 輸出 控制
上傳時(shí)間: 2013-08-13
上傳用戶:qwe1234
FPGA輸出數(shù)據(jù)的時(shí)頻域分析GUI界面,\r\n可觀察信號(hào)的時(shí)域頻域波形,星座圖眼圖等特性
標(biāo)簽: FPGA GUI 輸出數(shù)據(jù) 頻域分析
上傳時(shí)間: 2013-08-27
上傳用戶:ommshaggar
CADENCE pcblayout 完成后進(jìn)行輸出工廠加工廠文件。有詳細(xì)步驟。
標(biāo)簽: pcblayout CADENCE 輸出 工廠
上傳時(shí)間: 2013-09-04
上傳用戶:dancnc
1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設(shè)計(jì)產(chǎn)生正弦信號(hào)的各功能模塊和頂層原理圖; 2、 利用實(shí)驗(yàn)板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號(hào),通過(guò)D/A轉(zhuǎn)換,通過(guò)ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時(shí)鐘頻率為16KHz時(shí),輸出正弦波分辨率達(dá)到1Hz; 在輸入時(shí)鐘頻率為4MHz時(shí),輸出正弦波分辨率達(dá)到256Hz; 4、 通過(guò)RS232C通信,實(shí)現(xiàn)FPGA和PC機(jī)之間串行通信,從而實(shí)現(xiàn)用PC機(jī)改變頻率控制字,實(shí)現(xiàn)對(duì)輸出正弦波頻率的控制。
標(biāo)簽: FPGA PC機(jī) 串行通信 輸出
上傳時(shí)間: 2013-09-06
上傳用戶:zhuimenghuadie
解決ORCAD無(wú)法輸出網(wǎng)表問(wèn)題
標(biāo)簽: ORCAD 無(wú)法輸出 網(wǎng)表
上傳時(shí)間: 2013-09-09
上傳用戶:sz_hjbf
protel專業(yè)級(jí)輸出gerber文件詳細(xì)說(shuō)明
標(biāo)簽: protel gerber 輸出
上傳時(shí)間: 2013-09-11
上傳用戶:digacha
protel電路圖中文輸出.可以在英文版本的protel中產(chǎn)生中文字樣,并且可以設(shè)置大小,具體那一層
標(biāo)簽: protel 電路圖 輸出
上傳時(shí)間: 2013-09-13
上傳用戶:stst
這個(gè)教程的設(shè)計(jì)是為了為你提供一個(gè)怎樣建立一張?jiān)韴D、從PCB更新設(shè)計(jì)信息以及產(chǎn)生生產(chǎn)輸出文件的預(yù)覽。
標(biāo)簽: PCB 原理圖 更新 輸出
上傳時(shí)間: 2013-09-18
上傳用戶:Miyuki
Protel99se輸出Gerber文件圖解教程
標(biāo)簽: Protel Gerber 99 se
上傳時(shí)間: 2013-11-14
上傳用戶:lwwhust
AD8397內(nèi)置兩個(gè)電壓反饋型運(yùn)算放大器,能夠以出色的線性度驅(qū)動(dòng)高負(fù)載。共發(fā)射極、軌到軌輸出級(jí)的輸出電壓能力優(yōu)于典型射隨輸出級(jí),驅(qū)動(dòng)25 負(fù)載時(shí)擺幅可以達(dá)到任一供電軌的0.5 V范圍以內(nèi)。低失真、高輸出電流和寬輸出動(dòng)態(tài)范圍使AD8397特別適合要求高負(fù)載上大信號(hào)擺幅的應(yīng)用。
標(biāo)簽: 8397 AD 軌到軌 放大器
上傳時(shí)間: 2013-12-22
上傳用戶:1417818867
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1