C語言實(shí)現(xiàn)RS232上、下位機(jī)串行通信 C語言實(shí)現(xiàn)RS232上、下位機(jī)串行通信
上傳時(shí)間: 2013-06-03
上傳用戶:haobin315
介紹了西門子S7–200 系列 PLC 的自由口通信模式及在Windows 環(huán)境下應(yīng)用VC++6.0 實(shí)現(xiàn)PC 機(jī)與PLC串行通信的編程方法,開發(fā)了玻璃器皿沖壓機(jī)上位機(jī)監(jiān)控系統(tǒng)。實(shí)際運(yùn)行證明,該監(jiān)控系
上傳時(shí)間: 2013-06-28
上傳用戶:branblackson
本文應(yīng)用EDA技術(shù),基于FPGA器件設(shè)計(jì)與實(shí)現(xiàn)UART,并采用CRC校驗(yàn)。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來實(shí)現(xiàn)。選用Xilinx公司的SpartanⅢ系列的XC3S1000來實(shí)現(xiàn)異步串行通信的接收、發(fā)送和接口控制功能,利用FPGA集成度比較高,具有在線可編程能力,在其完成各種功能的同時(shí),完全可以將串行通信接口構(gòu)建其中,可根據(jù)實(shí)際需求分配資源。 2、利用VerilogHDL語言非常容易掌握,功能比VHDL更強(qiáng)大的特點(diǎn),可以在設(shè)計(jì)時(shí)不斷修改程序,來適用不同規(guī)模的應(yīng)用,而且采用Verilog輸入法與工藝性無關(guān),利用系統(tǒng)設(shè)計(jì)時(shí)對(duì)芯片的要求,施加不同的約束條件,即可設(shè)計(jì)出實(shí)際電路。 3、利用ModelSim仿真工具對(duì)程序進(jìn)行功能仿真和時(shí)序仿真,以驗(yàn)證設(shè)計(jì)是否能獲得所期望的功能,確定設(shè)計(jì)程序配置到邏輯芯片之后是否可以運(yùn)行,以及程序在目標(biāo)器件中的時(shí)序關(guān)系。 4、為保證數(shù)據(jù)傳輸?shù)恼_性,采用循環(huán)冗余校驗(yàn)CRC(CyclicRedundancyCheck),該編碼簡(jiǎn)單,誤判概率低,為了減少硬件成本,降低硬件設(shè)計(jì)的復(fù)雜度,本設(shè)計(jì)通過CRC算法軟件實(shí)現(xiàn)。 實(shí)驗(yàn)結(jié)果表明,基于EDA技術(shù)的現(xiàn)場(chǎng)可編程門陣列FPGA集成度高,結(jié)構(gòu)靈活,設(shè)計(jì)方法多樣,開發(fā)周期短,調(diào)試方便,修改容易,采用FPGA較好地實(shí)現(xiàn)了串行數(shù)據(jù)的通信功能,并對(duì)數(shù)據(jù)作了一定的處理,本設(shè)計(jì)中為CRC校驗(yàn)。另外,可以利用FPGA的在線可編程特性,對(duì)本設(shè)計(jì)電路進(jìn)行功能擴(kuò)展,以滿足更高的要求。
標(biāo)簽: FPGA CRC 串行 通信實(shí)現(xiàn)
上傳時(shí)間: 2013-04-24
上傳用戶:Altman
本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方
上傳時(shí)間: 2013-04-24
上傳用戶:cuicuicui
· 摘要: 以實(shí)例介紹了利用MZX3232芯片實(shí)現(xiàn)TMS320F2812與上位機(jī)的串行通信,給出了硬件電路,設(shè)計(jì)了串行通信程序.詳細(xì)說明了利用Visual Basic6.0通信控件進(jìn)行通信的方法,并給出了程序流程圖和部分源程序.實(shí)驗(yàn)表明,該串行通信方法傳輸數(shù)據(jù)準(zhǔn)確可靠,具有實(shí)用價(jià)值.
標(biāo)簽: DSP 上位機(jī) 串行 通信設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:cmc_68289287
基于VHDL語言的一個(gè)新型串行數(shù)字通信模塊。
標(biāo)簽: VHDL 串行 數(shù)字通信 模塊
上傳時(shí)間: 2013-08-09
上傳用戶:bvdragon
杜曉斌和陳興文-FPGA和單片機(jī)串行通信接口的實(shí)現(xiàn)一文提出了FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232 協(xié)議,給出了發(fā)送模塊的vhdl源代碼。\r\n
上傳時(shí)間: 2013-08-15
上傳用戶:cylnpy
本文介紹了一種新的使用串行通信進(jìn)行DSP遠(yuǎn)程在線編程方法。對(duì)設(shè)計(jì)中的主要技術(shù):DSP與PC機(jī)的串口通信、Flash編程以及DSP自引導(dǎo)等進(jìn)行了詳細(xì)介紹。結(jié)合TI公司的TMS320VC33處理器,闡述了具體的實(shí)現(xiàn)方法
標(biāo)簽: DSP 串行通信 遠(yuǎn)程 編程方法
上傳時(shí)間: 2013-08-19
上傳用戶:zhangfx728
異步通信串行口設(shè)計(jì)實(shí)例,很實(shí)用。比較經(jīng)典。
標(biāo)簽: FPGA-UART 異步通信 串行口 設(shè)計(jì)實(shí)例
上傳時(shí)間: 2013-08-20
上傳用戶:gundamwzc
基于FPGA的串行通信UART控制器,采用VHDL語言編寫,包含多個(gè)子模塊。\r\n在ISE或FPGA的其它開發(fā)環(huán)境下新建一個(gè)工程,然后將文檔中的各個(gè)模塊程序添加進(jìn)去,即可運(yùn)行仿真。源程序已經(jīng)過本人的仿真驗(yàn)證。
上傳時(shí)間: 2013-09-03
上傳用戶:xieguodong1234
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1