提出了基于IMAQ Vision Assistant 的印刷電路板上電子元件缺件檢測(cè)方法。該方法首先對(duì)被檢測(cè)的印刷電路板圖像進(jìn)行校正,然后主要利用IMAQ Vision Assistant 的模板匹
標(biāo)簽: IMAQ 印刷電路板 電子元件 檢測(cè)
上傳時(shí)間: 2013-06-29
上傳用戶:372825274
stm32固件庫(kù)中文stm32固件庫(kù)中文.pdfstm32固件庫(kù)中文.pdf
上傳時(shí)間: 2013-04-24
上傳用戶:qqoqoqo
基于FPGA技術(shù)的網(wǎng)絡(luò)入侵檢測(cè)是未來(lái)的發(fā)展方向,而網(wǎng)絡(luò)包頭的分類是入侵檢測(cè)系統(tǒng)的關(guān)鍵。 文章首先介紹了FPGA技術(shù)的基本原理以及其在信息安全方面的應(yīng)用,接著介紹入侵檢測(cè)系統(tǒng)以及FPGA技術(shù)在入侵檢測(cè)系統(tǒng)中的應(yīng)用。 分析了幾種比較出名的網(wǎng)絡(luò)包分類算法,包括軟件分類方法、TCAM分類算法、BV算法、Tree Bitmap算法以及端口范圍分類算法。 在此基礎(chǔ)上,文章設(shè)計(jì)了一個(gè)基于FPGA技術(shù)的入侵檢測(cè)系統(tǒng)包分類的基本框架圖,實(shí)現(xiàn)框架圖中的各個(gè)基本功能模塊。在實(shí)現(xiàn)過(guò)程中,提出了一類結(jié)合三態(tài)內(nèi)容可尋址內(nèi)存(TCAM)和普通存儲(chǔ)器(RAM)的網(wǎng)絡(luò)包包頭分類方案。我們將檢測(cè)規(guī)則編號(hào)并位圖化,使用RAM存儲(chǔ)與包頭結(jié)構(gòu)相關(guān)的規(guī)則位圖,通過(guò)TCAM上的數(shù)據(jù)匹配操作,快速關(guān)聯(lián)待分析的網(wǎng)絡(luò)數(shù)據(jù)包與入侵檢測(cè)規(guī)則。文章還討論了網(wǎng)包頭分類方法的優(yōu)化算法,將優(yōu)化算法與未優(yōu)化算法在速度和空間上進(jìn)行比較。此外,還討論了對(duì)Snort的規(guī)則庫(kù)進(jìn)行整理和規(guī)則化的問(wèn)題。 最后,對(duì)所設(shè)計(jì)的包頭分類匹配模塊在Quartus II進(jìn)行仿真評(píng)估,將實(shí)驗(yàn)結(jié)果與已有的一些分類算法進(jìn)行了比較。結(jié)果說(shuō)明,本設(shè)計(jì)在匹配速度和更新速度上有優(yōu)勢(shì),但消耗了較多的存儲(chǔ)空間.
標(biāo)簽: 入侵檢測(cè)系統(tǒng) 網(wǎng)絡(luò) 包分類 技術(shù)研究
上傳時(shí)間: 2013-07-17
上傳用戶:gonuiln
├電力電子課件動(dòng)畫(huà) 13篇 6.4M PPT版.rar 電力電子課件 附動(dòng)畫(huà)、習(xí)題 第1章 電力電子器件概述 第2章 整流電路 第3章 直流斬波電路 第4章 交流電力控制電路和交-交變頻電路 第5章 逆變電路 第6章 脈寬調(diào)(PWM)技術(shù) 第7章 軟開(kāi)關(guān)技術(shù) 第8章 組合變流電路
標(biāo)簽: 電力 動(dòng)畫(huà) 電子課件
上傳時(shí)間: 2013-04-24
上傳用戶:t1213121
12864LCD電子鐘資料包 12864LCD電子鐘資料包
上傳時(shí)間: 2013-07-15
上傳用戶:yiwen213
目前對(duì)數(shù)字化音頻處理的具體實(shí)現(xiàn)主要集中在以DSP或?qū)S肁SIC芯片為核心的處理平臺(tái)的開(kāi)發(fā)方面,存在著并行處理性能差,系統(tǒng)升級(jí)和在線配置不靈活等缺點(diǎn)。另一方面現(xiàn)有解決方案的設(shè)計(jì)主要集中于處理器芯片,而對(duì)于音頻編解碼芯片的關(guān)注度較低,而且沒(méi)有提出過(guò)從芯片層到PCB板層的完整設(shè)計(jì)思路。本文針對(duì)上述問(wèn)題對(duì)數(shù)字化音頻處理平臺(tái)進(jìn)行了研究,主要內(nèi)容包括: 1、提出了基于FPGA的通用音頻處理平臺(tái),該方案有別于現(xiàn)有的基于MCU、DSP和其它專用ASIC芯片的方案,論證了基于FPGA的音頻處理系統(tǒng)的結(jié)構(gòu)及設(shè)計(jì)工作流程,并對(duì)嵌入式音頻處理系統(tǒng)專門(mén)進(jìn)行了研究。 2、提出了從芯片層到PCB板層的完整設(shè)計(jì)思路,并將設(shè)計(jì)思路得以實(shí)現(xiàn)。完成了FPGA的設(shè)計(jì)及實(shí)現(xiàn)過(guò)程,包括:系統(tǒng)整體分析,設(shè)計(jì)流程分析,配置模塊和數(shù)據(jù)通信模塊的RTL實(shí)現(xiàn)等;解決了FPGA與音頻編解碼芯片TLV320AIC23B之間接口不匹配問(wèn)題;給出配置和數(shù)據(jù)通信模塊的功能方框圖;從多個(gè)角度完善PCB板設(shè)計(jì),給出了各個(gè)系統(tǒng)組成部分的詳細(xì)設(shè)計(jì)方案和硬件電路原理圖,并附有PCB圖。 3、建立了實(shí)驗(yàn)和分析環(huán)境,完成了各項(xiàng)實(shí)驗(yàn)和分析工作,主要包括:PCB板信號(hào)完整性分析和優(yōu)化,F(xiàn)PGA系統(tǒng)中各個(gè)功能模塊的實(shí)驗(yàn)與分析等。實(shí)驗(yàn)和分析結(jié)果論證了系統(tǒng)設(shè)計(jì)的合理性和實(shí)用性。 本文的研究與實(shí)現(xiàn)工作通過(guò)實(shí)驗(yàn)和分析得到了驗(yàn)證。結(jié)果表明,本文提出的由FPGA和音頻編解碼芯片TLV320AIC23B組成的數(shù)字化音頻處理系統(tǒng)完全可以實(shí)現(xiàn)音頻信號(hào)的數(shù)字化處理,從而可以將FPGA在數(shù)字信號(hào)處理領(lǐng)域的優(yōu)點(diǎn)充分發(fā)揮于音頻信號(hào)處理領(lǐng)域。
標(biāo)簽: FPGA 通用數(shù)字 處理平臺(tái) 音頻
上傳時(shí)間: 2013-06-09
上傳用戶:gaojiao1999
未來(lái)戰(zhàn)爭(zhēng)將以信息化戰(zhàn)場(chǎng)為支撐,以信息化武器裝備為主導(dǎo),以信息化作戰(zhàn)為主要方式,信息安全是實(shí)施信息防御、奪取制信息權(quán)、獲取信息優(yōu)勢(shì)的關(guān)鍵要素,其建設(shè)與發(fā)展面臨新的挑戰(zhàn)和日益廣泛的應(yīng)用需求。 信息安全裝備是適應(yīng)新時(shí)期軍事通信建設(shè)的需求、保證軍事信息安全、軍隊(duì)指揮系統(tǒng)順暢的重要方面,深度包過(guò)濾技術(shù)是我軍信息安全領(lǐng)域的重要技術(shù)之一。進(jìn)行深度包過(guò)濾技術(shù)的研究與實(shí)現(xiàn)具有非常重要的意義。 本文所做的工作主要有以下幾個(gè)方面: 1、提出了一種效率更高的字符串搜索算法OBM; 2、設(shè)計(jì)了過(guò)濾策略; 3、設(shè)計(jì)了各過(guò)濾規(guī)則/特征碼的數(shù)據(jù)結(jié)構(gòu)及整體數(shù)據(jù)結(jié)構(gòu); 4、在FPGA中設(shè)計(jì)實(shí)現(xiàn)了QBM算法; 5、基于FPGA+FLASH結(jié)構(gòu),設(shè)計(jì)了深度包過(guò)濾器整體方案,設(shè)計(jì)實(shí)現(xiàn)了一款既有訪問(wèn)控制能力又有內(nèi)容過(guò)濾特點(diǎn),高效、可配置、能反饋的內(nèi)容過(guò)濾器; 6、對(duì)所完成的設(shè)計(jì)進(jìn)行了仿真,并給出了性能評(píng)估。
標(biāo)簽: FPGA 過(guò)濾技術(shù)
上傳時(shí)間: 2013-05-29
上傳用戶:夜月十二橋
電子廠通用培訓(xùn)資料 電子廠新員工培訓(xùn)資料,電子元器件認(rèn)識(shí)
上傳時(shí)間: 2013-05-23
上傳用戶:zhangjinzj
這篇論文以數(shù)字電視條件接收系統(tǒng)為研究對(duì)象,系統(tǒng)硬件設(shè)計(jì)以DSP和FPGA為實(shí)現(xiàn)平臺(tái),采用以DSP實(shí)現(xiàn)其加密算法、以FPGA實(shí)現(xiàn)其外圍電路,對(duì)數(shù)字電視條件接收系統(tǒng)進(jìn)行設(shè)計(jì)。首先根據(jù)數(shù)字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢(shì),提出采用 DSP+FPGA結(jié)構(gòu)的設(shè)計(jì)方式,將ECC與AES加密算法應(yīng)用于SK與CW的加密;根據(jù)其原理對(duì)系統(tǒng)進(jìn)行總體設(shè)計(jì),同時(shí)對(duì)系統(tǒng)各部分的硬件原理圖進(jìn)行詳細(xì)設(shè)計(jì),并進(jìn)行 PCB設(shè)計(jì)。其次采用從上而下的設(shè)計(jì)方式,對(duì)FPGA實(shí)現(xiàn)的邏輯功能劃分為各個(gè)功能模塊,然后再對(duì)各個(gè)模塊進(jìn)行設(shè)計(jì)、仿真。采用Quartus Ⅱ7.2軟件對(duì)FPGA實(shí)現(xiàn)的邏輯功能進(jìn)行設(shè)計(jì)、仿真。仿真結(jié)果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時(shí)鐘頻率達(dá)到229.89MHz,流加密模塊的最高時(shí)鐘頻率達(dá)到331.27MHz,對(duì)于實(shí)際的碼流來(lái)說(shuō),具有比較大的時(shí)序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫(xiě)時(shí)序;包處理模塊實(shí)現(xiàn)對(duì)加密后數(shù)據(jù)的包處理。最后對(duì)條件接收系統(tǒng)中加密算法程序采用結(jié)構(gòu)化、模塊化的編程方式進(jìn)行設(shè)計(jì)。 ECC設(shè)計(jì)時(shí)采用C語(yǔ)言與匯編語(yǔ)言混合編程,充分利用兩種編程語(yǔ)言的優(yōu)勢(shì)。將ECC 與AES加密算法在VisualDSP++3.0開(kāi)發(fā)環(huán)境下進(jìn)行驗(yàn)證,并下載至ADSP BF-535評(píng)估板上運(yùn)行。輸出結(jié)果表明:有限域運(yùn)算匯編語(yǔ)言編程的實(shí)現(xiàn)方式,其運(yùn)行速度明顯提高, 192位加法提高380個(gè)時(shí)鐘周期,32位乘法提高92個(gè)時(shí)鐘周期;ECC與AES達(dá)到加密要求。上述工作對(duì)數(shù)字電視條件接收系統(tǒng)的設(shè)計(jì)具有實(shí)際的應(yīng)用價(jià)值。關(guān)鍵詞:條件接收,DSP,F(xiàn)PGA,ECC,AEs
標(biāo)簽: DSPFPGA 數(shù)字電視 條件接收系統(tǒng)
上傳時(shí)間: 2013-07-03
上傳用戶:www240697738
隨著數(shù)字時(shí)代的到來(lái),信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無(wú)線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來(lái),集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開(kāi)發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場(chǎng)占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路QAM調(diào)制的全過(guò)程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號(hào),AD9857實(shí)現(xiàn)對(duì)四路I/Q信號(hào)的調(diào)制,輸出中頻信號(hào)。本文具體內(nèi)容總結(jié)如下: 1.介紹國(guó)內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國(guó)內(nèi)國(guó)際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國(guó)內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過(guò)程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過(guò)程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡(jiǎn)單介紹了FPGA的開(kāi)發(fā)流程。 5.深入研究了基于FPAG代碼開(kāi)發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測(cè)試、電路測(cè)試及系統(tǒng)指標(biāo)測(cè)試。 最終系統(tǒng)指標(biāo)測(cè)試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國(guó)標(biāo)的要求。
上傳時(shí)間: 2013-07-05
上傳用戶:leehom61
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1