電臺(tái)廣播在我們的社會(huì)生活中占有重要的地位。隨著我國(guó)廣播事業(yè)的發(fā)展,對(duì)我國(guó)廣播業(yè)開(kāi)發(fā)技術(shù)、信號(hào)的傳輸質(zhì)量和速度提出了更高更新的要求,促使廣播科研人員不斷更新現(xiàn)有技術(shù),以滿(mǎn)足人民群眾日益增長(zhǎng)的需求。 本論文主要分析了現(xiàn)行廣播發(fā)射臺(tái)的數(shù)字廣播激勵(lì)器輸入接口的不足之處,根據(jù)歐洲ETS300799標(biāo)準(zhǔn),實(shí)現(xiàn)了一種激勵(lì)器輸入接口的解決方案,這種方案將復(fù)接器送來(lái)的ETI(NA,G704)格式的碼流轉(zhuǎn)換成符合ETS300799標(biāo)準(zhǔn)ETI(NI)的標(biāo)準(zhǔn)碼流,并送往后面的信道編碼器。ETI(NA,G704)格式與現(xiàn)行的ETI(NI,G703)格式相比,主要加入了交織和RS糾錯(cuò)編碼,使得信號(hào)抗干擾能力大大加強(qiáng),提高了節(jié)目從演播室到發(fā)射臺(tái)的傳輸質(zhì)量,特別是實(shí)時(shí)直播節(jié)目要求信號(hào)質(zhì)量比較好時(shí)具有更大的作用。 本論文利用校驗(yàn)位為奇數(shù)個(gè)的RS碼,對(duì)可檢不可糾的錯(cuò)誤發(fā)出報(bào)警信號(hào),通過(guò)其它方法替代原有信號(hào),對(duì)音質(zhì)影響不大,節(jié)省了糾正這個(gè)錯(cuò)誤的資源和開(kāi)發(fā)成本。 同時(shí),我們采用FPGA硬件開(kāi)發(fā)平臺(tái)和VHDL硬件描述語(yǔ)言編寫(xiě)代碼實(shí)現(xiàn)硬件功能,而不采用專(zhuān)用芯片實(shí)現(xiàn)功能,使得修改電路和升級(jí)變得異常方便,大大提高了開(kāi)發(fā)產(chǎn)品的效率,降低了成本。 經(jīng)過(guò)軟件仿真和硬件驗(yàn)證,本系統(tǒng)已經(jīng)基本實(shí)現(xiàn)了預(yù)想的功能,擴(kuò)展性較好,硬件資源開(kāi)銷(xiāo)較小,具有實(shí)用價(jià)值。
上傳時(shí)間: 2013-07-15
上傳用戶(hù):afeiafei309
礦用隔爆饋電開(kāi)關(guān)是煤礦井下配電系統(tǒng)的關(guān)鍵設(shè)備,作為配電開(kāi)關(guān),用于含有瓦斯或煤塵等爆炸危險(xiǎn)環(huán)境的礦井中,控制和保護(hù)低壓供電網(wǎng)絡(luò)。其性能好壞直接影響著煤礦井下的生產(chǎn)安全和生產(chǎn)效率,而目前國(guó)內(nèi)饋電開(kāi)關(guān)普遍存在集成度低、可靠性差、智能監(jiān)控水平低等缺點(diǎn)。 本課題將嵌入式網(wǎng)絡(luò)控制系統(tǒng)應(yīng)用到饋電開(kāi)關(guān)中,通過(guò)對(duì)礦山供電系統(tǒng)工作原理、真空饋電開(kāi)關(guān)工作原理以及基于EasyARM2200(Philips LPC2210為處理器、ARM7為內(nèi)核)嵌入式網(wǎng)絡(luò)控制系統(tǒng)的研究,實(shí)現(xiàn)了總體網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)的設(shè)計(jì)和智能饋電開(kāi)關(guān)控制系統(tǒng)硬件電路的設(shè)計(jì);通過(guò)對(duì)嵌入式實(shí)時(shí)操作系統(tǒng)的移植、嵌入式TCP/IP協(xié)議棧的實(shí)現(xiàn)和移植以及基于C/S模式下的套接字編程等的研究和分析,完成了監(jiān)控主機(jī)與嵌入式系統(tǒng)的通信軟件和保護(hù)控制算法的應(yīng)用程序的編寫(xiě),從而實(shí)現(xiàn)了礦井地面監(jiān)控主機(jī)與井下嵌入式系統(tǒng)饋電開(kāi)關(guān)的快速通信,解決了地面監(jiān)控主機(jī)對(duì)井下饋電回路及電氣開(kāi)關(guān)的遠(yuǎn)程智能監(jiān)控的難題,最終設(shè)計(jì)出一套集實(shí)時(shí)保護(hù)控制和遠(yuǎn)程監(jiān)控功能于一身的智能型饋電開(kāi)關(guān)網(wǎng)絡(luò)控制系統(tǒng)。 實(shí)驗(yàn)結(jié)果表明:在嵌入式系統(tǒng)端的通信軟件和監(jiān)控主機(jī)端的通信軟件的驅(qū)動(dòng)下,實(shí)現(xiàn)了嵌入式系統(tǒng)與監(jiān)控主機(jī)的快速遠(yuǎn)程通信,通信速度快、可靠性高、可視化效果好,完全滿(mǎn)足了監(jiān)控系統(tǒng)的快速通信要求。 本課題的研究成果為工業(yè)控制領(lǐng)域提供了一個(gè)開(kāi)放式、全分布、可互操作性的通信控制平臺(tái),為提高煤礦井下設(shè)備的遠(yuǎn)程智能監(jiān)控水平和安全操控系數(shù)提供了新的解決方法,為地面監(jiān)控系統(tǒng)實(shí)現(xiàn)更大規(guī)模、更深層次地對(duì)井下電氣設(shè)備的集中控制、分散管理奠定了理論和實(shí)踐基礎(chǔ)。
標(biāo)簽: ARM 嵌入式網(wǎng)絡(luò) 中的應(yīng)用 控制系統(tǒng)
上傳時(shí)間: 2013-06-25
上傳用戶(hù):wl9454
在以單片機(jī)為核心的多級(jí)分布式系統(tǒng)中,常常需要擴(kuò)展單片機(jī)的串行通信口,本文分別介紹了基于SP2538 專(zhuān)用串行口擴(kuò)展芯片及Intel8251 的兩種串行口擴(kuò)展方法,并給出了實(shí)際的硬件電路原理及相應(yīng)的通信
標(biāo)簽: 51單片機(jī) 串行口 擴(kuò)展方法
上傳時(shí)間: 2013-08-01
上傳用戶(hù):15679277906
進(jìn)入20世紀(jì)90年代后,隨著全球信息化、智能化、網(wǎng)絡(luò)化的發(fā)展,嵌入式系統(tǒng)技術(shù)獲得了前所未有的發(fā)展空間。 嵌入式系統(tǒng)的最大特點(diǎn)之_是其所具有的目的性或針對(duì)性,即每一套嵌入式系統(tǒng)的開(kāi)發(fā)設(shè)計(jì)都有其特殊的應(yīng)用場(chǎng)合與特定功能,這也是嵌入式系統(tǒng)與通剛的計(jì)算機(jī)系統(tǒng)最主要的區(qū)別。由于嵌入式系統(tǒng)是為特定的目的而設(shè)計(jì)的,且常常受到體積、成本、功能、處理能力等各種條件的限制。因此,如果可以最大限度地提高應(yīng)用系統(tǒng)硬件上和軟件上的靈活性,就可以用最低的成本,最少的時(shí)間,快速的完成功能的轉(zhuǎn)換。 本課題的目的在于提出并設(shè)計(jì)一種基于ARM(Advanced RISC Machines)和CPLD(Complex Programmable Logic Device)的可擴(kuò)展功能嵌入式系統(tǒng)平臺(tái),并完成了系統(tǒng)的硬件設(shè)計(jì)和PCI(Peripheral Component Interconnect)橋的固件設(shè)計(jì)。設(shè)計(jì)過(guò)程中采用美國(guó)ALTIUM公司的ALTIUM DESIGNER 6.0 EDA軟件開(kāi)發(fā)了系統(tǒng)的硬件部分。在整個(gè)硬件開(kāi)發(fā)環(huán)節(jié)中,充分采用高速PCB(Printed Circuit Board)的設(shè)計(jì)原則,并進(jìn)行全面的電路仿真試驗(yàn),保證了硬件系統(tǒng)的高度可靠性。本系統(tǒng)承襲了ARM7系列處理器高性能、低功耗、低成本的優(yōu)點(diǎn),并充分考慮到用戶(hù)的需要,擴(kuò)展了多種常用的外部設(shè)備接口以及藍(lán)牙無(wú)線(xiàn)接口等,為將米各種可能的應(yīng)用提供了完善的硬件基礎(chǔ)。概括總結(jié)起來(lái)本文具體工作如下: 1.完全自主設(shè)計(jì)了具有高擴(kuò)展性的基于LPC2292嵌入式處理器的嵌入式系統(tǒng)應(yīng)用開(kāi)發(fā)平臺(tái)?;谠撚布脚_(tái),可以實(shí)現(xiàn)許多基于ARM架構(gòu)處理器的嵌入式應(yīng)剛而無(wú)需對(duì)硬什系統(tǒng)作出大的改變,如多協(xié)議轉(zhuǎn)換器、CAN(Control Area Network)總線(xiàn)網(wǎng)關(guān)、以太網(wǎng)關(guān)、各種工業(yè)控制應(yīng)用等。并在具體的設(shè)計(jì)實(shí)踐中,總結(jié)出了嵌入式系統(tǒng)硬件平臺(tái)的設(shè)計(jì)原則及設(shè)計(jì)方法。 2.完成了基于CPLD的PCI橋接芯片的同什設(shè)計(jì),在ARM硬件平臺(tái)上成功擴(kuò)展了PCI設(shè)備,成功解決了ARM處理器和PCI從設(shè)備之間通訊的問(wèn)題。 3.完成了對(duì)所開(kāi)發(fā)的嵌入式系統(tǒng)硬件平臺(tái)的測(cè)試工作,完成了基于AT89C51的PCI測(cè)試卡軟硬件設(shè)計(jì)。基于此測(cè)試卡,可以實(shí)現(xiàn)對(duì)系統(tǒng)中的PCI通訊功能進(jìn)行有效測(cè)試,以保證整個(gè)硬件系統(tǒng)正常、高效、穩(wěn)定地運(yùn)行。本系統(tǒng)的設(shè)計(jì)完成,使其可以作為嵌入式應(yīng)用的二次開(kāi)發(fā)或?qū)嶒?yàn)平臺(tái),用于工業(yè)產(chǎn)品開(kāi)發(fā)及高校相關(guān)專(zhuān)業(yè)的實(shí)踐教學(xué)。
標(biāo)簽: CPLD ARM 擴(kuò)展 嵌入式系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-05-22
上傳用戶(hù):sztfjm
GPS技術(shù)在導(dǎo)航、定位及精確打擊等方面產(chǎn)生了重要影響,已經(jīng)廣泛地應(yīng)用在各種武器平臺(tái)上。但是,在干擾環(huán)境下也顯現(xiàn)出許多問(wèn)題。由于其到達(dá)地球表面的信號(hào)極其微弱(-160dBW),在現(xiàn)在復(fù)雜的電磁環(huán)境中容易受到干擾,尤其是C/A碼信號(hào)更易受到干擾,并且隨著導(dǎo)航戰(zhàn)的發(fā)展對(duì)GPS的抗干擾已成為爭(zhēng)取導(dǎo)航資源的有效措施。因此,研究干擾環(huán)境下的GPS接收機(jī)設(shè)計(jì)具有重要意義。 本文首先簡(jiǎn)要介紹了GPS信號(hào)的結(jié)構(gòu)及構(gòu)成,通過(guò)對(duì)GPS信號(hào)特征以及接收機(jī)抗干擾能力的分析,結(jié)合干擾對(duì)接收機(jī)的作用方式及效果,確定GPS最易受的干擾類(lèi)型為阻塞式干擾,然后針對(duì)這種干擾類(lèi)型提出了一種有效的抗干擾技術(shù)-----自適應(yīng)調(diào)零天線(xiàn)技術(shù)。接下來(lái),著重研究了GPS接收機(jī)在此抗干擾技術(shù)前提下的若干抗干擾方法,并對(duì)其進(jìn)行了詳細(xì)的分析和討論。 研究過(guò)程中,通過(guò)對(duì)最佳化準(zhǔn)則和空域自適應(yīng)濾波的理解,首先對(duì)不同天線(xiàn)陣列結(jié)構(gòu)進(jìn)行了性能仿真和比較分析,然后在對(duì)稱(chēng)圓形天線(xiàn)陣列的基礎(chǔ)上對(duì)空域自適應(yīng)算法進(jìn)行了仿真分析,針對(duì)其自由度有限的問(wèn)題接著對(duì)空時(shí)濾波方法做了詳細(xì)討論,在7元對(duì)稱(chēng)圓形陣列的基礎(chǔ)上仿真說(shuō)明了二者各自的優(yōu)缺點(diǎn)。考慮到實(shí)際的干擾環(huán)境和本課題研究的初期階段,因此選用了適合本課題干擾環(huán)境的空域?yàn)V波方法,并對(duì)其自適應(yīng)算法進(jìn)行了適當(dāng)?shù)母倪M(jìn),使得其抗干擾性能獲得了一定程度的改善。 最后,詳細(xì)說(shuō)明了該接收機(jī)抗干擾模塊的FPGA實(shí)現(xiàn)原理。詳細(xì)給出了頂層及各子模塊的設(shè)計(jì)流程與RTL視圖,實(shí)驗(yàn)結(jié)果驗(yàn)證了該算法的有效性。
標(biāo)簽: FPGA GPS 接收機(jī) 天線(xiàn)陣列
上傳時(shí)間: 2013-06-03
上傳用戶(hù):xfbs821
本論文介紹了毫米波通信系統(tǒng)中常用的上變頻方案和調(diào)制方式,比較了它們的性能和特點(diǎn),最終在發(fā)射系統(tǒng)中選擇了DQPSK調(diào)制方式。提出了一種利用數(shù)字上變頻技術(shù)進(jìn)行基帶信號(hào)的數(shù)字域上變頻調(diào)制的方法。系統(tǒng)設(shè)計(jì)采用了現(xiàn)場(chǎng)可編程邏輯器件FPGA和通用正交上變頻器AD9857相結(jié)合的方案。 本設(shè)計(jì)硬件平臺(tái)以AD公司的AD9857為核心,在數(shù)字域完成了基帶數(shù)字信號(hào)內(nèi)插濾波、正交調(diào)制、D/A變換等功能;選用ALTERA公司的Cyclone系列EPlC6Q240C8完成了基帶數(shù)字信號(hào)的處理,并實(shí)現(xiàn)了對(duì)AD9857的控制。軟件部分,應(yīng)用Quartus Ⅱ和硬件描述語(yǔ)言VHDL在FPGA中完成了基帶數(shù)字信號(hào)處理模塊(串并轉(zhuǎn)換模塊、差分編碼模塊)和與AD9857的通信模塊(串口通信模塊、并口通信模塊)的設(shè)計(jì),并進(jìn)行了仿真,仿真結(jié)果達(dá)到了設(shè)計(jì)要求。整個(gè)系統(tǒng)實(shí)現(xiàn)了在70MHz中頻載波上的DQPSK調(diào)制。系統(tǒng)具有結(jié)構(gòu)簡(jiǎn)單,控制靈活,頻率分辨率高,頻率變化速率高等優(yōu)點(diǎn)。
上傳時(shí)間: 2013-07-18
上傳用戶(hù):qoovoop
頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域,目前,常用的頻率合成技術(shù)有直接頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數(shù)字化的DDS技術(shù)由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩(wěn)定度高等優(yōu)點(diǎn)而成為現(xiàn)代頻率合成技術(shù)中的佼佼者。隨著數(shù)字集成電路、微電子技術(shù)和EDA技術(shù)的深入研究,DDS技術(shù)得到了飛速的發(fā)展。 DDS是把一系列數(shù)字量化形式的信號(hào)通過(guò)D/A轉(zhuǎn)換形成模擬量形式的信號(hào)的合成技術(shù)。主要是利用高速存儲(chǔ)器作查尋表,然后通過(guò)高速D/A轉(zhuǎn)換產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其它任意波形)。一個(gè)典型的DDS系統(tǒng)應(yīng)包括以下三個(gè)部分:相位累加器可以時(shí)鐘的控制下完成相位的累加;相位一幅度碼轉(zhuǎn)換電路一般由ROM實(shí)現(xiàn);D/A轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號(hào)。 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專(zhuān)用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。本論文主要討論了如何利用FPGA來(lái)實(shí)現(xiàn)一個(gè)DDS系統(tǒng),該DDS系統(tǒng)的硬件結(jié)構(gòu)是以FPGA為核心實(shí)現(xiàn)的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實(shí)現(xiàn)DDS技術(shù)的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎(chǔ)知識(shí)如結(jié)構(gòu)特點(diǎn)、開(kāi)發(fā)流程、使用工具等;隨后介紹了利用FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)、優(yōu)化方法等。重點(diǎn)介紹DDS技術(shù)在FPGA中的實(shí)現(xiàn)方法,給出了部分VHDL源程序。采用該方法設(shè)計(jì)的DDS系統(tǒng)可以很容易地嵌入到其他系統(tǒng)中而不用外接專(zhuān)用DDS芯片,具有高性能、高性?xún)r(jià)比,電路結(jié)構(gòu)簡(jiǎn)單等特點(diǎn);接著對(duì)輸出信號(hào)頻譜進(jìn)行了分析,特別是對(duì)信號(hào)的相位截?cái)嗾`差和幅度量化誤差進(jìn)行了詳細(xì)的討論,由此得出了改善系統(tǒng)性能的幾種方法;最后給出硬件實(shí)物照片和測(cè)試結(jié)果,并對(duì)此作了一定的分析。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):yx007699
LabVIEW與Excel的通信方法 Communication Method between LabVIEW and Excel
上傳時(shí)間: 2013-07-08
上傳用戶(hù):D&L37
圖像采集系統(tǒng)是數(shù)字圖像信號(hào)處理過(guò)程中不可缺少的重要部分,它將前端相機(jī)所捕獲的模擬信號(hào)轉(zhuǎn)化為數(shù)字信號(hào),或者直接從數(shù)字相機(jī)中獲取數(shù)字信號(hào),然后通過(guò)高速的計(jì)算機(jī)總線(xiàn)傳回計(jì)算機(jī),憑借計(jì)算機(jī)的強(qiáng)大的運(yùn)算、數(shù)據(jù)存儲(chǔ)與處理等操作能力,可以方便快捷地對(duì)信號(hào)進(jìn)行分析處理,具有人機(jī)友好、功能靈活、可移植性強(qiáng)等優(yōu)點(diǎn)。隨著對(duì)數(shù)據(jù)傳送速度要求的提高,PCI總線(xiàn)以其高的數(shù)據(jù)傳輸率,即插即用,低功耗等眾多優(yōu)點(diǎn),得到廣泛的應(yīng)用。本文針對(duì)PCI總線(xiàn)接口電路使用的廣泛性,介紹了PLX公司橋接芯片PCI9054主模式的工作原理和中斷機(jī)制,采用可編程邏輯器件FPGA實(shí)現(xiàn)與PCI9054的本地接口的信號(hào)轉(zhuǎn)換,給出了邏輯實(shí)現(xiàn)方案和仿真圖。本文針對(duì)FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對(duì)每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過(guò)程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對(duì)系統(tǒng)的仿真結(jié)果和測(cè)試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。在文章的軟件設(shè)計(jì)部分介紹了WinDriver驅(qū)動(dòng)開(kāi)發(fā)工具,利用WinDriver工具,在WindowsXP系統(tǒng)下實(shí)現(xiàn)設(shè)備的驅(qū)動(dòng)程序開(kāi)發(fā),完成主模式數(shù)據(jù)傳輸和設(shè)備中斷的功能。
標(biāo)簽: PCI 總線(xiàn) 圖像采集 卡的設(shè)計(jì)
上傳時(shí)間: 2013-06-03
上傳用戶(hù):com1com2
隨著電力電子變流技術(shù)的不斷發(fā)展,各種先進(jìn)的控制技術(shù)層出不窮??刂破饕矎倪^(guò)去的模擬電路時(shí)代逐漸進(jìn)入到全數(shù)字控制時(shí)代。但是MCU/DSP等通用控制器本身串行程序流工作模式的限制,在實(shí)現(xiàn)復(fù)雜算法時(shí)往往難以滿(mǎn)足系統(tǒng)要求的快速性與實(shí)時(shí)性的要求,F(xiàn)PGA的出現(xiàn)為解決這個(gè)問(wèn)題提供了一個(gè)新的方向。 本文首先對(duì)三相PWM整流器系統(tǒng)進(jìn)行了研究。在查閱大量國(guó)內(nèi)外文獻(xiàn)資料的基礎(chǔ)上,對(duì)整流器及其控制器的國(guó)內(nèi)外發(fā)展現(xiàn)狀及研究趨勢(shì)做了詳細(xì)的研究,并對(duì)課題研究的意義有了更深入的認(rèn)識(shí)。接下來(lái)對(duì)三相電壓型整流器的拓?fù)浣Y(jié)構(gòu)、數(shù)學(xué)模型、整流器的控制技術(shù)進(jìn)行了分析。文中所采用的滯環(huán)電流控制算法具有結(jié)構(gòu)簡(jiǎn)單,電流響應(yīng)速度快,不依賴(lài)系統(tǒng)參數(shù),系統(tǒng)魯棒性好的特點(diǎn)。運(yùn)用matlab仿真軟件,對(duì)該控制方法進(jìn)行了仿真。然后對(duì)FPGA的發(fā)展歷程、應(yīng)用、分類(lèi)、開(kāi)發(fā)工具、語(yǔ)言等內(nèi)容進(jìn)行了介紹。最后對(duì)滯環(huán)控制算法進(jìn)行了模塊劃分,將其劃分為PI算法模塊,限幅與指令電流生成模塊,滯環(huán)比較模塊,PWM脈沖生成及死區(qū)保護(hù)模塊,AD控制及數(shù)據(jù)儲(chǔ)存模塊,并在Quartus II軟件環(huán)境下,使用VHDL語(yǔ)言通過(guò)編程實(shí)現(xiàn)模塊化設(shè)計(jì)。實(shí)踐證明,采用FPGA來(lái)實(shí)現(xiàn)PWM整流器控制算法是可行的。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):Ruzzcoy
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1