亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

邏輯分析儀

邏輯分析儀是分析數(shù)字系統(tǒng)邏輯關系的儀器。邏輯分析儀是屬于數(shù)據(jù)域測試儀器中的一種總線分析儀,即以總線(多線)概念為基礎,同時對多條數(shù)據(jù)線上的數(shù)據(jù)流進行觀察和測試的儀器,這種儀器對復雜的數(shù)字系統(tǒng)的測試和分析十分有效。邏輯分析儀是利用時鐘從測試設備上采集和顯示數(shù)字信號的儀器,最主要作用在于時序判定。由于邏輯分析儀不像示波器那樣有許多電壓等級,通常只顯示兩個電壓(邏輯1和0),因此設定了參考電壓后,邏輯分析儀將被測信號通過比較器進行判定,高于參考電壓者為High,低于參考電壓者為Low,在High與Low之間形成數(shù)字波形。[1]
  • 基于FPGA的LED視頻顯示控制系統(tǒng)的設計.rar

    LED顯示屏是LED點陣模塊或者像素單元組成的平面顯示屏幕。自從誕生以來,以其亮度高、視角廣、壽命長、性價比高的特點,在交通、廣告、新聞發(fā)布、體育比賽、電子景觀等領域得到了廣泛應用。 LED顯示屏控制器作為控制LED屏顯示圖像、數(shù)據(jù)的關鍵,是整個LED視頻顯示系統(tǒng)的核心。本文研究的是對全彩色同步LED屏的控制,控制LED屏同步顯示在上位機顯示系統(tǒng)中某固定位置處的圖像。根據(jù)已有的LED顯示屏及其驅(qū)動器的特點,提出了一種可行的方案并進行了設計。系統(tǒng)主要分為兩個部分:視頻信號的獲取,視頻信號的處理。 經(jīng)過分析比較,決定從顯卡的DVI接口獲得視頻源,視頻源經(jīng)過DVI解碼芯片TFP401A的解碼后,可以獲得圖像的數(shù)字信息,這些信息包括紅、綠、藍三基色的數(shù)據(jù)以及行同步、場同步、使能等控制信號。這些信號將在視頻信號處理模塊中被使用。 信號處理模塊在接收視頻信號源后,對數(shù)據(jù)進行處理,最后輸出數(shù)據(jù)給驅(qū)動電路。在信號處理模塊中,采用了可編程邏輯器件FPGA來完成。可編程邏輯器件具有高集成度、高速度、高可靠性、在線可編程(ISP)等特點,所以特別適合于本設計。利用FPGA的可編程性,在FPGA內(nèi)部劃分了各個小模塊,各小模塊中通過少量的信號進行聯(lián)系,這樣就將比較大的系統(tǒng)轉(zhuǎn)化成許多小的系統(tǒng),使得設計更加簡單,容易驗證。本文分析了驅(qū)動電路所需要的數(shù)據(jù)的特點,全彩色灰度級的實現(xiàn)方式,決定把系統(tǒng)劃分為視頻源截取、RGB格式轉(zhuǎn)化、位平面分離、讀SRAM地址發(fā)生器、寫SRAM地址發(fā)生器、讀寫SRAM選擇控制器、灰度實現(xiàn)等模塊。 最后利用示波器和SignalTap II邏輯分析儀等工具,對系統(tǒng)進行了聯(lián)合調(diào)試。改進了時序、優(yōu)化了布局布線,使得系統(tǒng)性能得到了良好的改善。 在分析了所需要的資源的基礎上,課題決定采用Altera的Cyclone EP1C12 FPGA設計視頻信號處理模塊,在Quartus II和modelsim平臺下,用Verilog HDL語言開發(fā)。

    標簽: FPGA LED 視頻顯示

    上傳時間: 2013-05-19

    上傳用戶:玉簫飛燕

  • 基于FPGA的電力系統(tǒng)諧波檢測裝置的研制.rar

    隨著社會的發(fā)展,人們對電力需求特別是電能質(zhì)量的要求越來越高。但由于非線性負荷大量使用,卻帶來了嚴重的電力諧波污染,給電力系統(tǒng)安全、穩(wěn)定、高效運行帶來嚴重影響,給供用電設備造成危害。如何最大限度的減少諧波造成的危害,是目前電力系統(tǒng)領域極為關注的問題。諧波檢測是諧波研究中重要分支,是解決其它相關諧波問題的基礎。因此,對諧波的檢測和研究,具有重要的理論意義和實用價值。 目前使用的電力系統(tǒng)諧波檢測裝置,大多基于微處理器設計。微處理器是作為整個系統(tǒng)的核心,它的性能高低直接決定了產(chǎn)品性能的好壞。而這種微處理器為主體構(gòu)成的應用系統(tǒng),存在效率低、資源利用率低、程序指針易受干擾等缺點。由于微電子技術(shù)的發(fā)展,特別是專用集成電路ASIC(ApplicationSpecificIntegratedCircuit)設計技術(shù)的發(fā)展,使得設計電力系統(tǒng)諧波檢測專用的集成電路成為可能,同時為諧波檢測裝置的硬件設計提供了一個新的發(fā)展途徑。本文目標就是設計電力系統(tǒng)諧波檢測專用集成電路,從而可以實現(xiàn)對電力系統(tǒng)諧波的高精度檢測。采用專用集成電路進行諧波檢測裝置的硬件設計,具有體積小,速度快,可靠性高等優(yōu)點,由于應用范圍廣,需求量大,電力系統(tǒng)諧波檢測專用集成電路具有很好的應用前景。 本文首先介紹了國內(nèi)外現(xiàn)行諧波檢測標準,調(diào)研了電力系統(tǒng)諧波檢測的發(fā)展趨勢;隨后根據(jù)裝置的功能需求,特別是依據(jù)其中諧波檢測國標參數(shù)的測量算法,為系統(tǒng)選定了基于FPGA的SOPC設計方案。 本文分析了電力系統(tǒng)諧波檢測專用集成電路的功能模型,對專用集成電路進行了模塊劃分。定義了各模塊的功能,并研究了模塊間的連接方式,給出了諧波檢測專用集成電路的并行結(jié)構(gòu)。設計了基于FPGA的諧波檢測專用集成電路設計和驗證的硬件平臺。配合專用集成電路的電子設計自動化(EDA)工具構(gòu)建了智能監(jiān)控單元專用集成電路的開發(fā)環(huán)境。 在進行FPGA具體設計時,根據(jù)待實現(xiàn)功能的不同特點,分為用戶邏輯區(qū)域和Nios處理器模塊兩個部分。用戶邏輯區(qū)域控制A/D轉(zhuǎn)換器進行模擬信號的采樣,并對采樣得到的數(shù)字量進行諧波分析等運算。然后將結(jié)果存入片內(nèi)的雙口RAM中,等待Nios處理器的訪問。Nios處理器對數(shù)據(jù)處理模塊的結(jié)果進一步處理,得到其各自對應的最終值,并將結(jié)果通過串行通信接口發(fā)送給上位機。 最后,對設計實體進行了整體的編譯、綜合與優(yōu)化工作,并通過邏輯分析儀對設計進行了驗證。在實驗室條件下,對監(jiān)測指標的運算結(jié)果進行了實驗測量,實驗結(jié)果表明該監(jiān)測裝置滿足了電力系統(tǒng)諧波檢測的總體要求。

    標簽: FPGA 電力系統(tǒng) 諧波檢測

    上傳時間: 2013-04-24

    上傳用戶:yw14205

  • 基于FPGA的SCI串行通信接口的研究與實現(xiàn).rar

    國家863項目“飛行控制計算機系統(tǒng)FC通信卡研制”的任務是研究設計符合CPCI總線標準的FC通信卡。本課題是這個項目的進一步引伸,用于設計SCI串行通信接口,以實現(xiàn)環(huán)上多計算機系統(tǒng)間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進行研究與實現(xiàn)。論文先概述SCI協(xié)議,接著對SCI串行通信接口的兩個模塊:SCI節(jié)點模型模塊和CPCI總線接口模塊的功能和實現(xiàn)進行了詳細的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進程、旁路FIFO、接受和發(fā)送存儲器、地址解碼、MUX。在SCI節(jié)點模型的實現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實現(xiàn)主機之間的高速串行通信,并利用Aurora IP核實現(xiàn)了Aurora鏈路層協(xié)議;設計一個同步FIFO實現(xiàn)旁路FIFO;利用FPGA上的塊RAM實現(xiàn)發(fā)送和接收存儲器;中斷進程、地址解碼和多路復合分別在控制邏輯中實現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個部分。本課題中,采用FPGA+PCI軟核的方法來實現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負責對PCI核進行配置,得到用戶需要的PCI核;用戶邏輯模塊負責實現(xiàn)整個通信接口具體的內(nèi)部邏輯功能;并引入中斷機制來提高SCI通信接口與主機之間數(shù)據(jù)交換的速率。 設計選用硬件描述語言VerilogHDL和VHDL,在開發(fā)工具Xilinx ISE7.1中完成整個系統(tǒng)的設計、綜合、布局布線,利用Modelsim進行功能及時序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動程序,用VC++6.0編寫相應的測試應用程序。最后,將FPGA設計下載到FC通信卡中運行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對設計進行驗證,運行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進一步完善的地方。

    標簽: FPGA SCI 串行通信接口

    上傳時間: 2013-04-24

    上傳用戶:竺羽翎2222

  • 基于USB2.0的FPGA配置接口及實驗開發(fā)評估板設計與實現(xiàn).rar

    信號與信息處理是信息科學中近幾年來發(fā)展最為迅速的學科之一,隨著片上系統(tǒng)(SOC,System On Chip)時代的到來,FPGA正處于革命性數(shù)字信號處理的前沿。基于FPGA的設計可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復制、元器件和開發(fā)成本進一步降低、開發(fā)時間也大大縮短等優(yōu)點。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發(fā)設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術(shù),完成了FPGA配置接口電路及實驗開發(fā)板的設計與實現(xiàn)。作者在充分理解IEEE1149.1標準和USB技術(shù)原理的基礎上,針對Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對其內(nèi)部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發(fā)實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調(diào)試,完成測試與驗證,實現(xiàn)了對Altera系列PLD的配置功能及實驗開發(fā)板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現(xiàn)有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產(chǎn)權(quán)嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發(fā)設計的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發(fā)板與其同類產(chǎn)品相比有較強的競爭力。

    標簽: FPGA USB 2.0

    上傳時間: 2013-04-24

    上傳用戶:lingduhanya

  • 基于FPGAHDL的隨機讀寫I2C串行總線接口電路設計.rar

    I2C(Inter Integrated Circuits)是Philips公司開發(fā)的用于芯片之間連接的串行總線,以其嚴格的規(guī)范、卓越的性能、簡便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應用并受到普遍的歡迎。 現(xiàn)場可編程門陣列(FPGA)設計靈活、速度快,在數(shù)字專用集成電路的設計中得到了廣泛的應用。本論文主要討論了如何利用Verilog/FPGA來實現(xiàn)一個隨機讀/寫的I2C接口電路,實現(xiàn)與外圍I2C接口器件E2PROM進行數(shù)據(jù)通信,實現(xiàn)讀、寫等功能,傳輸速率實現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進行仿真,在Xilinx公司的ISE9.li開發(fā)平臺上進行了下載,搭建外圍電路,用Agilem邏輯分析儀進行數(shù)據(jù)采集,分析測試結(jié)果。 首先,介紹了微電子設計的發(fā)展概況以及設計流程,重點介紹了HDL/FPGA的設計流程。其次,對I2C串行總線進行了介紹,重點說明了總線上的數(shù)據(jù)傳輸格式并對所使用的AT24C02 E2PROM存儲器的讀/寫時序作了介紹。第三,基于Verilog _HDL設計了隨機讀/寫的I2C接口電路、測試模塊和顯示電路;接口電路由同步有限狀態(tài)機(FSM)來實現(xiàn);測試模塊首先將數(shù)據(jù)寫入到AT24C02的指定地址,接著將寫入的數(shù)據(jù)讀出,并將兩個數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r序,從而驗證電路設計的正確性。最后,論文對所取得的研究成果進行了總結(jié),并展望了下一步的工作。

    標簽: FPGAHDL I2C 隨機

    上傳時間: 2013-06-27

    上傳用戶:liuchee

  • 基于FPGA的PCI總線圖像采集卡的設計與實現(xiàn).rar

    圖像采集系統(tǒng)是數(shù)字圖像信號處理過程中不可缺少的重要部分,它將前端相機所捕獲的模擬信號轉(zhuǎn)化為數(shù)字信號,或者直接從數(shù)字相機中獲取數(shù)字信號,然后通過高速的計算機總線傳回計算機,憑借計算機的強大的運算、數(shù)據(jù)存儲與處理等操作能力,可以方便快捷地對信號進行分析處理,具有人機友好、功能靈活、可移植性強等優(yōu)點。隨著對數(shù)據(jù)傳送速度要求的提高,PCI總線以其高的數(shù)據(jù)傳輸率,即插即用,低功耗等眾多優(yōu)點,得到廣泛的應用。本文針對PCI總線接口電路使用的廣泛性,介紹了PLX公司橋接芯片PCI9054主模式的工作原理和中斷機制,采用可編程邏輯器件FPGA實現(xiàn)與PCI9054的本地接口的信號轉(zhuǎn)換,給出了邏輯實現(xiàn)方案和仿真圖。本文針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結(jié)果。同時,文中還在其它章節(jié)詳細介紹了系統(tǒng)的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。在文章的軟件設計部分介紹了WinDriver驅(qū)動開發(fā)工具,利用WinDriver工具,在WindowsXP系統(tǒng)下實現(xiàn)設備的驅(qū)動程序開發(fā),完成主模式數(shù)據(jù)傳輸和設備中斷的功能。

    標簽: FPGA PCI 總線

    上傳時間: 2013-06-09

    上傳用戶:

  • 基于FPGA的高速IIR數(shù)字濾波器設計與實現(xiàn).rar

    數(shù)字濾波器是現(xiàn)代數(shù)字信號處理系統(tǒng)的重要組成部分之一。ⅡR數(shù)字濾波器又是其中非常重要的一類慮波器,因其可以較低的階次獲得較高的頻率選擇特性而得到廣泛應用。 本文研究了ⅡR數(shù)字濾波器的常用設計方法,在分析各種ⅡR實現(xiàn)結(jié)構(gòu)的基礎上,利用MATLAB針對并聯(lián)型結(jié)構(gòu)的ⅡR數(shù)字濾波器做了多方面的仿真,從理論分析和仿真情況確定了所要設計的ⅡR數(shù)字濾波器的實現(xiàn)結(jié)構(gòu)以及中間數(shù)據(jù)精度。然后基于FPGA的結(jié)構(gòu)特點,研究了ⅡR數(shù)字濾波器的FPGA設計與實現(xiàn),提出應用流水線技術(shù)和并行處理技術(shù)相結(jié)合的方式來提高ⅡR數(shù)字濾波器處理速度的方法,同時又從ⅡR數(shù)字濾波器的結(jié)構(gòu)特性出發(fā),提出利用ⅡR數(shù)字濾波器的分解技術(shù)來改善ⅡR濾波器的設計。在ⅡR實現(xiàn)方面,本文采用Verilog HDL語言編寫了相應的硬件實現(xiàn)程序,將內(nèi)置SignalTap Ⅱ邏輯分析器的ⅡR設計下載到FPGA芯片,并利用Altera公司的SignalTap Ⅱ邏輯分析儀進行了定性測試,同時利用HP頻譜儀進行定性與定量的觀測,仿真與實驗測試結(jié)果表明設計方法正確有效。

    標簽: FPGA IIR 數(shù)字

    上傳時間: 2013-04-24

    上傳用戶:rockjablew

  • 基于FPGA的HDB3編譯碼設計.rar

    一般由信源發(fā)出的數(shù)字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產(chǎn)生碼間干擾進而直接影響傳輸?shù)目煽啃裕蚨獙ζ溥M行編碼以便傳輸。傳統(tǒng)的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路復雜。FPGA(現(xiàn)場可編程門陣列)作為一種新興的可編程邏輯器件,具有較高的集成度,能將編解碼電路集成在一片芯片上,而HDB3碼(三階高密度雙極性碼)具有解碼規(guī)則簡單,無直流,低頻成份少,可打破長連0和提取同步方便等優(yōu)點。基于上述情況,本文提出了基于FPGA的}tDB3編譯碼設計方案。 該研究的總體設計方案包括用MATLAB進行HDB3編譯碼算法的驗證,基于FPGA的HDB3碼編譯碼設計與仿真,結(jié)果分析與比較三大部分。為了保證該設計的可靠性,首先是進行編譯碼的算法驗證;其次通過在FPGA的集成設計環(huán)境QuartusⅡ軟件中完成HDB3碼的編譯、綜合、仿真等步驟,通過下載電纜下載到特定的FPGA芯片上,用邏輯分析儀進行時序仿真;最后將算法驗證結(jié)果與仿真結(jié)果作一對比,分析該研究的可行性與可靠性。 研究表明,基于FPGA的HDB3編譯碼設計具有體積小,譯碼簡單,編程靈活,集成度高,可靠等優(yōu)點。

    標簽: FPGA HDB3 編譯碼

    上傳時間: 2013-05-26

    上傳用戶:teddysha

  • 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設計與實現(xiàn).rar

    數(shù)據(jù)采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達系統(tǒng)以及無線基站系統(tǒng)中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設計SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設計方案及實現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設計,并且使系統(tǒng)具有了較高的可適應性、可擴展性和可調(diào)試性。 在時序數(shù)字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計數(shù)器等,能夠方便的完成對系統(tǒng)輸入輸出時鐘的精確控制以及根據(jù)系統(tǒng)需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內(nèi)存儲器。可根據(jù)系統(tǒng)需要隨時進行設置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實現(xiàn)了對這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統(tǒng)整個傳輸過程中數(shù)據(jù)的正確性和時序性,并極大的降低了用常規(guī)儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結(jié)果。同時,文中還在其它章節(jié)詳細介紹了系統(tǒng)的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。

    標簽: FPGA 控制 高速數(shù)據(jù)

    上傳時間: 2013-07-09

    上傳用戶:sdfsdfs

  • 8位MCU架構(gòu)研究及基于FPGA的IP驗證平臺實現(xiàn)

    本文首先介紹了主流8位MCU(微控制器)的通用架構(gòu),通過比較分析主流國際MCU半導體供應商的MCU產(chǎn)品,結(jié)合作者在德國英飛凌公司的項目實踐,分析了英飛凌XC866系列8位MCU的架構(gòu)特點和功能特性。在此基礎上,介紹了該MCU芯片的系統(tǒng)集成方法,以及組成模塊的架構(gòu)和功能。 LlN協(xié)議是當前廣泛應用的車載局部互連協(xié)議,作為英飛凌XC866MCU上很關鍵的一個外圍IP,本論文在介紹了MCU架構(gòu)基礎上,設計實現(xiàn)了LlN控制器。LIN協(xié)議是UART在數(shù)據(jù)鏈路層上的擴展,其關鍵是LlN協(xié)議數(shù)據(jù)鏈路層的檢測實現(xiàn)。本文給出了一種可靠,高效的協(xié)議檢測機制,從而使軟件和硬件更好配合工作完成協(xié)議檢測。在完成LlN控制器設計后,本文結(jié)合了XC866ADC的架構(gòu),介紹了ADC模擬和系統(tǒng)的數(shù)字接口概念和實現(xiàn)要點,介紹了如何考慮分析選擇合理的數(shù)字接口方案。論文最后以XC866的系統(tǒng)架構(gòu)為基礎,提出了一種高效的基于FPGA的IP原型驗證平臺方案,并以LlN控制器作為驗證這一平臺的IP,在FPGA上成功的實現(xiàn)了驗證方案。論文同時介紹了從SOC設計向FPGA原型驗證轉(zhuǎn)換時的處理方法及工程經(jīng)驗,介紹了MCU及驗證平臺的測試平臺思想,以及基于FPGA原型和邏輯分析儀實時測試的MCU固件代碼覆蓋率測試方法。 目前8位MCU在中低端的應用越來越廣泛,特別是目前發(fā)展迅速的汽車電子和消費電子領域。因此對MCU架構(gòu)的不斷研究和提高,對更多面向應用領域的IP的研究和設計,以及如何更快速的實現(xiàn)芯片驗證將極大的推動MCU在各個領域的應用和推廣,將產(chǎn)生極大的經(jīng)濟和應用價值。

    標簽: FPGA MCU 8位 架構(gòu)

    上傳時間: 2013-07-14

    上傳用戶:李夢晗

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩一卡| 欧美日韩在线免费观看| 亚洲人成网站影音先锋播放| 亚洲高清一区二区三区| 在线观看视频亚洲| 亚洲一区二区成人在线观看| 久久久国产精品亚洲一区| 欧美极品影院| 国产在线精品成人一区二区三区| 亚洲二区视频| 欧美一区二区在线免费观看 | 在线观看成人一级片| 亚洲精品影视| 久久免费视频观看| 国产精品免费看| 亚洲视频精品在线| 欧美日韩美女| 一区二区激情视频| 欧美成人官网二区| 亚洲成人原创| 麻豆成人av| 影院欧美亚洲| 久久夜色撩人精品| 伊人春色精品| 麻豆成人综合网| 国产亚洲精品美女| 欧美亚洲免费高清在线观看| 欧美精品一区二区三区在线看午夜 | 欧美一区免费| 亚洲少妇诱惑| 亚洲天堂av高清| 国产精品av免费在线观看| 99国产精品一区| 欧美日韩国产小视频| 亚洲国产精品黑人久久久| 久久久亚洲精品一区二区三区| 国产亚洲欧美一区二区三区| 欧美一区二区三区四区高清| 国产欧美日本一区二区三区| 欧美一区日韩一区| 激情欧美一区| 欧美大片专区| 一区二区激情视频| 国产精品美女久久久| 欧美在线免费播放| 在线播放日韩| 欧美母乳在线| 午夜欧美大尺度福利影院在线看| 国产精品第13页| 久久精品欧美| 老牛嫩草一区二区三区日本 | 欧美日韩国产免费| 亚洲国产精品久久| 国产一区二区三区在线观看免费| 在线观看中文字幕不卡| 亚洲日韩第九十九页| 国产女人水真多18毛片18精品视频| 欧美日韩精品福利| 亚洲国产精品成人精品| 久久伊人一区二区| 国产精品一区二区男女羞羞无遮挡 | 欧美韩国一区| 国产精品xxxav免费视频| 国产精品video| 一区免费视频| 国产精品私房写真福利视频 | 国产一区二区激情| 国产精品国产a级| 国产精品久久久久国产a级| 国产精品久久二区二区| 国产欧美一区二区精品忘忧草| 美女999久久久精品视频| 亚洲视频一二三| 在线日本欧美| 国产精品免费电影| 欧美福利小视频| 久久久亚洲欧洲日产国码αv| 一个色综合av| 亚洲美女av在线播放| 黄色欧美日韩| 国产欧美日韩视频在线观看| 欧美顶级少妇做爰| 久久综合激情| 久久国产直播| 亚洲一区二区三区四区五区黄| 亚洲国产cao| 国内精品久久久久久久97牛牛| 国产精品久久久久影院色老大| 欧美久久影院| 欧美激情在线观看| 欧美成黄导航| 欧美国产一区二区在线观看| 久久精品国产精品| 久久精品国产69国产精品亚洲| 亚洲婷婷综合久久一本伊一区| 亚洲第一精品电影| 亚洲福利一区| 亚洲国产日韩在线| 亚洲激情在线激情| 亚洲第一色在线| 亚洲电影天堂av| 亚洲电影网站| 亚洲人体大胆视频| 99精品热视频| 亚洲一区亚洲二区| 午夜一区在线| 久久久人人人| 欧美黄色免费| 欧美精品在线一区二区| 欧美日韩一区二区三区在线看| 欧美日韩国产色站一区二区三区| 欧美激情一区在线观看| 欧美日韩国产另类不卡| 欧美精品三级日韩久久| 欧美日韩成人综合| 国产精品久久久久久久久搜平片 | 久久亚洲精品伦理| 久久人人爽国产| 欧美国产日韩一二三区| 欧美日韩高清区| 国产精品色午夜在线观看| 国产亚洲人成网站在线观看| 激情欧美日韩一区| 亚洲精品一区二| 亚洲一区3d动漫同人无遮挡| 欧美一区二区在线免费播放| 久久影视三级福利片| 欧美精品久久久久久久久老牛影院| 欧美日韩免费精品| 国产日韩欧美一区二区三区在线观看 | 欧美成人久久| 欧美日韩国产精品自在自线| 国产精品理论片| 国产视频亚洲| 99精品视频免费观看| 亚洲欧美国产另类| 欧美1区免费| 国产精品r级在线| 永久久久久久| 亚洲一区二区免费视频| 久久精品国产第一区二区三区最新章节| 久久躁日日躁aaaaxxxx| 欧美电影免费观看高清| 国产视频欧美| 一区二区三区日韩欧美精品| 久久青草福利网站| 国产精品草草| 最新日韩在线视频| 久久国产精品久久w女人spa| 欧美日韩一区二区三| 亚洲成人原创| 亚洲一区二区三区成人在线视频精品 | 久久精品国产久精国产一老狼| 女主播福利一区| 激情综合在线| 亚洲欧美偷拍卡通变态| 欧美日本国产视频| 亚洲春色另类小说| 性视频1819p久久| 欧美日韩综合网| 亚洲美女福利视频网站| 免费久久久一本精品久久区| 久久在线精品| 黄色成人av网站| 久久精品免费电影| 国产小视频国产精品| 亚洲欧美www| 国产精品爽黄69| 亚洲欧美一级二级三级| 国产精品v日韩精品v欧美精品网站 | 日韩一区二区精品葵司在线| 久久综合电影一区| 国产精品一二一区| 亚洲午夜久久久| 欧美日韩国产成人在线91| 亚洲福利在线观看| 久久精品夜色噜噜亚洲a∨| 国产曰批免费观看久久久| 亚洲少妇在线| 欧美日韩一级大片网址| 最新亚洲电影| 欧美成人免费网站| 日韩亚洲在线| 欧美日韩免费在线观看| 99综合精品| 国产精品美女999| 中国成人亚色综合网站| 欧美日韩在线视频一区二区| 亚洲欧美韩国| 国产一区二区三区奇米久涩 | 国产视频欧美| 久久精品在线播放| 亚洲高清不卡在线| 欧美日韩一区二区视频在线 | 亚洲欧美国产va在线影院| 国产欧美日韩不卡免费| 久久免费视频在线观看| 亚洲日本中文字幕区| 国产精品成人免费| 久久久久久亚洲精品杨幂换脸|