亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

遙控解碼

  • 正反轉可控直流電機

    正反轉可控直流電機

    標簽: 可控直流 電機

    上傳時間: 2014-01-08

    上傳用戶:d815185728

  • C語言和c++知識全解

    C語言和c++知識全解

    標簽: C語言

    上傳時間: 2013-11-15

    上傳用戶:llandlu

  • C語言趣味程序百例精解

    C語言趣味程序百例精解

    標簽: C語言 程序

    上傳時間: 2013-11-04

    上傳用戶:蒼山觀海

  • VB6.0動態加載ActiveX控件漫談

    熟悉VB的朋友對使用ActiveX控件一定不會陌生,眾多控件極大地方便了編程,但唯一的缺陷是不能動態加載控件,必須在設計時通過引用,將控件放置在窗體上。VB6.0已能夠解決該問題,只是幫助中沒有明確說明,并且沒有描述到一些關鍵功能,由于以前的版本中可以動態創建進程外服務:如果對象是外部可創建的,可在 Set 語句中用 New 關鍵字、CreateObject 或 GetObject 從部件外面將對象引用賦予變量。如果對象是從屬對象,則需使用高層對象的方法,在 Set 語句中指定一個對象引用:

    標簽: ActiveX 6.0 VB 動態加載

    上傳時間: 2014-01-26

    上傳用戶:taa123456

  • 力控注冊機

    力控注冊機

    標簽: 力控注冊機

    上傳時間: 2013-10-14

    上傳用戶:kinochen

  • STC-ISP下載編程燒錄軟件控件注冊工具

    STC-ISP下載編程燒錄軟件控件注冊工具。

    標簽: STC-ISP 編程 燒錄軟件

    上傳時間: 2014-12-31

    上傳用戶:jiangfire

  • 力控注冊機

    力控注冊機

    標簽: 力控注冊機

    上傳時間: 2013-11-24

    上傳用戶:wutong

  • STC-ISP下載編程燒錄軟件控件注冊工具

    STC-ISP下載編程燒錄軟件控件注冊工具。

    標簽: STC-ISP 編程 燒錄軟件

    上傳時間: 2013-11-11

    上傳用戶:hakim

  • Cadance Allegro16.6破解過程詳解

      Allegro16.6 破解過程詳解   1. 安裝 licensemanager ( 可以安裝到任何盤 ) ,最后問選擇 license 路徑時,單擊cancel ,然后finish ,安裝完成后重新啟動電腦。

    標簽: Cadance Allegro 16.6 破解

    上傳時間: 2013-11-11

    上傳用戶:sjb555

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種:   系統級(system):用高級語言結構實現設計模塊的外部性能的模型。   算法級(algorithm):用高級語言結構實現設計算法的模型。   RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。   一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能:   · 可描述順序執行或并行執行的程序結構。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環程序結構。   · 提供了可帶參數且非零延續時間的任務(task)程序結構。   · 提供了可定義新的操作符的函數結構(function)。   · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態模型。   Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2014-12-04

    上傳用戶:cppersonal

主站蜘蛛池模板: 开江县| 泗洪县| 民县| 泽州县| 乌拉特中旗| 榆树市| 江达县| 昌吉市| 汝州市| 洛扎县| 珠海市| 额尔古纳市| 昌都县| 和顺县| 望都县| 昌图县| 白朗县| 瓦房店市| 确山县| 连南| 南乐县| 乾安县| 沧州市| 阿勒泰市| 仁布县| 自贡市| 宣城市| 萝北县| 玉溪市| 开阳县| 临漳县| 白山市| 永和县| 镇远县| 鹿泉市| 罗田县| 洛扎县| 措勤县| 永善县| 平乐县| 阿拉善左旗|