J2me手機游戲捉鬼源代碼,聽著是不是很嚇人哦?附有JAR包,導入手機即可運行,部分資源文件可將JAR包解壓后拷貝出來。主要是在res目錄中。
上傳時間: 2017-07-24
上傳用戶:mpquest
FPGA的作用與簡介.pdf1. 什么是 FPGA ? 一個 FPGA 是一種包含有一個可重配置的門陣列邏輯電路矩陣的設備。通過配置, FPGA 的內部電路以一定方式相連接,從而創建了軟件應用的一個硬件實現。與處 理器不同,FPGA 使用專用硬件進行邏輯處理,而不具有操作系統。FPGA 在本質 上是完全并行的,故不同的處理操作不必競爭相同的資源。因此,增加額外的處理 時,應用某一部分的性能不會受影響。而且,多個控制循環可以以不同的速率在單 個 FPGA 設備上運行。基于 FPGA 的控制系統可以加強關鍵互鎖邏輯,也可以通 過設計防止操作人員強奪 I/O。然而,不同于擁有固定硬件資源的硬連接的印制電 路板(PCB)設計,基于 FPGA 的系統可以完全重新連接其內部電路,以支持控制 系統在現場部署后可以重新配置。FPGA 設備提供了專用硬件電路所特有的性能與 可靠性。 單個 FPGA 可以通過在單個集成電路(IC)芯片上集成數百萬個邏輯門以代替數 以千計的分立元件。一個 FPGA 芯片的內部資源包括一個被 I/O 組塊環圍的可配置 邏輯組塊(CLB)矩陣。在 FPGA 矩陣內,信號通過可編程的互連開關和連線傳遞。 CompactRIO 入門教程 2 CompactRIO 入 門 教 程 圖 2.FPGA 芯片的內部構造
標簽: fpga
上傳時間: 2022-02-18
上傳用戶:
LabView實用技巧系列視頻 -LabVIEW2009-2010破解工具 -LabView資料.zip 116.4MLabVIEW與機器人科技創新活動.zip 1.63GLabVIEW高級程序設計.zip 335.1MLabVIEW高級編程與虛擬儀器工程應用.zip 122.2MLabView寶典.zip 1.02GLabVIEW8.6中文版講解視頻(無聲音).rar 264.9MLabVIEW2010.rar 863.7MLabVIEW 程序設計基礎與提高.zip 544.5M清華版labview教程12.25.rar 1MVB6_OPC_Client.rar 17KB9.VI的可重入性.avi 68.5M8.控件的輸入與輸出轉換.avi 55.2M7.VI本地化.avi 72.2M6.條件結構的巧用.avi 133.6M5.數組和簇.avi 131.1M4.程序結構中的分支結構和順序結構.avi 69.8M3.程序結構中的循環結構.avi 88.2M23.制作不規則圖形的子VI圖標.avi 52.7M22.界面設計技巧2.avi 57.6M21.界面設計技巧1.avi 86.3M20.用戶界面設計5.avi 71.4M2.多態VI的創建.avi 82.8M19.用戶界面設計4.avi 41.3M18.用戶界面設計3.avi 51.2M17.用戶界面設計2.avi 56.3M16.用戶界面設計1.avi 36.1M15.波形圖表、波形圖和XY圖表.avi 63.5M14.列表框控件添加圖標.avi 84.9M13.在文件夾下直接創建新的VI.avi 72.5M12.控件板和函數板的使用.avi 80.5M11.自定義控件.avi 44.2M10.VI屬性(下).avi 95.7M10.VI屬性(上).avi 85.3M1.VI的創建.avi 68.3M
上傳時間: 2022-06-14
上傳用戶:
AT89C52是美國ATMEL,公司生產的低電壓,高性能CMOS 8位單片機,片內含8k bytes的可反復擦寫的Flash只讀程序存儲器和256 bytes的隨機存取數據存儲器(RAM),器件采用ATMEL公司的高密度、非易失性存儲技術生產,與標準MCS-51指令系統及8052產品引腳兼容,片內置通用8位中央處理器(CPU)和Flash存儲單元,功能強大AT89C52單片機適合于許多較為復雜控制應用場合主要性能參數:·與MCS-51產品指令和引腳完全兼容.8k字節可重擦寫Flash閃速存儲器.1000次擦寫周期靜態操作:OHz-24MHz·三級加密程序存儲器?256х8 hA部RAM?32編程1/0口線.3個16位定時/計數器?8個中斷源·程串行UART通道低功耗空閑和掉電模式·PO口:P0口是一組8位漏極開路型雙向1/0口,也即地址/數據總線復用口。作為輸出口用時,每位能吸收電流的方式驅動8個TTL邏輯門電路,對端口P0寫"1"時,可作為高阻抗輸入端用.在訪問外部數據存儲器或程序存儲器時,這組口線分時轉換地址(低8位)和數據總線復用,在訪問期間滋活內部上拉電阻.在Flash編程時,PO口接收指令字節,而在程序校驗時,輸出指令字節,校驗時,要求外接上拉電阻。
標簽: at89c52
上傳時間: 2022-06-19
上傳用戶:
自動計算兩個正態分佈的數據的重疊部分, 一般用來預估不良率
上傳時間: 2017-03-30
上傳用戶:refent
精選一個 uC/OS-II Porting 於一般業界使用之 MSP430F1132 開發板上任務調度的例程,於 app.c 內建構了一個可於此開發板上 Port 1.0 驅動 LED 閃爍任務工程,全例程於 IAR MSP430 V3.42A 下編譯,同時亦將此工程設好斷點可方便於 Simulator 內直接觀測 uC/OS 任務調度狀態.
上傳時間: 2015-12-14
上傳用戶:skfreeman
本文是以數位訊號處理器DSP(Digital Singal Processor)之核心架構為主體的數位式溫度控制器開發,而其主要分為硬體電路與軟體程式兩部分來完成。而就硬體電路來看分為量測電路模組、DSP周邊電路及RS232通訊模組、輸出模組三個部分,其中在輸出上可分為電流輸出、電壓輸出以及binary command給加熱驅動裝置, RS232 除了可以與PC聯絡外也可以與具有CPU的熱能驅動器做命令傳輸。在計畫中分析現有工業用加熱驅動裝置和溫度曲線的關係,並瞭解其控制情況。軟體方面即是溫控器之中央處理器程式,亦即DSP控制程式,其中包括控制理論、感測器線性轉換程式、I/O介面及通訊協定相關程式。在控制法則上,提出一個新的加熱體描述模型,然後以前饋控制為主並輔以PID控制,得到不錯的控制結果。
標簽: Processor Digital Singal DSP
上傳時間: 2013-12-24
上傳用戶:zjf3110
堆積(heap)是樹結構的第三種型態。堆積是一棵二元樹,其左右子樹節點的值均較其父母節點的值小。堆積的根節點值保證是該樹最大值。這中堆績稱為最大堆績。堆積的子樹可擺在左邊當左子樹,也可擺在右邊當右子樹,因此左右子樹俱有相同的性質。
上傳時間: 2017-05-30
上傳用戶:wkchong
在利益的驅使下,超限運輸在世界各地已成為了普遍現象。這給國家帶來了諸多經濟和社會問題。實踐證明動態稱重系統(WIM)能有效地抑制超限運輸,但同時也存在部分問題,這些問題的解決有賴于國家相關法規的出臺,也有賴于關鍵測量設備(WIM系統)性能的提高。 由于應變式稱重傳感器容易受到各種環境干擾,對環境適應性差,課題采用光纖Bragg光柵傳感器(FBG)作為稱重傳感器,它具有很強的抗干擾性,利于提高系統測量精度。使用光纖傳感器的關鍵是波長解調技術,本文在比較了幾種常見解調技術的前提下,結合課題的實際情況選用了基于F-P腔可調諧濾波解調方法,文章在分析該解調方法原理的基礎上,設計了解調器中的各個硬件電路模塊;此外,為了提高數據采集、傳輸的效率,文章還對數據緩沖電路進行了設計,在電路中引入了換體存儲及DMA傳輸技術。 鑒于動態稱重信號為短歷程信號并且包含各種各樣的噪聲,稱重算法的研究也是本課題要解決的重要內容。本文在分析了稱臺振動及已有先驗知識的基礎上,將小波分析、LM非線性擬合算法及殘差分析相結合應用在動態稱重系統中,為了驗證算法的有效性,利用MATLAB對實測數據進行了仿真分析,結果表明該算法能夠提高測量精度。 提高動態稱重系統性能指標的另一方面是提高系統運行的軟硬件平臺。課題采用的核心硬件為Xscale ARM平臺,處理器時鐘可高達400MHz;軟件上采用了多用戶、多任務的Linux操作系統平臺。文章對操作系統linux2.6進行了合適的配置,成功地將它移植到了課題的ARM平臺上,并且在此操作系統上設計了基于MiniGUI的人機交互界面及波長解調和數據緩沖電路的驅動程序。
上傳時間: 2013-07-26
上傳用戶:neibuzhuzu
針對調制樣式在不同環境下的變化,采用了FPGA部分動態可重構的新方法,通過對不同調制樣式信號的解調模塊的動態加載,來實現了不同環境下針對不同調制樣式的解調。這種方式比傳統的設計方式具有更高的靈活性、可擴展性,并減低了成本和功耗。該設計方案同時也介紹了FPGA部分動態可重構的概念和特點,可以對其它通信信號處理系統設計提供一定的參考。
上傳時間: 2013-11-11
上傳用戶:GeekyGeek