隨著科學技術的不斷發展,人們的生活水平的不斷提高,通信技術的不斷擴延,計算機已經涉及到各個不同的行業,成為人們生活、工作、學習、娛樂不可缺少的工具。而計算機主板作為計算機中非常重要的核心部件,其品質的好壞直接影響計算機整體品質的高低。因此在生產主板的過程中每一步都是要嚴格把關的,不能有絲毫的懈怠,這樣才能使其品質得到保證。 基于此,本文主要介紹電腦主板的SMT生產工藝流程和F/T(Function Test)功能測試步驟(F/T測試步驟以惠普H310機種為例)。讓大家了解一下完整的計算機主板是如何制成的,都要經過哪些工序以及如何檢測產品質量的。 本文首先簡單介紹了PCB板的發展歷史,分類,功能及發展趨勢,SMT及SMT產品制造系統,然后重點介紹了SMT生產工藝流程和F/T測試步驟。
上傳時間: 2013-11-02
上傳用戶:c12228
通過Xilinx Spartan-6 FPGA 的Multiboot特性,允許用戶一次將多個配置文件下載入Flash中,根據不同時刻的需求,在不掉電重啟的情況下,從中選擇一個來重配置FPGA,實現不同功能,提高器件利用率,增加系統安全性,降低系統成本。
標簽: Xilinx-Spartan MultiBoot FPGA
上傳時間: 2013-10-26
上傳用戶:wpwpwlxwlx
研究了一種采用FPGA將高清數字電視信號轉換為標清數字電視信號的方法,利用重采樣等技術降低了圖像中每行的有效像素和垂直行,完成了HD-SDI到SD-SDI的下變換。設計實現簡單,目前已運用于實際工程當中。
上傳時間: 2013-10-23
上傳用戶:mikesering
This application note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX and area optimizations in certain portions of the design. The design uses five AXI video direct memory access (VDMA) engines to simultaneously move 10 streams (five transmit video streams and five receive video streams), each in 1920 x 1080p format, 60 Hz refresh rate, and up to 32 data bits per pixel. Each VDMA is driven from a video test pattern generator (TPG) with a video timing controller (VTC) block to set up the necessary video timing signals. Data read by each AXI VDMA is sent to a common on-screen display (OSD) core capable of multiplexing or overlaying multiple video streams to a single output video stream. The output of the OSD core drives the DVI video display interface on the board. Performance monitor blocks are added to capture performance data. All 10 video streams moved by the AXI VDMA blocks are buffered through a shared DDR3 SDRAM memory and are controlled by a MicroBlaze™ processor. The reference system is targeted for the Virtex-6 XC6VLX240TFF1156-1 FPGA on the Xilinx® ML605 Rev D evaluation board
上傳時間: 2013-11-23
上傳用戶:shen_dafa
1986年以來,通用可重編程邏輯陣列(GAL)器件幾乎風靡整個可編程邏輯器件(PLD)市場。GAL以其高性能、高可靠性、可擦除及輸出邏輯結構可組態的特性,博得了廣大用戶的偏愛。就歷史而言,CAL是在其它 PLD器件的基礎上發展起來的。但是GAL不愧為目前最理想的PLD邏輯芯片。
上傳時間: 2014-01-09
上傳用戶:宋桃子
enter——選取或啟動 esc——放棄或取消 f1——啟動在線幫助窗口 tab——啟動浮動圖件的屬性窗口 pgup——放大窗口顯示比例 pgdn——縮小窗口顯示比例 end——刷新屏幕 del——刪除點取的元件(1個) ctrl+del——刪除選取的元件(2個或2個以上) x+a——取消所有被選取圖件的選取狀態 x——將浮動圖件左右翻轉 y——將浮動圖件上下翻轉 space——將浮動圖件旋轉90度 crtl+ins——將選取圖件復制到編輯區里 shift+ins——將剪貼板里的圖件貼到編輯區里 shift+del——將選取圖件剪切放入剪貼板里 alt+backspace——恢復前一次的操作 ctrl+backspace——取消前一次的恢復 crtl+g——跳轉到指定的位置 crtl+f——尋找指定的文字
上傳時間: 2013-11-01
上傳用戶:a296386173
本書全面詳細地介紹了工程制圖中的投影規律、形體的表達以及AutoCAD 2000 的基本功能和使用方法。針對計算機、電子類專業特點,著重介紹了二維平面圖形在實際工作中的應用,并介紹了與專業密切相關的內容,如塊的屬性信息的提取、AutoCAD 在弱電系統中的應用、圖標菜單的開發等,盡量使工程制圖與AutoCAD融合起來。 本教材具有較明顯的實用價值,將有助于學生專業理論的學習和應用技能的訓練和提高,可作為高等院校特別是高等職業院校工程類專業的教材,也可作為工程設計人員的參考書。
上傳時間: 2013-10-16
上傳用戶:金宜
阻抗匹配 阻抗匹配(Impedance matching)是微波電子學里的一部分,主要用于傳輸線上,來達至所有高頻的微波信號皆能傳至負載點的目的,不會有信號反射回來源點,從而提升能源效益。 大體上,阻抗匹配有兩種,一種是透過改變阻抗力(lumped-circuit matching),另一種則是調整傳輸線的波長(transmission line matching)。 要匹配一組線路,首先把負載點的阻抗值,除以傳輸線的特性阻抗值來歸一化,然后把數值劃在史密夫圖表上。 把電容或電感與負載串聯起來,即可增加或減少負載的阻抗值,在圖表上的點會沿著代表實數電阻的圓圈走動。如果把電容或電感接地,首先圖表上的點會以圖中心旋轉180度,然后才沿電阻圈走動,再沿中心旋轉180度。重覆以上方法直至電阻值變成1,即可直接把阻抗力變為零完成匹配。 由負載點至來源點加長傳輸線,在圖表上的圓點會沿著圖中心以逆時針方向走動,直至走到電阻值為1的圓圈上,即可加電容或電感把阻抗力調整為零,完成匹配.........
標簽: 阻抗匹配
上傳時間: 2013-10-20
上傳用戶:ZOULIN58
共模干擾和差模干擾是電子、 電氣產品上重要的干擾之一,它們 可以對周圍產品的穩定性產生嚴重 的影響。在對某些電子、電氣產品 進行電磁兼容性設計和測試的過程 中,由于對各種電磁干擾采取的抑 制措施不當而造成產品在進行電磁 兼容檢測時部分測試項目超標或通 不過EMC 測試,從而造成了大量人 力、財力的浪費。為了掌握電磁干 擾抑制技術的一些特點,正確理解 一些概念是十分必要的。共模干擾 和差模干擾的概念就是這樣一種重 要概念。正確理解和區分共模和差 模干擾對于電子、電氣產品在設計 過程中采取相應的抗干擾技術十分 重要,也有利于提高產品的電磁兼 容性。
上傳時間: 2013-11-05
上傳用戶:410805624
說明書文件
上傳時間: 2013-12-24
上傳用戶:zhaistone