基于FPGA的全數字鎖相環設計,內有設計過程和設計思想
標簽: FPGA 全數字 鎖相環
上傳時間: 2013-08-13
上傳用戶:fqscfqj
verilog編寫基于fpga的鑒相器模塊
標簽: verilog fpga 編寫 模塊
上傳時間: 2013-08-19
上傳用戶:18752787361
基于FPGA設計數字鎖相環,提出了一種由微分超前/滯后型檢相器構成數字鎖相環的Verilog-HDL建模方案
標簽: FPGA 數字鎖相環
上傳用戶:Huge_Brother
針對高頻感應加熱電源中用傳統的模擬鎖相環跟蹤頻率所存在的問題,提出一種非常適合于高頻感應加熱的\r\n新型的數字鎖相環。使用FPGA 內底層嵌入功能單元中的數字鎖相環74HCT297 ,并添加少量的數字電路來實現。最后利\r\n用仿真波形驗證該設計的合理性和有效性。整個設計負載范圍寬、鎖相時間短,現已成功應用于100 kHz/ 30 kW 的感應加\r\n熱電源中。
標簽: 高頻感應 加熱電源 模擬鎖相環 頻率
上傳時間: 2013-08-22
上傳用戶:nairui21
關于數字鎖相環的一點東西,可以下來看看\r\n
標簽: 數字鎖相環
上傳時間: 2013-08-26
上傳用戶:7891
Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
標簽: Verilog DDS 正弦信號發生器 模塊
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
意法半導體靜電計單相組合解決方案 圖 意法半導體靜電計單相組合解決方案
標簽: 半導體 靜電計 單相 組合
上傳時間: 2013-10-23
上傳用戶:Aidane
AD8397內置兩個電壓反饋型運算放大器,能夠以出色的線性度驅動高負載。共發射極、軌到軌輸出級的輸出電壓能力優于典型射隨輸出級,驅動25 負載時擺幅可以達到任一供電軌的0.5 V范圍以內。低失真、高輸出電流和寬輸出動態范圍使AD8397特別適合要求高負載上大信號擺幅的應用。
標簽: 8397 AD 軌到軌 放大器
上傳時間: 2013-12-22
上傳用戶:1417818867
基于AD603程控增益大功率寬帶直流放大器
標簽: 603 AD 程控 增益
上傳時間: 2013-11-15
上傳用戶:13160677563
特殊放大器(Walt Jung)
標簽: Walt Jung 特殊放大器
上傳時間: 2013-11-22
上傳用戶:anng
蟲蟲下載站版權所有 京ICP備2021023401號-1