本文闡述電視機、顯示器和微機等產品的諧波電流產生原因,介紹抑制諧波電流的方法及設計時應考慮的問題。 關鍵詞:諧波電流、抑制技術
標簽: 諧波電流抑制
上傳時間: 2013-11-01
上傳用戶:a673761058
抑制△I 噪聲一般需要從多方面著手, 但通過PCB 設計抑制△I 噪聲是有效的措施之一。如何通過PCB 設計抑制△I 噪聲是一個亟待深入研究的問題。在對△I 噪聲的產生、特點、主要危害等研究的基礎上, 討論了輻射干擾機理, 重點結合PCB 和EMC 研究的新進展, 研究了抑制△I 噪聲的PCB 設計方法。對通過PCB 設計抑制△I 噪聲的研究與應用具有指導作用。
標簽: PCB 設計方法
上傳時間: 2014-12-24
上傳用戶:時代電子小智
共模干擾和差模干擾是電子、 電氣產品上重要的干擾之一,它們 可以對周圍產品的穩定性產生嚴重 的影響。在對某些電子、電氣產品 進行電磁兼容性設計和測試的過程 中,由于對各種電磁干擾采取的抑 制措施不當而造成產品在進行電磁 兼容檢測時部分測試項目超標或通 不過EMC 測試,從而造成了大量人 力、財力的浪費。為了掌握電磁干 擾抑制技術的一些特點,正確理解 一些概念是十分必要的。共模干擾 和差模干擾的概念就是這樣一種重 要概念。正確理解和區分共模和差 模干擾對于電子、電氣產品在設計 過程中采取相應的抗干擾技術十分 重要,也有利于提高產品的電磁兼 容性。
標簽: 共模干擾 差模 分 干擾
上傳時間: 2014-01-16
上傳用戶:tdyoung
提出一種增加去耦支路損耗抑制電源分配網絡PDN中并聯諧振的方法。該方法通過在去耦支路引入一個串聯電阻,使PDN的損耗增加,從而抑制PDN并聯諧振。給出了理論模型,借助Hyperlynx PI仿真軟件在DM642板卡上進行仿真實驗。結果表明,在去耦支路引入一個0.45 Ω電阻,可將PDN并聯諧振處的品質因數Q從282抑制到13。同時,分析了引入電阻對去耦效果的影響。當引入電阻小于0.45 Ω時,可通過增加去耦電容并聯個數來補償引入電阻對去耦的影響。
標簽: 電源分配 并聯諧振 網絡
上傳時間: 2013-11-16
上傳用戶:dick_sh
全橋變換器中磁通不平衡的抑制。
標簽: 全橋變換器 不平衡 磁通
上傳時間: 2013-10-22
上傳用戶:nunnzhy
介紹一種基于CSMC0.5 μm工藝的低溫漂高電源抑制比帶隙基準電路。本文在原有Banba帶隙基準電路的基礎上,通過采用共源共柵電流鏡結構和引入負反饋環路的方法,大大提高了整體電路的電源抑制比。 Spectre仿真分析結果表明:在-40~100 ℃的溫度范圍內,輸出電壓擺動僅為1.7 mV,在低頻時達到100 dB以上的電源抑制比(PSRR),整個電路功耗僅僅只有30 μA。可以很好地應用在低功耗高電源抑制比的LDO芯片設計中。
標簽: CMOS 高電源抑制 帶隙基準 電壓源
上傳時間: 2013-10-27
上傳用戶:thesk123
開關電源的尖峰抑制
標簽: 開關電源 尖峰抑制
上傳時間: 2013-10-15
上傳用戶:fudong911
介紹一種高電源抑制比帶隙基準電路的設計與驗證
標簽: 高電源抑制 帶隙基準 電路設計
上傳時間: 2013-10-08
上傳用戶:642778338
ESD靜電抑制資料。
標簽: ESD 靜電抑制器
上傳時間: 2013-10-14
上傳用戶:rishian
電源紋波的產生、危害、測量和抑制
標簽: 電源紋波 測量
上傳時間: 2013-10-31
上傳用戶:txfyddz
蟲蟲下載站版權所有 京ICP備2021023401號-1