亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

開(kāi)關(guān)電源 PCB設(shè)計(jì)

  • VIP專區-嵌入式/單片機編程源碼精選合集系列(39)

    VIP專區-嵌入式/單片機編程源碼精選合集系列(39)資源包含以下內容:1. 這是有關SPI總線的一段讀寫程序.2. 這是一段MAX7219的驅動C51源程序.3. 利用msp430的通用I/O端口模擬I2c協議的源代碼.4. 超級下載軟件(progisp ver1.1)包括并口下載器與usb isp下載器的詳細制作資料.5. MCS51產單片機上實現的tcp/ip,很全的哦,需要的可以參考一下..6. 嵌入式系統圖形用戶界面編程.7. 05嵌入式大會的部分演講稿.8. 51系列對CH375模塊讀寫.9. test for boundary scan and CPLD ics..10. 這是我個人再學習ARM7s3c2410的 時候用到的試驗代碼.11. 本人水品有限.12. 是在不好意思.13. 入門試驗代碼.14. pxros的使用說明.15. 在NIOS中利用C語言模擬I2C總線時序.16. ALTERA NIOS處理器實驗.17. ALTERA NIOS處理器實驗.18. ALTERA NIOS處理器實驗.19. ALTERA NIOS處理器實驗.20. ALTERA NIOS處理器實驗.21. 隨著高性能計算的需求.22. ADS1.2是一個使用方便的集成開發環境.23. AVR單片機嵌入式操作系統原代碼.24. 有關rtos的書.25. 重要的匯編語言編程......和大家一起分享.26. AT91M55800A材料-BasicTimer.27. I2c代碼.28. WINDOWS系統下灰度的BMP圖片轉換成黑白圖片..29. 在WINDOWS CE.NET 系統中讀RDP連接的用戶名的密碼..30. 嵌入式實時操作系統μCOS-在ARM上的移植應用.31. 在s3c44b0x運行的俄羅斯方塊游戲 DOS參考代碼.32. uCOS-II在C51下的一個完整的LCD項目源碼.33. 石子歸并問題:在一個圓形操場的四周擺放著N堆石子(N<= 100),現要將石子有次序地合并成一堆.規定每次只能選取相鄰的兩堆合并成新的一堆,并將新的一堆的石子數,記為該次合并的得分.編一程序,由.34. 單片機及嵌入式系統web實現的文章 很好的:MCU應用系統與Internet連接的一種新技術.35. 單片機發展趨勢的文章: 從Cygnal C8051F看8位單片機發展之路 好.36. usb host在ARM7上的實現.37. 對arm300的一些簡單的試驗做了詳細地說明和講解.38. arm技術手冊.39. arm7上開發usb的文檔,說得非常好.40. 一個關于s1d13806的應用程序.

    標簽: 機構 機械手

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 基于有源電力濾波器諧波與無功補償電流的控制算法研究.rar

    隨著電力電子裝置越加廣泛的投入使用,電能得到了更加充分的應用,但是伴隨而來的是越來越多的非線性、沖擊性負載的投入使用,電網中諧波污染日益嚴重,在針對此類諧波抑制和無功補償裝置的研究中,電力有源濾波器APF得到了廣泛應用. 與傳統無源濾波器比較,有源電力濾波器具有動態響應特性好,濾波特性不受系統阻抗的影響等優勢.而APF所采用的諧波電流檢測方法,直接決定了諧波的檢測精度和跟蹤速度,是決定諧波補償特性的關鍵.本論文重點研究了諧波電流檢測方法. 在眾多有源濾波器的諧波及無功電流檢測算法中,基于三相瞬時無功功率理論的應用最為廣泛.應用此理論的i<,p>-i<,q>島檢測方法計算簡單,具有較好實時性,適合電流快速檢測的優點;但同時也存在很多局限性. 本文首先通過分析、比較總結出各類APF的優缺點和適用性,系統地研究了有源電力濾波器的兩個關鍵技術:諧波電流檢測和PWM信號發生器的控制策略;在此基礎上,針對在負載電流有較大突變時補償電路會產生較大畸變影響補償效果的問題,以及三相電壓畸變時i<,p>-i<,q>檢測法存在的誤差等問題,從基于DSP控制的三相四線制并聯型有源電力濾波器的結構出發進行優化設計,提出了一種改進的i<,p>-i<,q>檢測法,在該檢測法中增加了平衡.APF直流側電容總電壓和上下電容電壓的閉環控制,以消除負載電流突變時產生的畸變;并采用一種新穎的基于低通濾波的A相正序電壓提取單元來代替原始的i<,p>-i<,q>檢測法的PLL鎖相環,在三相電壓畸變情況下仍可以正確提取A相正序電壓,以精確檢測出諧波和無功電流. 最后通過MATLAB6.5對系統進行了仿真驗證,仿真結果表明該算法能有效保證檢測效果的實時性和精確性,證明了該算法的可行性.

    標簽: 有源電力濾波器 無功補償 控制

    上傳時間: 2013-04-24

    上傳用戶:jackgao

  • 并聯有源電力濾波器工程應用關鍵技術的研究.rar

    以諧波抑制,無功補償為主要功能的有源電力濾波器的基本理論已經成熟,但是市場尚無成熟的諧波有源抑制產品,同時電網諧波問題日益突出,因此需要對有源電力濾波器進行產業化應用研究。并聯有源電力濾波器以其安裝、維護方便,成為商用化產品的主流。所以本文針對并聯有源電力濾波器,展開產業化應用研究。 本文研究工作首先由如下工程問題引出:并聯有源電力濾波器在補償辦公樓電氣負載產生的諧波電流時,會出現諧波放大現象。辦公樓電氣負載主要是計算機、開關電源、不間斷電源、電壓型變頻器等,這些都是電壓型諧波源.本文以電容濾波型整流電路(電壓型諧波源)的分析作為切入點,基于“分段線性化”方法,對并聯有源電力濾波器補償電容濾波型整流負載進行了穩態分析,得到系統的電流和電壓波形,進而獲得其頻譜特性。通過本文所述穩態分析方法,可以從理論上理解并聯有源電力濾波器補償電容濾波型整流負載的工作過程,對有源電力濾波器的應用研究具有重要的理論和實際意義。 本文在分析辦公樓負載電氣特性的基礎上,建立了有源電力濾波器補償容性負載的簡化模型,依據該模型分析了負載中容性元件的電容值與諧波電流放大之間的關系;為了克服諧波放大現象,本文首先通過負載電流采樣環節后加裝濾波器的方式,將電流諧振頻率分量從采樣值中濾除,雖然達到了抑制諧波放大的目的,但是由于延時的引入,使得補償后網側電流畸變率(THD)急劇升高;然后根據這一思路,采用基于快速傅立葉變換(FFT)的有選擇諧波補償方法將電流諧振頻率分量從負載電流采樣值中濾除,使得系統在諧振頻率處變為開環控制,使系統穩定。經過對辦公樓負載的實際并網諧波補償實驗證明基于FFT的有選擇諧波補償方法對于抑制諧波放大是有效的。本創新點的研究工作對于實際工程應用具有參考價值。 為了滿足大容量的諧波抑制要求,本文提出了模塊化有源電力濾波器并聯補償方案,該方案的特點是模塊化結構及N+1冗余并聯控制策略、主從總線結構及主機產生、負載電流檢測方案以及并聯均流策略。主機產生及負載電流檢測是這一并聯方案的突出特點,體現了本文的創新性工作。本文還對多模塊并聯系統進行了建模和穩定性研究;依據模塊化并聯補償方案,在省科技計劃重點項目的支持下,對有源電力濾波器進行產業化研究,從項目方案、設計、器件選型,樣機調試、滿功率運行及性能檢測、樓宇負載與工業負載的實際并網實驗,直至工業樣機定型,對有源電力濾波器的產業化應用研究起了較大的推進作用,支撐項目目前已經有定型的工業化產品推出。 全文圍繞上述三個方面展開,章節分排如下:(1)第一章從實際應用角度,總結闡述了有源電力濾波技術在諧波檢測、電流跟蹤控制、拓撲結構三個方面的研究進展;(2)第二章對并聯有源電力濾波器補償電容濾波型整流負載進行了穩態分析;(3)第三章分析了有源電力濾波器補償容性負載時出現的諧波放大現象,并利用FFT方法使得系統在諧振頻率處變為開環控制,達到抑制諧波放大的目的;(4)第四章、第五章提出有源電力濾波器模塊化并聯方案,并詳細說明了模塊化并聯系統的設計和實驗;(5)第六章對全文進行了總結,并對今后的研究工作進行了展望。

    標簽: 并聯 工程 關鍵技術

    上傳時間: 2013-04-24

    上傳用戶:JANEM

  • FPGA開發光盤各章節實例的設計工程與源碼

    附錄 光盤說明\r\n本書附贈的光盤包括各章節實例的設計工程與源碼,所有工程在下列軟件環境下運行通過:\r\n? Windows XP SP2\r\n? MATLAB\r\n? Altera Quartus II \r\n? synplify8.4\r\n? modelsim_ae6.1\r\n\r\n光盤目錄與實例名稱的對應關系如下:\r\n\r\n cht02文件夾中存放的是書中第2章中的例子,讀者可以將一些簡單例子的代碼 \r\n拷貝到MATLAB命令窗口進行運行,也可以把

    標簽: FPGA 發光 工程 源碼

    上傳時間: 2013-08-11

    上傳用戶:ecooo

  • 如何利用CPLD與單片機實現并行I/O接口的擴展

    ]本文介紹了如何利用CPLD(復雜可編程邏輯器件)與單片機的結合實現并行I/\r\nO(輸入/輸出)接口的擴展。該設計與用8255做并行I/O接口相比,與單片機軟件完全兼容,\r\n同時擁有速度快,功耗低,價格便宜,使用靈活等特點

    標簽: CPLD 如何利用 單片機 并行

    上傳時間: 2013-08-14

    上傳用戶:xa_lgy

  • 基于FPGA的交通燈的設計 有Verilog HDL 源碼、仿真圖與引腳配置圖

    基于FPGA的交通燈的設計 有Verilog HDL 源碼、仿真圖與引腳配置圖,已下載實現\r\n

    標簽: Verilog FPGA HDL 交通燈

    上傳時間: 2013-08-18

    上傳用戶:BOBOniu

  • CPLD源碼 達芬奇開發套件

    CPLD源碼 達芬奇開發套件 很好 \r\n查詢更多詞典\r\n搜索因特網

    標簽: CPLD 源碼 開發套件 達芬奇

    上傳時間: 2013-09-01

    上傳用戶:pei5

  • VHDL語言編寫的FIR濾波器源碼

    VHDL語言編寫的FIR濾波器源碼\r\n對于嵌入式設計者有很好的指導作用\r\n

    標簽: VHDL FIR 語言 編寫

    上傳時間: 2013-09-03

    上傳用戶:kaje

  • VERILOG HDL 實際工控項目源碼

    VERILOG HDL 實際工控項目源碼\r\n開發工具 altera quartus2

    標簽: VERILOG HDL 工控 項目

    上傳時間: 2013-09-05

    上傳用戶:youmo81

  • 3GHz射頻信號源模塊GR6710

    產品概要: 3GHz射頻信號源模塊GR6710是軟件程控的虛擬儀器模塊,可以通過測控軟件產生9kHz到3GHz的射頻信號源和AM/FM/CW調制輸出,具有CPCI、PXI、SPI、RS232、RS485和自定義IO接口。 產品描述: 3GHz射頻信號源模塊GR6710是軟件程控的虛擬儀器模塊,可以通過測控軟件產生9kHz到3GHz的射頻信號源和AM/FM/CW調制輸出,還可以通過IQ選件實現其它任意調制輸出。GR6710既可程控發生點頻信號和掃頻信號,也支持內部調制和外部調制。GR6710可安裝于3U/6U背板上工作,也可以獨立供電工作,使用靈活。該模塊可用于通信測試、校準信號源。 技術指標 頻率特性 頻率范圍:9kHz~3GHz,500KHz以下指標不保證 頻率分辨率:3Hz,1Hz(載頻<10MHz時) 頻率穩定度:晶振保證 電平特性 電平范圍:-110dBm~+10dBm 電平分辨率:0.5dB 電平準確度:≤±2.5dB@POWER<-90dBm,≤±1.5dB@POWER>-90dBm 輸出關斷功能 頻譜純度 諧波:9KHz~200MHz≥20dBc,200MHz~3GHz≥30dBc 非諧波:≤80dBc典型值(偏移10kHz,載頻<1GHz),≥68dBc(偏移10kHz,其它載頻), 鎖相環小數分頻雜散≥64dBc(偏移10kHz) SSB相噪: ≤-98dBc/Hz 偏移20kHz(500MHz) ≤-102dBc/Hz 偏移20kHz(1GHz) ≤-90dBc/Hz 偏移20kHz(>1GHz) 調制輸出:調幅AM、調頻FM、脈沖CW,其它調制輸出可以通過IQ選件實現 調制源:內、外 參考時鐘輸入和輸出:10MHz,14dBm 控制接口:CPCI、PXI、SPI、RS232、RS485、自定義GPIO 射頻和時鐘連接器:SMA-K 電源接口:背板供電、獨立供電 可選 電源及其功耗:+5V DC、±12V DC(紋波≤2%輸出電壓),≤38W 結構尺寸:3U高度4槽寬度(100mm×160mm×82mm,不含連接器部分) 工作環境:商業級溫度和工業級溫度 可選,振動、沖擊、可靠性、MTBF 測控軟件功能:射頻信號發生、調制信號輸出、跳頻/掃頻信號發生、支持WindowsXP系統 成功案例: 通信綜測儀器內部的信號源模塊 無線電監測設備內部的信號校準模塊 無線電通信測試儀器的調制信號發生

    標簽: 3GHz 6710 GR 射頻信號源

    上傳時間: 2013-11-13

    上傳用戶:s363994250

主站蜘蛛池模板: 铁岭市| 漳浦县| 三台县| 祁阳县| 斗六市| 哈尔滨市| 兰考县| 拉萨市| 无极县| 阳曲县| 河曲县| 晋城| 肥乡县| 布拖县| 达州市| 济源市| 徐州市| 资兴市| 陆河县| 安康市| 怀柔区| 军事| 榆树市| 宣化县| 连州市| 丹东市| 辉南县| 大城县| 正镶白旗| 泸州市| 龙胜| 松江区| 包头市| 千阳县| 本溪市| 定州市| 陇西县| 当阳市| 淮北市| 富宁县| 重庆市|