本文介紹了從人體采集到的脈搏波信號,由于脈搏波信號信噪比比較低,給后續(xù)參數(shù)的準確測量帶來了困難,所以對于噪聲干擾的去除是非常重要而必須的。其中脈搏波信號中常見的噪聲有工頻干擾、基線漂移、肢體抖
上傳時間: 2013-07-23
上傳用戶:fuzhoulinzexu
現(xiàn)代通信系統(tǒng)對帶寬和數(shù)據(jù)速率的要求越來越高,超寬帶(ultra-wideband,UWB)通信以其傳輸速率高、空間容量大、成本低、功耗低的優(yōu)點,成為解決企業(yè)、家庭、公共場所等高速因特網(wǎng)接入的需求與越來越擁擠的頻率資源分配之間的矛盾的技術(shù)手段。 論文主要圍繞兩方面展開分析:一是介紹用于UWB無載波脈沖調(diào)制及直接序列碼分多址調(diào)制(DS-CDMA)的新型脈沖,即Hermite正交脈沖,并且分析了這種構(gòu)建UWB多元通信和多用戶通信的系統(tǒng)性能。二是分析了UWB的多帶頻分復(fù)用物理層提案(MBOA)的調(diào)制技術(shù),并在FPGA上實現(xiàn)了調(diào)制模塊。正交Hermite脈沖集被提出用于UWB的M元雙正交調(diào)制系統(tǒng),獲得高數(shù)據(jù)速率。調(diào)整脈沖的脈寬因子和中心頻率能使脈沖滿足FCC的頻譜要求。M元雙正交調(diào)制的接收機需要M/2個相關(guān)器,遠比M元正交調(diào)制所需的相關(guān)器數(shù)量少。誤碼率一定時,維數(shù)M的增加可獲得高的比特率和低的信噪比。雖然高階的Hermite脈沖易受抖動時延的影響,但當抖動時延范圍小于0.02ns時,其影響較為不明顯。本文認為1~8階的Hermite脈沖皆可用,可構(gòu)成16元雙正交系統(tǒng)。 正交Hermite脈沖集也可以構(gòu)造UWB多用戶系統(tǒng)。各用戶的信息用不同的Hermite脈沖同時傳輸,其多用戶的誤比特率上限低于高斯單脈沖構(gòu)成的PPM多用戶系統(tǒng)的誤比特率,所以其系統(tǒng)性能更優(yōu)。正交Hermite脈沖還可以用于UWB的DS-CDMA調(diào)制,在8個脈沖可用的情況下,最多可容64個用戶同時通信。 基于MBOA提出的UWB物理層協(xié)議,本文用Verilog硬件語言實現(xiàn)了調(diào)制與解調(diào)結(jié)構(gòu),并用Modelsim做了時序驗證。用Verilog編程實現(xiàn)的輸出數(shù)據(jù)與Matlab生成的UWB建模的輸出結(jié)果一致。為了達到UWBMB-OFDM系統(tǒng)的FFT處理器的要求,一個混和基多通道流水線的FFT算法結(jié)構(gòu)被提出。其有效的實現(xiàn)方法也被提出。這種結(jié)構(gòu)采用多通道以獲得高的數(shù)據(jù)吞吐量。此外,它用于存儲和復(fù)數(shù)乘法器的硬件損耗相比其他的FFT處理器是最少的。高基的FFT蝶算減少了復(fù)數(shù)乘法器的數(shù)量。在132MHz的工作頻率下,整個128點FFT變換在此結(jié)構(gòu)模式下只需要242.4ns,滿足了MBOA的要求。
上傳時間: 2013-07-29
上傳用戶:TI初學者
本項目完成的是中國地面數(shù)字電視融合方案發(fā)端系統(tǒng)的FPGA設(shè)計與實現(xiàn)。采用Stratix系列的EP1S80F1020C5FPGA為基礎(chǔ)構(gòu)建了主硬件處理平臺。系統(tǒng)中能量擴散、LDPC編碼、符號交織、星座映射、同步PN頭插入、3780點IFFTOFDM調(diào)制以及信號成形4倍插值滾降濾波器等都是基于FPGA硬件設(shè)計實現(xiàn)的。本文首先介紹了數(shù)字電視的發(fā)展現(xiàn)狀,融合方案發(fā)端系統(tǒng)的整體結(jié)構(gòu)以及FPGA設(shè)計的相關(guān)知識。第三章重點、詳細地介紹了基于FPGA的融合方案發(fā)端系統(tǒng)除LDPC編碼部分的各個模塊的具體實現(xiàn),并對級連后的整個系統(tǒng)的性能進行了仿真、分析和驗證。第四章簡要介紹了與融合方案發(fā)端系統(tǒng)結(jié)構(gòu)類似的一個窄帶LDPC解碼-誤碼測試實驗平臺發(fā)端的FPGA設(shè)計,并對該測試平臺的性能進行了分析驗證。我在項目中完成的工作主要有: 1.閱讀相關(guān)文獻資料,了解中國地面數(shù)字電視融合方案的整體結(jié)構(gòu)和原理。 2.制定了整個發(fā)端系統(tǒng)FPGA實現(xiàn)的框架以及各模塊的接口定義。 3.完成了3780點IFFTOFDM的FPGA設(shè)計和驗證。 4.完成了4倍插值169階滾降濾波器的算法改進和FPGA設(shè)計與驗證。 5.完成了整個融合方案系統(tǒng)的功能仿真、分析和驗證。 6.完成了窄帶LDPC解碼-誤碼測試實驗平臺發(fā)端的FPGA設(shè)計以及仿真、驗證。
標簽: FPGA 地面數(shù)字電視 仿真 方案
上傳時間: 2013-07-05
上傳用戶:qq521
自適應(yīng)濾波器的硬件實現(xiàn)一直是自適應(yīng)信號處理領(lǐng)域研究的熱點。隨著電子技術(shù)的發(fā)展,數(shù)字系統(tǒng)功能越來越強大,對器件的響應(yīng)速度也提出更高的要求。 本文針對用通用DSP 芯片實現(xiàn)的自適應(yīng)濾波器處理速度低和用HDL語言編寫底層代碼用FPGA實現(xiàn)的自適應(yīng)濾波器開發(fā)效率低的缺點,提出了一種基于DSP Builder系統(tǒng)建模的設(shè)計方法。以隨機2FSK信號作為研究對象,首先在matlab上編寫了LMS去噪自適應(yīng)濾波器的點M文件,改變自適應(yīng)參數(shù),進行了一系列的仿真,對算法迭代步長、濾波器的階數(shù)與收斂速度和濾波精度進行了研究,得出了最佳自適應(yīng)參數(shù),即迭代步長μ=0.0057,濾波器階數(shù)m=8,為硬件實現(xiàn)提供了參考。 然后,利用最新DSP Builder工具建立了基于LMS算法的8階2FSK信號去噪自適應(yīng)濾波器的模型,結(jié)合多種EDA工具,在EPFlOKl00EQC208-1器件上設(shè)計出了最高數(shù)據(jù)處理速度為36.63MHz的8階LMS自適應(yīng)濾波器,其速度是文獻[3]通過編寫底層VHDL代碼設(shè)計的8階自適應(yīng)濾波器數(shù)據(jù)處理速度7倍多,是文獻[50]采用DSP通用處理器TMS320C54X設(shè)計的8階自適應(yīng)濾波器處理速度25倍多,開發(fā)效率和器件性能都得到了大大地提高,這種全新的設(shè)計理念與設(shè)計方法是EDA技術(shù)的前沿與發(fā)展方向。 最后,采用異步FIFO技術(shù),設(shè)計了高速采樣自適應(yīng)濾波系統(tǒng),完成了對雙通道AD器件AD9238與自適應(yīng)濾波器的高速匹配控制,在QuartusⅡ上進行了仿真,給出了系統(tǒng)硬件實現(xiàn)的原理框圖,并將采樣濾波控制器與異步FIF0集成到同一芯片上,既能有效降低高頻可能引起的干擾又降低了系統(tǒng)的成本。
標簽: FPGA 高速采樣 自適應(yīng)濾波
上傳時間: 2013-06-01
上傳用戶:ynwbosss
數(shù)字式π/4-DQPSK是一種線性窄帶調(diào)制技術(shù),具有頻譜利用率高、頻譜特性好、抗衰落性能強、可用非相干解調(diào)等突出特點。在移動通信、衛(wèi)星通信中得到廣泛應(yīng)用。 本文介紹了π/4-DQPSK調(diào)制解調(diào)的基本原理和各個模塊的設(shè)計實現(xiàn);完成了調(diào)制解調(diào)算法的Matlab仿真設(shè)計;采用VHDL硬件描述語言在Xilinx公司的ISE5.2開發(fā)環(huán)境下設(shè)計實現(xiàn)各個模塊,通過了時序仿真,實現(xiàn)了正確解調(diào);分析了在實現(xiàn)過程中,采用1bit差分檢測了誤碼率。文章由推出的誤碼率表達式得到靜態(tài)高斯噪聲下,信噪比為16dB時誤碼率可達10-8。用Protel99SE進行PCB板設(shè)計,完成程序下載進FPGA芯片以及電路調(diào)試,其輸入符號速率200kbps,調(diào)制中頻455kHz。測試結(jié)果驗證了程序的正確,實現(xiàn)了π/4-DQPSK調(diào)制解調(diào)系統(tǒng)完成預(yù)定的目標。
標簽: DQPSK FPGA 數(shù)字式 調(diào)制解調(diào)
上傳時間: 2013-04-24
上傳用戶:June
本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術(shù)。根據(jù)課題的要求,給出了電路系統(tǒng)設(shè)計方案,選擇了合適測相系統(tǒng)電路參數(shù),分析了調(diào)制波的噪聲對系統(tǒng)的影響,計算出能滿足系統(tǒng)精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數(shù)字檢相電路的測相精度和穩(wěn)定性。 根據(jù)電路系統(tǒng)設(shè)計方案,著重對混頻電路、整形電路和自動數(shù)字檢相電路進行了較為深入的分析與討論,其中自動數(shù)字檢相電路采用大規(guī)模可編程邏輯器件FPGA實現(xiàn)。 文中述敘了利用FPGA實現(xiàn)自動數(shù)字檢相的原理及方法步驟,分析了FPGA實現(xiàn)鑒相功能的可靠性。根據(jù)設(shè)計要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發(fā)可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進行數(shù)字檢相測量的系統(tǒng)仿真結(jié)果和混頻電路、比較電路、數(shù)字檢相電路的實驗結(jié)果,對在沒有零角度位置標志信號和沒有允許計數(shù)標志信號條件下的實驗結(jié)果的精度進行了分析。根據(jù)誤差結(jié)果分析,提出了下一步研究改進的措施和思路。
標簽: FPGA 相位 激光測距 信號處理技術(shù)
上傳時間: 2013-04-24
上傳用戶:yare
低壓電力線通信(PLC)具有網(wǎng)絡(luò)分布廣、無需重新布線和維護方便等優(yōu)點。近年來,低壓電力線通信被看成是解決信息高速公路“最后一英里”問題的一種方案,在國內(nèi)外掀起了一個新的研究熱潮。電力線信道中不僅存在多徑干擾和子信道衰落,而且還存在開關(guān)噪聲和窄帶噪聲,因此在電力線通信系統(tǒng)中,信道編碼是不可或缺的重要組成部分。 本文著重研究了在FPGA上實現(xiàn)OFDM系統(tǒng)中的信道編解碼方案。其中編碼端由卷積碼編碼器和交織器組成,解碼端由Viterbi譯碼器和解交織器組成,同時為了與PC機進行通信,還在FPGA上做了一個RS232串行接口模塊,以上所有的模塊均采用硬件描述語言VerilogHDL編寫。另外,峰值平均功率比(PAR)較大是OFDM系統(tǒng)所面臨的一個重要問題,必須要考慮如何降低大峰值功率信號出現(xiàn)的概率。本文重點研究了三種降低PAR的方法:即信號預(yù)畸變技術(shù)、信號非畸變技術(shù)和編碼技術(shù)。這三種方法各有優(yōu)缺點,但是迄今為止還沒有一種好方法能夠徹底地解決OFDM系統(tǒng)中較高PAR的弊病。本論文內(nèi)容安排如下:第一章介紹了課題的背景,可編程器件和OFDM技術(shù)的發(fā)展歷程。第二章詳細介紹了OFDM的原理以及實現(xiàn)OFDM所采用的一些技術(shù)細節(jié)。第三章詳細介紹了本課題中信道編碼的方案,包括信道編碼的基本原理,組成結(jié)構(gòu)以及方案中采用的卷積碼和交織的原理及設(shè)計。第四章詳細討論了編碼方案如何在FPGA上實現(xiàn),包括可編程邏輯器件FPGA/CPLD的結(jié)構(gòu)特點,開發(fā)流程,以及串口通信接口、編解碼器的FPGA設(shè)計。第五章詳細介紹了如何降低OFDM系統(tǒng)中的峰值平均功率比。最后,在第六章總結(jié)全文,并對課題中需要進一步完善的方面進行了探討。
上傳時間: 2013-04-24
上傳用戶:520
刀具狀態(tài)的精確監(jiān)測是保證金屬切削加工過程順利進行的關(guān)鍵,因此研制準確、可靠且成本低廉的刀具狀態(tài)監(jiān)測系統(tǒng)一直是研究人員所追求的目標。在眾多刀具狀態(tài)監(jiān)測方法中,聲發(fā)射監(jiān)測技術(shù),以其信號直接來源于切削區(qū),具有靈敏度高、響應(yīng)快,能有效避開低頻干擾等優(yōu)點,非常適用于刀具狀態(tài)監(jiān)測。 圍繞如何獲取高信噪比的刀具狀態(tài)信號特征,擬結(jié)合嵌入式技術(shù),構(gòu)建準確、穩(wěn)定、低成本的實時刀具狀態(tài)監(jiān)測與辨識系統(tǒng)。給出了基于ARM& WinCE平臺的刀具狀態(tài)監(jiān)測系統(tǒng)數(shù)據(jù)處理平臺軟硬件初步解決方案。作為課題的前期研究本文主要進行了以下工作: (1)分析了聲發(fā)射信號與刀具磨損狀態(tài)的相關(guān)性,驗證了利用聲發(fā)射信號進行刀具狀態(tài)監(jiān)測的可行性; (2)確定刀具狀態(tài)監(jiān)測系統(tǒng)的整體方案,包括系統(tǒng)整體架構(gòu)、軟硬件設(shè)計方案。ARM& WinCE構(gòu)成本系統(tǒng)的數(shù)據(jù)處理與顯示平臺,EVC為圖形界面應(yīng)用程序開發(fā)工具; (3)構(gòu)建了數(shù)據(jù)處理與顯示平臺。選用MagicARM2410實驗開發(fā)平臺,簡化了硬件設(shè)計;根據(jù)系統(tǒng)的功能需求,進行ARM平臺的接口設(shè)計、操作系統(tǒng)和必要的驅(qū)動程序的剪裁及移植; (4)完成了數(shù)據(jù)處理與顯示應(yīng)用軟件設(shè)計。系統(tǒng)軟件包括界面模塊、數(shù)據(jù)管理模塊、數(shù)據(jù)處理模塊、圖形及結(jié)果顯示模塊、參數(shù)設(shè)置模塊等,其中數(shù)據(jù)處理模塊主要包括小波消噪、小波包分解特征提取等算法; (5)實現(xiàn)了ARM& WinCE平臺與PC機的實時可靠通訊。
標簽: WinCE ARM 刀具 狀態(tài)監(jiān)測
上傳時間: 2013-04-24
上傳用戶:lanjisu111
本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術(shù)。根據(jù)課題的要求,給出了電路系統(tǒng)設(shè)計方案,選擇了合適測相系統(tǒng)電路參數(shù),分析了調(diào)制波的噪聲對系統(tǒng)的影響,計算出能滿足系統(tǒng)精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數(shù)字檢相電路的測相精度和穩(wěn)定性。 根據(jù)電路系統(tǒng)設(shè)計方案,著重對混頻電路、整形電路和自動數(shù)字檢相電路進行了較為深入的分析與討論,其中自動數(shù)字檢相電路采用大規(guī)模可編程邏輯器件FPGA實現(xiàn)。 文中述敘了利用FPGA實現(xiàn)自動數(shù)字檢相的原理及方法步驟,分析了FPGA實現(xiàn)鑒相功能的可靠性。根據(jù)設(shè)計要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發(fā)可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進行數(shù)字檢相測量的系統(tǒng)仿真結(jié)果和混頻電路、比較電路、數(shù)字檢相電路的實驗結(jié)果,對在沒有零角度位置標志信號和沒有允許計數(shù)標志信號條件下的實驗結(jié)果的精度進行了分析。根據(jù)誤差結(jié)果分析,提出了下一步研究改進的措施和思路。
標簽: FPGA 相位 激光測距 信號處理技術(shù)
上傳時間: 2013-07-25
上傳用戶:天涯
本書將電路設(shè)計中所涉及到的降額設(shè)計規(guī)范、電子工藝設(shè)計規(guī)范、嵌入式可靠性設(shè)計規(guī)范、電氣設(shè)計、EMC防護設(shè)計等綜合知識進行整理匯總,集合了多位航天軍工專家的經(jīng)驗智慧,編制出的此書。 本書對開發(fā)工程師、電路工程師、系統(tǒng)工程師、Layout工程師等提供了針對性的思維方法和具體的知識技巧。并在研發(fā)、設(shè)計、制造過程中提供了很好的參考、指導(dǎo)和應(yīng)用價值。同時適用于企業(yè)培養(yǎng)新員工。將本書內(nèi)容應(yīng)用于日常的設(shè)計中,能快速提升個人技能與企業(yè)整體的研發(fā)水平。讓新工程師在一個星期內(nèi)就學會設(shè)計方法;促進企業(yè)的研發(fā)從而獲得更大效益;
上傳時間: 2013-04-24
上傳用戶:liu_yuankang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1