語音編碼技術(shù)始終是語音研究的熱點。語音編碼作為多媒體通信中信息傳輸?shù)囊粋€重要環(huán)節(jié),越來越受到廣泛的重視。G729是由美國、法國、日本和加拿大的幾家著名國際電信實體聯(lián)合開發(fā)的,國際電信聯(lián)盟(ITU-T)于1995年11月正式通過了G729。96年ITU-T又制定了G729的簡化方案G729A,主要降低了計算的復(fù)雜度以便于實時實現(xiàn)。因其具有良好的合成語音質(zhì)量、適中的復(fù)雜度、較低的時延等優(yōu)點,G729A標(biāo)準(zhǔn)已被廣泛應(yīng)用在VOIP網(wǎng)關(guān)、IP電話中。 論文利用Altera公司的新一代可編程邏輯器件在數(shù)字信號處理領(lǐng)域的優(yōu)勢,對G729A語音編碼中的線性預(yù)測(LP)濾波器系數(shù)提取的FPGA(現(xiàn)場可編程門陣列,F(xiàn)ield Programmable Gate Array)實現(xiàn)進行了深入研究。論文首先對語音信號處理及其發(fā)展進行介紹,深入討論了G729A語音編解碼技術(shù)。第二,對Altera公司的Stratix系列可編程器件的內(nèi)部結(jié)構(gòu)進行了研究,分析了在QuartusII開發(fā)平臺上進行FPGA設(shè)計的流程。第三,基于FPGA,對G729A編碼系統(tǒng)的LP分析部分做了具體設(shè)計,其中包括自相關(guān)函數(shù)和杜賓(Durbin)遞推兩個主要功能模塊,并對其工作過程進行了詳細(xì)的分析。第四,針對系統(tǒng)所使用的除法運算都是商小于1的特點,設(shè)計并實現(xiàn)了一個系統(tǒng)專用的除法器模塊。最后,在Altera FPGA目標(biāo)芯片EP1S30F780C7上,對LP分析系統(tǒng)進行了驗證,證明了方案的可行性。
上傳時間: 2013-06-20
上傳用戶:pwcsoft
本課題首先研究了常規(guī)的RS譯碼器的算法,確定在關(guān)鍵方程的計算中采用一種新改進的BM算法,然后提出了基于復(fù)數(shù)基的有限域快速并行乘法器和利用冪指數(shù)相減進行除法計算的有限域除法器,通過這些優(yōu)化方法提高了RS譯碼器的速度,減少了譯碼延時和硬件資源使用,最后利用VHDL硬件描述語言在FPGA上實現(xiàn)了流水線處理的RS(255,223)譯碼器。 本課題實現(xiàn)的RS(255,223)硬件譯碼器的性能在國內(nèi)具有領(lǐng)先水平,對我國以后航天項目高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計有著很大的意義。
上傳時間: 2013-06-29
上傳用戶:gokk
正交頻分復(fù)用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術(shù)通過將整個信道分為多個帶寬相等并行傳輸?shù)淖有诺溃ㄟ^將信息經(jīng)過子信道獨立傳輸來實現(xiàn)通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統(tǒng)通過循環(huán)前綴來消除符號間干擾(ISI),通過IDFT/DFT調(diào)制解調(diào)降低了系統(tǒng)實現(xiàn)的復(fù)雜度。由于其頻譜利用率高,抗多徑能力強,在多種通信場合中都得到了應(yīng)用。雖然有著上述優(yōu)點,但為了準(zhǔn)確的恢復(fù)信號,信道估計是OFDM系統(tǒng)中必須實現(xiàn)的一環(huán)。 本文正是針對OFDM接收機中的信道估計模塊的運算部件的實現(xiàn)進行了研究。首先,研究了OFDM信道估計的LS算法,一階線性插值算法,二次多項式插值算法,建立了適用于寬帶通信系統(tǒng)的信道估計模塊模型。其次研究了加法器電路和乘法器電路的實現(xiàn),包括進位行波加法器,曼徹斯特進位鏈,超前進位加法器和乘法原理,陣列乘法器,wallace樹乘法器及BOOTH編碼算法,并分析了各種電路的特性及優(yōu)缺點。接著研究了幾種主要的除法器設(shè)計算法,包括數(shù)字循環(huán)算法,基于函數(shù)迭代的算法,以及CORDIC算法,結(jié)合信道估計的特點選擇了函數(shù)迭代和CORDIC算法作為具體實現(xiàn)的方法。最后,在前面的設(shè)計的基礎(chǔ)上在FPGA芯片上實現(xiàn)了前面的設(shè)計方案。
上傳時間: 2013-06-06
上傳用戶:yyyyyyyyyy
RS(Reed-Solomon)碼是差錯控制領(lǐng)域中一類重要的線性分組碼,由于其出眾的糾錯能力,被廣泛地應(yīng)用于各種差錯控制系統(tǒng)中,以滿足對數(shù)據(jù)傳輸通道可靠性的要求。 本文主要研究RS碼的編譯碼方法以及基于FPGA(Field Programmable Gate Array)的RS碼的實現(xiàn)方法。對所設(shè)計的編碼譯碼器的主要性能指標(biāo)進行了仿真及實際功能測試,并給出了時序仿真波形圖和實際測試的結(jié)果。最后對于RS軟判決譯碼器的實現(xiàn)進行試探性的研究。 本文的主要工作有:1)采用現(xiàn)場可編程門陣列(FPGA)實現(xiàn)了 RS 碼的編碼和譯碼;2)采用更高效的RiBM算法,不僅減少了邏輯單元(Logic Element)的使用量,而且速度上也得到提高;3)用 VHDL 語言實現(xiàn)RS編碼譯碼,包括伽羅華(Galoias)域內(nèi)的乘法除法器的設(shè)計,伴隨式求解電路,關(guān)鍵方程求解電路等;4)對于錢搜索電路的實現(xiàn)進行了改進;5)硬件上用ALrERA公司Cyclone系列的。EP1C20F324C8芯片加以實現(xiàn)。
上傳時間: 2013-04-24
上傳用戶:qoovoop
語音編碼技術(shù)始終是語音研究的熱點。語音編碼作為多媒體通信中信息傳輸?shù)囊粋€重要環(huán)節(jié),越來越受到廣泛的重視。G729是由美國、法國、日本和加拿大的幾家著名國際電信實體聯(lián)合開發(fā)的,國際電信聯(lián)盟(ITU-T)于1995年11月正式通過了G729。96年ITU-T又制定了G729的簡化方案G729A,主要降低了計算的復(fù)雜度以便于實時實現(xiàn)。因其具有良好的合成語音質(zhì)量、適中的復(fù)雜度、較低的時延等優(yōu)點,G729A標(biāo)準(zhǔn)已被廣泛應(yīng)用在VOIP網(wǎng)關(guān)、IP電話中。 論文利用Altera公司的新一代可編程邏輯器件在數(shù)字信號處理領(lǐng)域的優(yōu)勢,對G729A語音編碼中的線性預(yù)測(LP)濾波器系數(shù)提取的FPGA(現(xiàn)場可編程門陣列,F(xiàn)ield Programmable Gate Array)實現(xiàn)進行了深入研究。論文首先對語音信號處理及其發(fā)展進行介紹,深入討論了G729A語音編解碼技術(shù)。第二,對Altera公司的Stratix系列可編程器件的內(nèi)部結(jié)構(gòu)進行了研究,分析了在QuartusII開發(fā)平臺上進行FPGA設(shè)計的流程。第三,基于FPGA,對G729A編碼系統(tǒng)的LP分析部分做了具體設(shè)計,其中包括自相關(guān)函數(shù)和杜賓(Durbin)遞推兩個主要功能模塊,并對其工作過程進行了詳細(xì)的分析。第四,針對系統(tǒng)所使用的除法運算都是商小于1的特點,設(shè)計并實現(xiàn)了一個系統(tǒng)專用的除法器模塊。最后,在Altera FPGA目標(biāo)芯片EP1S30F780C7上,對LP分析系統(tǒng)進行了驗證,證明了方案的可行性。
標(biāo)簽: G729A FPGA 語音編解碼 算法研究
上傳時間: 2013-04-24
上傳用戶:miaochun888
在很多高精度計算場合需要采用浮點運算。過去用門電路進行各種運算通常為定點運算,但其計算精度有限。隨著現(xiàn)場可編程門陣(FPGA)的迅速發(fā)展,可以采用FPGA實現(xiàn)浮點運算。 本文首先介紹定點數(shù)和浮點數(shù)的格式,完成基于FPGA的幾種常用浮點運算器的VHDL設(shè)計,包括浮點數(shù)與定點數(shù)之間的相互轉(zhuǎn)換,浮點加法器、減法器、乘法器以及除法器。在這些浮點運算單元電路中采用多級流水線技術(shù),并在某些方面優(yōu)化算法,提高了運算器的性能。在此基礎(chǔ)上討論浮點運算器的應(yīng)用,通過調(diào)用自主開發(fā)的浮點乘、加模塊設(shè)計浮點FIR濾波器,并將其應(yīng)用于正交中頻采樣,結(jié)果表明浮點運算的正交中頻采樣可以得到更高的鏡頻抑制比。最后應(yīng)用浮點運算模塊設(shè)計浮點FFT處理器,在FPGA中實現(xiàn)高精度的FFT處理。
上傳時間: 2013-05-20
上傳用戶:hechao3225
紋理映射在計算機圖形計算中屬于光柵化階段,處理的是像素,主要的特點是數(shù)據(jù)的吞吐量大,對實時系統(tǒng)來說轉(zhuǎn)換的速度是一個關(guān)鍵的因素,人們尋求各種加速算法來提高運算速度。傳統(tǒng)的方法是用更快的處理器,并行算法或?qū)S糜布kS著數(shù)字技術(shù)的發(fā)展,尤其是可編程邏輯門陣列(FPGAs)的發(fā)展,提供了一種新的加速方法。FPGAs在密度和性能上都有突破性的發(fā)展,當(dāng)前的FPGA芯片已經(jīng)能夠運算各種圖形算法,而在速度上與專用的圖形卡硬件相同。因此,F(xiàn)PGA芯片非常適合這項工作。 本文主要工作包括以下幾個方面: 1、本文提出了一種MIPmapping紋理映射優(yōu)化方法,改進了MIPmapping映射細(xì)化層次算法及紋理圖像的存儲方式,減少紋理尋址的計算量,提高紋理存儲的相關(guān)性。詳細(xì)內(nèi)容請閱讀第三章。 2、提出了一種MIPmapping紋理映射優(yōu)化方法的硬件實現(xiàn)方案,該方案針對移動設(shè)備對功耗和面積的要求,以及分辨率不高的特點,在參數(shù)空間到紋理地址的計算中用定點數(shù)來實現(xiàn)。詳細(xì)內(nèi)容請閱讀第四章。 3、實現(xiàn)了紋理映射流水線單元紋理地址產(chǎn)生電路,及紋理濾波電路的FPGA設(shè)計,并給出設(shè)計的綜合和仿真結(jié)果。詳細(xì)內(nèi)容請閱讀第五章4、實現(xiàn)了符合IEEE 754單精度標(biāo)準(zhǔn)的乘法、乘累加及除法運算器電路。乘法器采用改進型Booth編碼電路以減少部分積數(shù)量,用Wallace對部分積進行壓縮;乘累加器采用multiply-add fused算法,對關(guān)鍵路徑進行了優(yōu)化;除法器為基于改進型泰勒級數(shù)展開的查找表結(jié)構(gòu)實現(xiàn),查找表尺寸只有208字節(jié),電路為固定時延,在電路尺寸、延時及復(fù)雜度方面進行了較好的平衡。
上傳時間: 2013-04-24
上傳用戶:yxvideo
回波消除器廣泛應(yīng)用于公用電話交換網(wǎng)(PSTN)、移動通信系統(tǒng)和視頻電話會議系統(tǒng)等多種語音通信領(lǐng)域。在PSTN系統(tǒng)中,由于線路阻抗不匹配,遠端語音信號通過混合線圈時產(chǎn)生一定泄漏,一部分信號又傳回遠端,產(chǎn)生線路回波,回波的存在會嚴(yán)重影響語音通信質(zhì)量。本文主要針對線路回波進行研究,設(shè)計并實現(xiàn)了滿足實用要求的基于FPGA平臺的回波消除器。 首先,對回波產(chǎn)生原理和目前幾種常用回波消除算法進行了分析,在研究自適應(yīng)回波消除器的各個模塊,特別是深入分析各種自適應(yīng)濾波算法和雙講檢測算法,綜合考慮各種算法的運算復(fù)雜度和性能的情況下,這里采用NLMS算法實現(xiàn)自適應(yīng)回波消除器。針對傳統(tǒng)雙講檢測算法在近端語音幅度較低情況下容易產(chǎn)生誤判的情況,給出一種基于子帶濾波器組的改進雙講檢測算法。 本文首先使用C語言實現(xiàn)回波消除器的各個模塊,其中包括自適應(yīng)濾波器、遠端檢測、雙講檢測、非線性處理和舒適噪聲產(chǎn)生模塊。經(jīng)過仿真測試,相關(guān)模塊算法能夠有效提高回波消除器性能。在此基礎(chǔ)上,本文使用硬件描述語言Veillog HDL,在QuartusⅡ和ModelSim軟件平臺上實現(xiàn)各功能模塊,并通過模塊級和系統(tǒng)級功能仿真以及時序仿真驗證,最終在現(xiàn)場可編程門陣列(Field Programmable Gate Arrav,F(xiàn)PGA)平臺上實現(xiàn)回波消除系統(tǒng)。本文詳細(xì)闡述了基于FPGA的設(shè)計流程與設(shè)計方法,并描述了自適應(yīng)濾波器、基于分布式算法FIR濾波器、除法器和有限狀態(tài)機的設(shè)計過程。 根據(jù)ITU-T G.168標(biāo)準(zhǔn)提出的測試要求,本文塒基于FPGA設(shè)計實現(xiàn)的自適應(yīng)回波消除系統(tǒng)進行大量主客觀測試。經(jīng)過測試,各項性能指標(biāo)均達到或超過G.168標(biāo)準(zhǔn)的要求,具有良好的回波消除效果。
上傳時間: 2013-06-18
上傳用戶:qwe1234
本文針對目前國內(nèi)外基于FPGA實現(xiàn)模糊控制器的理論、EDA軟件工具的使用以及FPGA 技術(shù)的發(fā)展,對模糊控制器的設(shè)計作了有益的探索,并達到了預(yù)期的實驗效果。文章綜述了模糊控制理論的產(chǎn)生、發(fā)展、應(yīng)用現(xiàn)狀以及今后的發(fā)展方向;介紹了模糊邏輯、模糊控制的基本原理和模糊控制器的結(jié)構(gòu);闡述了常規(guī)模糊控制器的設(shè)計過程。文章介紹了運用 VHDL語言進行模糊控制器的設(shè)計過程。對模糊控制過程中隸屬度函數(shù)的存儲采用了分段存儲法,其設(shè)計方法簡單,提高了運算速度和運算精度。采用了“最大-最小”函數(shù)法簡化了模糊控制規(guī)則的推理過程。運用“倒數(shù)相乘法”實現(xiàn)除法器的設(shè)計,能夠?qū)崿F(xiàn)任意數(shù)的除法運算,且精度較高。并以模糊空調(diào)溫度控制器為例進行了理論說明和模糊設(shè)計,并給出了相應(yīng)的VHDL代碼。整體設(shè)計及其各個模塊都在ALTERA公司的EDA 工具Quartus Ⅱ和Modelsim SE平臺上進行了邏輯綜合及功能時序仿真,綜合與仿真的結(jié)果表明,基于FPGA的模糊控制器芯片消耗較少的硬件資源,達到了較高的設(shè)計性能,在速度和資源利用率方面均達到了較優(yōu)的狀態(tài),通過在 FPGA開發(fā)板上的驗證與測試,測試結(jié)果表明,所設(shè)計的模糊控制器可滿足實時模糊控制的要求。關(guān)鍵詞:模糊邏輯 模糊控制器 VHDL FPGA
上傳時間: 2013-04-24
上傳用戶:003030
vhdl的幾個編程,4位除法器的設(shè)計和原理說明,還有8位CPU設(shè)計
上傳時間: 2015-04-26
上傳用戶:lmeeworm
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1