隨著技術(shù)的發(fā)展,基于PLC的控制系統(tǒng)呈現(xiàn)綜合化、網(wǎng)絡(luò)化的發(fā)展趨勢。為了適應(yīng)當(dāng)今PLC課程教學(xué)的需要,我們應(yīng)提供具有現(xiàn)場控制對象的控制層、監(jiān)控管理層、遠(yuǎn)程監(jiān)控層三層結(jié)構(gòu)的實驗控制系統(tǒng),并將組態(tài)軟件技術(shù)、先進(jìn)的數(shù)據(jù)交互技術(shù)、單片機(jī)技術(shù)、通信技術(shù)集成在控制系統(tǒng)中,構(gòu)建現(xiàn)代大綜合設(shè)計性實驗系統(tǒng),以培養(yǎng)全面的高素質(zhì)的綜合性人才。 本文提出了一種多功能、大綜合的實驗平臺的方案和技術(shù)實現(xiàn)。本課題由市場占有率高的西門子PLC及其通信網(wǎng)絡(luò)模塊組成,采用具有很高的性價比的系統(tǒng)集成技術(shù),構(gòu)成了覆蓋面較大的全集成的網(wǎng)絡(luò)控制系統(tǒng),可提供PPI網(wǎng)絡(luò)、PROFIBUS-DP網(wǎng)絡(luò)和以太網(wǎng)等多種網(wǎng)絡(luò)形式的實驗平臺;采用多種工業(yè)組態(tài)軟件如Wincc、組態(tài)王和MCGS,構(gòu)成了豐富的上位監(jiān)控模式;通過OPC技術(shù)實現(xiàn)對PROFIBuS-DP網(wǎng)絡(luò)的遠(yuǎn)程監(jiān)控。在此基礎(chǔ)上,結(jié)合單片機(jī)技術(shù)、CPLD技術(shù),設(shè)計了可自定義I/O口的多路模擬采集卡,擴(kuò)展了PLC的信息控制功能;采用網(wǎng)絡(luò)技術(shù),將PLC技術(shù)與變頻器、步進(jìn)電機(jī)控制相結(jié)合,對標(biāo)準(zhǔn)的PLC對象TM2和機(jī)械手設(shè)備進(jìn)行二次開發(fā),構(gòu)成相關(guān)的運動控制系統(tǒng),模擬生產(chǎn)線的控制,展示PLC的運動控制功能;將PLC技術(shù)與無線控制技術(shù)相結(jié)合,實現(xiàn)PLC的無線遙控功能;完成了三菱Q系列PLC與PROFIBUS-DP網(wǎng)絡(luò)的聯(lián)網(wǎng),實現(xiàn)了不同品牌的PLC網(wǎng)絡(luò)的互聯(lián)互通。在此基礎(chǔ)上,還開發(fā)了多個實驗程序,展示其豐富的網(wǎng)絡(luò)構(gòu)架和綜合的實驗?zāi)J健?系統(tǒng)調(diào)試和實驗效果表明,該系統(tǒng)接近當(dāng)今工業(yè)技術(shù)實踐,可為學(xué)生的課程設(shè)計、畢業(yè)設(shè)計以及PLC技術(shù)研究提供先進(jìn)的集多種技術(shù)于一體的大綜合設(shè) 計性實驗平臺。關(guān)鍵詞:PLC;業(yè)網(wǎng)絡(luò);OPC
上傳時間: 2013-05-22
上傳用戶:歸海惜雪
高精度慣性加速度計能夠?qū)崿F(xiàn)實時位移檢測,在當(dāng)今民用和軍用系統(tǒng)如汽車電子、工業(yè)控制、消費電子、衛(wèi)星火箭和導(dǎo)彈等中間具有廣泛的需求。在高精度慣性加速度計中,特別需要穩(wěn)定的低噪聲高靈敏度接口電路。事實上,隨著傳感器性能的不斷提高,接口電路將成為限制整個系統(tǒng)的主要因素。 本論文在分析差動電容式傳感器工作原理的基礎(chǔ)上,設(shè)計了針對電容式加速度計的全差分開環(huán)低噪聲接口電路。前端電路檢測傳感器電容的變化,通過積分放大,產(chǎn)生正比于電容波動的電壓信號。 本論文采用開關(guān)電容電路結(jié)構(gòu),使得對寄生不敏感,信號靈敏度高,容易與傳感器單片集成。為了得到微重力加速度性能,設(shè)計電容式位移傳感接口電路時,重點研究了噪聲問題和系統(tǒng)建模問題。仔細(xì)分析了開環(huán)傳感器中的不同噪聲源,并對其中的一些進(jìn)行了仿真驗證。建立了接口電路寄生電容和寄生電阻模型。 為了更好的提高分辨率,降低噪聲的影響如放大器失調(diào)、1/f噪聲、電荷注入、時鐘饋通和KT/C噪聲,本論文采用了相關(guān)雙采樣技術(shù)(CDS)。為了限制接口電路噪聲特別是熱噪聲,著重設(shè)計考慮了前置低噪聲放大器的設(shè)計及優(yōu)化。由于時鐘一直導(dǎo)通,特別設(shè)計了低功耗弛豫振蕩器,振蕩頻率為1.5M。為了減小傳感器充電基準(zhǔn)電壓噪聲,采用兩級核心基準(zhǔn)結(jié)構(gòu)設(shè)計了高精度基準(zhǔn),電源抑制比高達(dá)90dB。 TSMC 0.18μm工藝中的3.3V電壓和模型,本論文進(jìn)行了spectre仿真。 關(guān)鍵詞:MEMS;電容式加速度計;接口電路;低噪聲放大器;開環(huán)檢測
上傳時間: 2013-05-23
上傳用戶:hphh
電子功能模件是機(jī)電產(chǎn)品的基本組成部分,其水平高低直接決定整個機(jī)電產(chǎn)品的工作質(zhì)量。當(dāng)前PCB自動測試系統(tǒng)大多為歐美產(chǎn)品,價格相當(dāng)昂貴,遠(yuǎn)遠(yuǎn)超出我國中小電子企業(yè)的承受能力。為了提高我國中小企業(yè)電子設(shè)備的競爭力,本課題研發(fā)了適合于我國中小企業(yè)、價格低廉、使用方便的PCB路內(nèi)測試系統(tǒng)。 本文首先詳細(xì)介紹了PCB各種檢測技術(shù)的原理和特點,然后根據(jù)本課題面向的用戶群和他們對PCB測試的需求,組建PCB內(nèi)測試系統(tǒng)。本系統(tǒng)基于虛擬儀器設(shè)計思想,以PCB上模擬電子器件、組合邏輯電路及由其構(gòu)成的功能模塊等為被測對象,包括路內(nèi)測試儀、邏輯分析單元、信號發(fā)生器、高速數(shù)據(jù)采集器、多路通道掃描器及針床。其中:路內(nèi)測試儀對不同被測對象選擇不同測試方法,采用電位隔離法實現(xiàn)了被測對象與PCB上其他元器件的隔離,并采用自適應(yīng)測試方法提高測試結(jié)果的準(zhǔn)確度。邏輯分析單元主要采用反向驅(qū)動技術(shù)測試常見的組合邏輯電路。信號發(fā)生器能同時產(chǎn)生兩路正弦波、方波、斜波、三角波等常用波形。數(shù)據(jù)采集器能同時采集四路信號,以USB接口與主機(jī)通訊。多路通道掃描器采用小型繼電器陣列來實現(xiàn),可擴(kuò)展性好。針床采用新型夾具,既保證接觸性能,又不至破壞觸點。 實踐表明,本系統(tǒng)能對常用電子功能模件進(jìn)行自動測試,基本達(dá)到了預(yù)期目標(biāo)。
標(biāo)簽: PCB 故障診斷 測試系統(tǒng)
上傳時間: 2013-06-06
上傳用戶:klds
MOS集成運算放大器的版圖設(shè)計 集成電路設(shè)計綜合實驗指導(dǎo)書
標(biāo)簽: MOS 集成運算放大器 版圖設(shè)計
上傳時間: 2013-04-24
上傳用戶:yolo_cc
藍(lán)牙(Bluetooth)技術(shù)是近年來國外先進(jìn)國家研究發(fā)展最快的短程無線通信技術(shù)之一,能夠廣泛地應(yīng)用于工業(yè)短距離無線控制裝置、近距離移動無線控制設(shè)備、機(jī)器人控制、辦公自動化及多媒體娛樂設(shè)備等局部范圍內(nèi)無線數(shù)據(jù)傳輸?shù)念I(lǐng)域中。在我國,由于對藍(lán)牙技術(shù)的研究還處于研究開發(fā)的初級階段, 還沒有形成藍(lán)牙數(shù)據(jù)短距離無線通信的一套開放性應(yīng)用標(biāo)準(zhǔn)。 在無線音頻傳輸領(lǐng)域內(nèi),傳統(tǒng)的基于模擬調(diào)制方式的無線音頻傳輸由于抗干擾能力較差,傳輸?shù)囊纛l質(zhì)量會受到較大的影響,而國內(nèi)市場上的藍(lán)牙音頻產(chǎn)品僅支持單聲道語音傳輸。所以,對基于藍(lán)牙技術(shù)的高品質(zhì)多通道音頻傳輸技術(shù)的研究將具有一定的技術(shù)創(chuàng)新性,在無線音頻傳輸領(lǐng)域也具有較為廣闊的市場前景。 本文以嵌入式藍(lán)牙技術(shù)與音頻信號傳輸系統(tǒng)為研究開發(fā)課題,參考國外藍(lán)牙技術(shù)協(xié)議標(biāo)準(zhǔn),利用功能模塊單元與嵌入式技術(shù),目標(biāo)是研制一種基于嵌入式開發(fā)應(yīng)用的高品質(zhì)雙聲道藍(lán)牙無線音頻傳輸系統(tǒng)。本系統(tǒng)通過對雙聲道線性模擬音源的數(shù)字化MP3編解碼處理,結(jié)合基于嵌入式應(yīng)用的簡化后的HCI層藍(lán)牙應(yīng)用協(xié)議,實現(xiàn)了藍(lán)牙信道帶寬內(nèi)的高品質(zhì)雙聲道音頻信號點對點的傳輸。 在硬件設(shè)計上,系統(tǒng)采用了模塊化設(shè)計思想。發(fā)送端和接收端由音頻處理模塊、控制傳輸模塊和無線模塊三部分構(gòu)成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負(fù)責(zé)音頻信號的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負(fù)責(zé)MP3數(shù)據(jù)幀的高速傳輸以及藍(lán)牙接口協(xié)議控制;無線模塊采用藍(lán)牙單芯片解決方案(集成藍(lán)牙射頻、基帶和鏈路管理等),負(fù)責(zé)MP3數(shù)據(jù)幀的射頻發(fā)送和接收。模塊與模塊之間采用工業(yè)標(biāo)準(zhǔn)接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍(lán)牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設(shè)計上,系統(tǒng)主要由藍(lán)牙協(xié)議解釋、傳輸控制和芯片驅(qū)動三部分構(gòu)成。在藍(lán)牙協(xié)議解釋上,系統(tǒng)采用了基于HCI層的ACL數(shù)據(jù)包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數(shù)據(jù)傳輸技術(shù);芯片驅(qū)動主要指對MAS3587的基本配置。 對目標(biāo)系統(tǒng)的測試實驗采用了目前流行的音頻測試虛擬儀器軟件Adobe Audition 1.5。實驗項目包括掃頻測試、音樂測試、聽覺測試、距離測試以及抗干擾測試等。實驗結(jié)果表明,輸入音源在經(jīng)過MP3編碼、發(fā)射、接收及MP3解碼后,音頻質(zhì)量基本上沒受影響,實際雙聲道音質(zhì)接近于CD音質(zhì),而無線傳輸?shù)目煽啃赃h(yuǎn)高于模擬無線音頻傳輸,幾乎沒有斷音與錯音,充分體現(xiàn)了嵌入式藍(lán)牙無線技術(shù)的優(yōu)勢。
標(biāo)簽: 嵌入式 傳輸 藍(lán)牙技術(shù)
上傳時間: 2013-05-27
上傳用戶:稀世之寶039
隨著計算機(jī)網(wǎng)絡(luò)與嵌入式控制技術(shù)的迅速發(fā)展,作為傳統(tǒng)運輸行業(yè)的鐵路系統(tǒng)對此也有了新的要求,列車通信網(wǎng)絡(luò)應(yīng)運而生。經(jīng)過多年的發(fā)展,國際電工委員會(IEC)為了規(guī)范列車通信網(wǎng)絡(luò),于1999年通過了IEC61375-1標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)將列車通信網(wǎng)絡(luò)分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個標(biāo)準(zhǔn)通信介質(zhì),為掛在其上的設(shè)備傳輸和交換數(shù)據(jù)。而多功能車輛總線控制器(MVBC)是MVB與MVB實際物理層之間的接口,其主要實現(xiàn)MVB數(shù)據(jù)鏈路層的功能。由于該項關(guān)鍵技術(shù)仍被國外公司壟斷,因此開發(fā)具有自主知識產(chǎn)權(quán)的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標(biāo)準(zhǔn)。根據(jù)MVBC的技術(shù)特點,本文提出了使用FPGA來實現(xiàn)其具體功能的方案。掛在MVB總線上的設(shè)備分為五類,他們的功能各不相同。而支持4類設(shè)備的MVBC具有設(shè)備狀態(tài)、過程數(shù)據(jù)、消息數(shù)據(jù)通信和總線管理功能,并且兼容2類和3類設(shè)備。本文的目的就是用FPGA實現(xiàn)支持4類設(shè)備的MVBC。 本文采用自頂向下的設(shè)計方法。整個MVBC主要劃分為:編碼模塊、譯碼模塊、冗余控制模塊、報文分析單元、通信存儲控制器、主控制單元、地址邏輯模塊。在整個開發(fā)流程中,使用Xilinx的ISE集成開發(fā)環(huán)境。使用Verilog HDL硬件描述語言對上述各個模塊進(jìn)行RTL級描述,并用Synplify Pro進(jìn)行綜合。最后,在ModelSim中對各個模塊進(jìn)行了布線后仿真和驗證。 在實驗室條件下,通過嚴(yán)格的仿真驗證后,其結(jié)果證明了本文設(shè)計的模塊達(dá)到了IEC61375-1標(biāo)準(zhǔn)的要求。因此,用FPGA實現(xiàn)MVBC這一方案具有可操作性。 關(guān)鍵詞:列車通信網(wǎng);多功能車輛總線;多功能車輛總線控制器;現(xiàn)場可編程門陣列
上傳時間: 2013-07-18
上傳用戶:wxhwjf
隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實時、準(zhǔn)確等特點已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強(qiáng)、傳輸距離等優(yōu)點越來越受人們的關(guān)注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時分復(fù)用技術(shù),提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設(shè)計方案,并詳細(xì)分析方案的設(shè)計過程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進(jìn)行設(shè)計,F(xiàn)PGA數(shù)據(jù)處理模塊實現(xiàn)了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數(shù)字信號的復(fù)接解復(fù)接仿真,同時完成了視頻信號的A/D轉(zhuǎn)換和數(shù)字視頻信號的D/A轉(zhuǎn)換功能,最終實現(xiàn)了八路視頻信號在一根光纖上實時傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標(biāo)要求。各路視頻信號的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標(biāo)準(zhǔn),系統(tǒng)具高集成度、靈活性等特點,能廣泛應(yīng)用于各場合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關(guān)鍵詞:FPGA,光纖傳輸,視頻信號
標(biāo)簽: FPGA 多路 光纖傳輸系統(tǒng)
上傳時間: 2013-06-05
上傳用戶:zxh1986123
現(xiàn)代的計算機(jī)追求的是更快的速度、更高的數(shù)據(jù)完整性和靈活性。無論從物理性能,還是從電氣性能來看,現(xiàn)今的并行總線都已出現(xiàn)了某些局限,無法提供更高的數(shù)據(jù)傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數(shù)據(jù)傳輸?shù)忍攸c,得到各行業(yè)越來越多的支持。 目前市場上的SATA IP CORE都是面向IC設(shè)計的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實現(xiàn)SATAⅡ協(xié)議,對SATA技術(shù)的推廣、國內(nèi)邏輯IP核的發(fā)展都有一定的意義。 本文將SATAⅡ協(xié)議的FPGA實現(xiàn)劃分成物理層、鏈路層、傳輸層和應(yīng)用層四個模塊。提出了物理層串行收/發(fā)器設(shè)計以及物理鏈路初始化方案。分析了鏈路層模塊結(jié)構(gòu),給出了作為SATAⅡ鏈路層核心的狀態(tài)機(jī)的設(shè)計。為滿足SATAⅡ協(xié)議3.0Gbps的速率,采用擴(kuò)大數(shù)據(jù)處理位寬的方法,設(shè)計完成了鏈路層的16b/20b編碼模塊,同時為提高數(shù)據(jù)傳輸可靠性和信號的穩(wěn)定性,分別實現(xiàn)了鏈路層CRC校驗?zāi)K和并行擾碼模塊。在描述協(xié)議傳輸層的模塊結(jié)構(gòu)的基礎(chǔ)上,給出了作為傳輸層核心的狀態(tài)機(jī)的設(shè)計,并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過程。完成了命令層協(xié)議狀態(tài)機(jī)的設(shè)計,并實現(xiàn)了SATAⅡ新增功能NCQ技術(shù),從而使得數(shù)據(jù)傳輸更加有效。最后為使本設(shè)計應(yīng)用更加廣泛,設(shè)計了基于AHB總線的用戶接口。 本設(shè)計采用Verilog HDL語言對需要實現(xiàn)的電路進(jìn)行描述,并使用Modelsim軟件仿真。仿真結(jié)果表明,本文設(shè)計的邏輯電路可靠穩(wěn)定,與SATAⅡ協(xié)議定義功能一致。
上傳時間: 2013-06-16
上傳用戶:cccole0605
當(dāng)今,移動通信正處于向第四代通信系統(tǒng)發(fā)展的階段,OFDM技術(shù)作為第四代數(shù)字移動通信(4G)系統(tǒng)的關(guān)鍵技術(shù)之一,被包括LTE在內(nèi)的眾多準(zhǔn)4G協(xié)議所采用。IDFT/DFT作為OFDM系統(tǒng)中的關(guān)鍵功能模塊,其精度對基帶解調(diào)性能產(chǎn)生著重大的影響,尤其對LTE上行所采用的SC_FDMA更是如此。為了使定點化IDFT/DFT達(dá)到較好的性能,本文采用數(shù)字自動增益控制(DAGC)技術(shù),以解決過大輸入信號動態(tài)范圍所造成的IDFT/DFT輸出信噪比(SNR)惡化問題。 首先,本文簡單介紹了較為成熟的AAGC(模擬AGC)技術(shù),并重點關(guān)注近年來為了改善其性能而興起的數(shù)字化AGC技術(shù),它們主要用于壓縮ADC輸入動態(tài)范圍以防止其飽和。針對基帶處理中具有累加特性的定點化IDFT/DFT技術(shù),進(jìn)一步分析了AAGC技術(shù)和基帶DAGC在實施對象,實現(xiàn)方法等上的異同點,指出了基帶DAGC的必要性。 其次,根據(jù)LTE協(xié)議,搭建了從調(diào)制到解調(diào)的基帶PUSCH處理鏈路,并針對基于DFT的信道估計方法的缺點,使用簡單的兩點替換實現(xiàn)了優(yōu)化,通過高斯信道下的MATLAB仿真,證明其可以達(dá)到理想效果。仿真結(jié)果還表明,在不考慮同步問題的高斯信道下,本文所搭建的基帶處理鏈路,采用64QAM進(jìn)行調(diào)制,也能達(dá)到在SNR高于17dB時,硬判譯碼結(jié)果為極低誤碼率(BER)的效果。 再次,在所搭建鏈路的基礎(chǔ)上,通過理論分析和MATLAB仿真,證明了包括時域和頻域DAGC在內(nèi)的基帶DAGC具有穩(wěn)定接收鏈路解調(diào)性能的作用。同時,通過對幾種DAGC算法的比較后,得到的一套適用于實現(xiàn)的基帶DAGC算法,可以使IDFT/DFT的輸出SNR處于最佳范圍,從而滿足LTE系統(tǒng)基帶解調(diào)的要求。針對時域和頻域DAGC的差異,分別選定移位和加法,以及查表的方式進(jìn)行基帶DAGC算法的實現(xiàn)。 最后,本文對選定的基帶DAGC算法進(jìn)行了FPGA設(shè)計,仿真、綜合和上板結(jié)果說明,時域和頻域DAGC實現(xiàn)方法占用資源較少,容易進(jìn)行集成,能夠達(dá)到的最高工作頻率較高,完全滿足基帶處理的速率要求,可以流水處理每一個IQ數(shù)據(jù),使之滿足基帶解調(diào)性能。
上傳時間: 2013-05-17
上傳用戶:laozhanshi111
并行總線PATA從設(shè)計至今已快20年歷史,如今它的缺陷已經(jīng)嚴(yán)重阻礙了系統(tǒng)性能的進(jìn)一步提高,已被串行ATA(Serial ATA)即SATA總線所取代。SATA作為新一代磁盤接口總線,采用點對點方式進(jìn)行數(shù)據(jù)傳輸,內(nèi)置數(shù)據(jù)/命令校驗單元,支持熱插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前SATA已在存儲領(lǐng)域廣泛應(yīng)用,但國內(nèi)尚無獨立研發(fā)的面向FPGA的SATAIP CORE,在這樣的條件下設(shè)計面向FPGA應(yīng)用的SATA IP CORE具有重要的意義。 本論文對協(xié)議進(jìn)行了詳細(xì)的分析,建立了SATA IP CORE的層次結(jié)構(gòu),將設(shè)備端SATA IP CORE劃分成應(yīng)用層、傳輸層、鏈路層和物理層;介紹了實現(xiàn)該IPCORE所選擇的開發(fā)工具、開發(fā)語言和所選用的芯片;在此基礎(chǔ)上著重闡述協(xié)議IP CORE的設(shè)計,并對各個部分的設(shè)計予以分別闡述,并編碼實現(xiàn);最后進(jìn)行綜合和測試。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)實現(xiàn)了1.5Gbps的串行傳輸鏈路;設(shè)計滿足協(xié)議需求、適合FPGA設(shè)計的并行結(jié)構(gòu),實現(xiàn)了多狀態(tài)機(jī)的協(xié)同工作:在高速設(shè)計中,使用了流水線方法進(jìn)行并行設(shè)計,以提高速度,考慮到系統(tǒng)不同部分復(fù)雜度的不同,設(shè)計采用部分流水線結(jié)構(gòu);采用在線邏輯分析儀Chipscope pro與SATA總線分析儀進(jìn)行片上調(diào)試與測試,使得調(diào)試工作方便快捷、測試數(shù)據(jù)準(zhǔn)確;嚴(yán)格按照SATA1.0a協(xié)議實現(xiàn)了SATA設(shè)備端IP CORE的設(shè)計。 最終測試數(shù)據(jù)表明,本論文設(shè)計的基于FPGA的SATA IP CORE滿足協(xié)議需求。設(shè)計中的SATA IP CORE具有使用方便、集成度高、成本低等優(yōu)點,在固態(tài)電子硬盤SSD(Solid-State Disk)開發(fā)中應(yīng)用本設(shè)計,將使開發(fā)變得方便快捷,更能夠適應(yīng)市場需求。
上傳時間: 2013-06-21
上傳用戶:xzt
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1