高速電機由于轉速高、體積小、功率密度高,在渦輪發電機、渦輪增壓器、高速加工中心、飛輪儲能、電動工具、空氣壓縮機、分子泵等許多領域得到了廣泛的應用。永磁無刷直流電機由于效率高、氣隙大、轉子結構簡單,因此特別適合高速運行。高速永磁無刷直流電機是目前國內外研究的熱點,其主要問題在于:(1)轉子機械強度和轉子動力學;(2)轉子損耗和溫升。本文針對高速永磁無刷直流電機主要問題之一的轉子渦流損耗進行了深入分析。轉子渦流損耗是由定子電流的時間和空間諧波以及定子槽開口引起的氣隙磁導變化所產生的。首先通過優化定子結構、槽開口和氣隙長度的大小來降低電流空間諧波和氣隙磁導變化所產生的轉子渦流損耗;通過合理地增加繞組電感以及采用銅屏蔽環的方法來減小電流時間諧波引起的轉子渦流損耗。其次對轉子充磁方式和轉子動力學進行了分析。最后制作了高速永磁無刷直流電機樣機和控制系統,進行了空載和負載實驗研究。論文主要工作包括: 一、采用解析計算和有限元仿真的方法研究了不同的定子結構、槽開口大小、以及氣隙長度對高速永磁無刷直流電機轉子渦流損耗的影響。對于2極3槽集中繞組、2極6槽分布疊繞組和2極6槽集中繞組的三臺電機的定子結構進行了對比,利用傅里葉變換,得到了分布于定子槽開口處的等效電流片的空間諧波分量,然后采用計及轉子集膚深度和渦流磁場影響的解析模型計算了轉子渦流損耗,通過有限元仿真對解析計算結果加以驗證。結果表明:3槽集中繞組結構的電機中含有2次、4次等偶數次空間諧波分量,該諧波分量在轉子中產生大量的渦流損耗。采用有限元仿真的方法研究了槽開口和氣隙長度對轉子渦流損耗的影響,在空載和負載狀態下的研究結果均表明:隨著槽開口的增加或者氣隙長度的減小,轉子損耗隨之增加。因此從減小高速永磁無刷電機轉子渦流損耗的角度考慮,2極6槽的定子結構優于2極3槽結構。 二、高速永磁無刷直流電機額定運行時的電流波形中含有大量的時間諧波分量,其中5次和7次時間諧波分量合成的電樞磁場以6倍轉子角速度相對轉子旋轉,11次和13次時間諧波分量合成的電樞磁場以12倍轉子角速度相對轉子旋轉,這些諧波分量與轉子異步,在轉子保護環、永磁體和轉軸中產生大量的渦流損耗,是轉子渦流損耗的主要部分。首先研究了永磁體分塊對轉子渦流損耗的影響,分析表明:永磁體的分塊數和透入深度有關,對于本文設計的高速永磁無刷直流電機,當永磁體分塊數大于12時,永磁體分塊才能有效地減小永磁體中的渦流損耗;反之,永磁體分塊會使永磁體中的渦流損耗增加。為了提高轉子的機械強度,在永磁體表面通常包裹一層高強度的非磁性材料如鈦合金或者碳素纖維等。分析了不同電導率的包裹材料對轉子渦流損耗的影響。然后利用渦流磁場的屏蔽作用,在轉子保護環和永磁體之間增加一層電導率高的銅環。有限元分析表明:盡管銅環中會產生渦流損耗,但正是由于銅環良好的導電性,其產生的渦流磁場抵消了氣隙磁場的諧波分量,使永磁體、轉軸以及保護環中的損耗顯著下降,整體上降低了轉子渦流損耗。分析了不同的銅環厚度對轉子渦流損耗的影響,研究表明轉子各部分的渦流損耗隨著銅屏蔽環厚度的增加而減小,當銅環的厚度達到6次時間諧波的透入深度時,轉子損耗減小到最小。 三、對于給定的電機尺寸,設計了兩臺電感值不同的高速永磁無刷直流電機,通過研究表明:電感越大,電流變化越平緩,電流的諧波分量越低,轉子渦流損耗越小,因此通過合理地增加繞組電感能有效的降低轉子渦流損耗。 四、研究了高速永磁無刷直流電機的電磁設計和轉子動力學問題。對比分析了平行充磁和徑向充磁對高速永磁無刷直流電機性能的影響,結果表明:平行充磁優于徑向充磁。設計并制作了兩種不同結構的轉子:單端式軸承支撐結構和兩端式軸承支撐結構。對兩種結構進行了轉子動力學分析,實驗研究表明:由于轉子設計不合理,單端式軸承支撐結構的轉子轉速達到40,000rpm以上時,保護環和定子齒部發生了摩擦,破壞了轉子動平衡,導致電機運行失敗,而兩端式軸承支撐結構的轉子成功運行到100,000rpm以上。 五、最后制作了平行充磁的高速永磁無刷直流電機樣機和控制系統,進行了空載和負載實驗研究。對比研究了PWM電流調制和銅屏蔽環對轉子損耗的影響,研究表明:銅屏蔽環能有效的降低轉子渦流損耗,使轉子損耗減小到不加銅屏蔽環時的1/2;斬波控制會引入高頻電流諧波分量,使得轉子渦流損耗增加。通過計算繞組反電勢系數的方法,得到了不同控制方式下帶銅屏蔽環和不帶銅屏蔽環轉子永磁體溫度。采用簡化的暫態溫度場有限元模型分析了轉子溫升,有限元分析和實驗計算結果基本吻合,驗證了銅屏蔽環的有效性。
上傳時間: 2013-05-18
上傳用戶:zl123!@#
隨著數字電子技術的發展,數字信號處理技術廣泛應用于通訊、語音處理、計算機和多媒體等領域??焖俑道锶~變換FFT作為數字信號處理的核心技術之一,使離散傅里葉變換的運算時間縮短了幾個數量級。 現場可編程門陣列FPGA是近年來迅速發展起來的新型可編程器件。隨著它的不斷應用,使電子設計的規模和集成度不斷提高,同時也帶來了電子系統設計方法和設計思想的不斷推陳出新。 本文主要研究如何利用FPGA實現FFT處理器,包括算法選取、算法驗證、系統結構設計、各個模塊設計、FPGA實現和測試整個流程。設計采用基-2按時間抽取算法,以XILINX公司提供的ISE6.1為軟件平臺,利用Verilog HDL描述的方式實現了512點16bits復數塊浮點結構的FFT系統,并以FPGA芯片VirtexⅡXC2V1000為硬件平臺,進行了仿真、綜合等工作。仿真結果表明其計算結果達到了一定的精度,運算速度可以滿足一般實時信號處理的要求。
上傳時間: 2013-04-24
上傳用戶:lwwhust
國外著名的電路教材的中文版。周玉坤翻譯。 電路第六版系統地講述了電路中的基本概念、基本理論、基本分析和計算方法。全書共分18章。主要內容有電路基本元件、簡單電阻電路分析、電路常見分析法、運算放大器基本應用電路、一階和二階電路的分析、正弦穩態分析及其功率計算、平衡三相電路、拉普拉斯變換及其應用、選頻電路、有源濾波器、傅里葉級數及傅里葉變換和雙端口網絡等。書中包含豐富的例題、詳盡的圖表資料,且內容新,講解透徹,是一本電路分析的優秀教材。
標簽: 電路
上傳時間: 2013-04-24
上傳用戶:tfyt
隨著生物工程及醫學影像學的發展,磁共振成像在醫學診斷學方面發揮著越來越重要的角色。磁場的均勻性是大型醫療設備——核磁共振(MRI)成像的理論基礎,是評價該設備的一個重要的技術參數,磁場的均勻性分析也是電磁場理論分析的一個重要方向。良好、穩定的磁場均勻性對核磁共振圖像的信噪比(SNR)的提高有重要的意義,同時也是飽和壓脂序列實現的唯一條件。 該課題的主要內容是在介紹磁共振成像原理與磁共振超導磁體的超導勻場線圈的形狀及位置的基礎上,分析各個線圈中電流的大小與空間某點磁場強度的關系。同時借鑒磁共振成像原理,設計輔助測量水膜,對空間某一特定半徑的球體腔內各點的磁場強度進行自動化測量。在當前使用的被動式勻場的基礎上,利用分析軟件,對線圈的選擇及電流的大小進行計算與優化。實驗結果表明效果良好,磁場均勻度有很大的改善。 采用的主要方法是利用磁共振成像原理及傅里葉轉化技術去設計一種精確、方便、快捷的勻場方法。通過計算機模擬及有限元分析的方法進行計算、優化,最終得到理想的磁場均勻度。 良好的磁場均勻性是磁共振成像的基礎,是飽和壓脂序列(FATSAT)、平面回波成像(EPI)、彌散成像、頻譜分析等一系列近幾年新出現的先進序列實現的前提條件。從而為臨床醫學提供了一種先進的檢查手段,為疾病診治的及時性、準確性、可靠性及病灶確切位置的判斷都提供了基礎。 該文所介紹的磁場均勻性測量、分析方法以及在此基礎上設計的勻場計算分析軟件已在多臺磁共振安裝調試過程中得到應用,達到了預期的目的,能夠滿足現場調試的要求。該方法對于今后超導磁體磁共振的磁場均勻性調試,及在醫學影像學方面的發展有很好的應用價值。該項技術在該領域的推廣必然會提高磁場均勻性的精度,推動醫學影像學及臨床診斷學的發展。并能帶來良好的社會效益及經濟效益,具有關闊的應用前景。
上傳時間: 2013-04-24
上傳用戶:tianjinfan
隨著電網中非線性負載的迅速增加,電能質量日趨惡化,這不僅嚴重影響電網安全高效的運行,而且對經典的電力測量理論、方法和儀表的設計都提出了新的挑戰。電力檢測系統的發展和應用,對電力系統的安全運行有重要意義,并且具有明顯的經濟效益和社會效益。 本文講述了諧波測量的基本理論,著重對傅里葉變換進行說明,使用PSIM軟件對諧波信號進行仿真,并給出仿真結果。以電力監控領域現階段的技術為參考,提出并研制了一種基于ARM和DSP的嵌入式平臺的電力監控系統。該系統為了能滿足實時諧波分析算法運算量大的要求,它采用模塊化設計,核心CPU按數據處理和控制兩種功能分別采用美國TI公司生產的TMS320LF2407芯片和Samsung公司基于ARM920T內核的16/32位S3C2410A微處理器,兩個核心芯片各自在不同的電路板上獨立運行,充分發揮DSP芯片的數字信號處理優勢和ARM的控制功能,以實現系統中的復雜軟件算法,運算速度也能得以提高。 系統硬件設計包括DSP數據采集模塊、實時時鐘電路和ARM的時鐘電路、存儲器接口電路、SDRAM電路、串行接口電路、通信模塊接口電路、LCD顯示等電路的設計。 系統軟件設計主要包括操作系統的移植以及應用程序的設計,應用程序設計由ARM主控程序設計、網絡通訊程序、ARM與DSP通訊程序設計以及DSP數據處理程序設計組成。
上傳時間: 2013-04-24
上傳用戶:sun_pro12580
本書首版于1962年,目前已是第六版。得益于作者長期教學經驗的積累,本書已被國外許多著名大學選為電子、電力工程領域入門課程的教材。作者從3個最基本的科學定律(歐姆定律、基爾霍夫電壓定律和基爾霍夫電流定律)推導出了電路分析中常用的分析方法及分析工具。書中首先介紹電路的基本參量以及電路的基本概念,然后結合基爾霍夫電壓和電流定律,介紹節點和網孔分析法以及疊加定理、電源變換等常用電路分析方法,并將運算放大器作為電路元件加以介紹;交流電路的分析開始于電容、電感的時域電路特性,然后分析RLC電路的正弦穩態響應,并介紹交流電路的功率分析方法,接著還對多相電路、磁耦合電路的性能分析進行了介紹;為了使讀者更深入了解電路的頻域特性,本書還介紹了復頻率、拉普拉斯變換和s域分析、頻率響應、傅里葉分析、二端口網絡等內容。作者注重將理論和實踐相結合,很多例題、練習、章后習題還是正文中的應用實例都取自于業界的典型應用,這也是本書的一大特色。 本書可作為信息電子類、電氣工程類、計算機類和應用物理類本科生的雙語教學用書,也可作為從事電子技術、電氣工程、通信工程領域工作的工程技術人員的參考書
上傳時間: 2013-05-27
上傳用戶:cccole0605
fft算法,學習數字信號的基本也是最重要的算法,用于各種控制領域的最基本算法
標簽: 傅里葉變換
上傳時間: 2013-04-24
上傳用戶:Wwill
傅里葉變換是信號處理領域中較完善、應用較廣泛的一種分析手段.但傅里葉變換只是一種時域或頻域的分析方法,它要求信號具有統計平穩,即時不變的特性.但是實際應用中存在很多非平穩信號,它們并不能很好的用傅立葉變換來處理.小波變換的出現解決了這個問題,它在處理非平穩信號方面具有傅立葉變換無法比擬的優越性.小波變換在通信技術、信號處理、地球物理、水利電力、醫療等領域中獲得了日益廣泛的應用.小波變換的研究成為了當今學術界的一個熱點.隨著現代數字信號處理朝著高速實時的方向發展,純軟件的程序式信號處理方法越來越不能滿足實際應用的需求,因此人們希望用硬件電路來實現高速信號處理問題.基于以上原因,該文在研究了小波變換的基本理論和特點的基礎上,重點研究了小波變換的VLSI電路構架,并用FPGA實現了它的功能.毫無疑問,該文所做的具體工作在理論和實踐上都有參考價值.論文中,在簡單介紹了小波變換的基本理論、特點和應用;對信號小波變換分解,重構的MATLAB算法進行了分析,為硬件實現奠定了理論基礎.論文在研究了小波核心算法MALLAT算法的基礎上,以直觀的圖形方式描述了算法的流程圖;并由此提出了基于VLSI的電路模塊架構.根據上述模塊結構,對相關模塊進行了硬件描述語言(VERILOG-HDL)的建模,并且在仿真平臺上(ACTIVE-HDL)進行了仿真.在仿真正確的前提下,該文選用了EP20K100BC356-1V芯片作為目標器件進行了綜合和后仿真,并且將仿真結果通過MATLAB與理論參數進行了比較,結果表明設計是正確的.對設計中存在的誤差和部分模塊的進一步優化,該文也作了分析和說明,為下一步實現通用IP核設計奠定了基礎.
上傳時間: 2013-06-27
上傳用戶:zhaoq123
現場可編程門陣列(FPGA)是近年來迅速發展起來的新型可編程器件。隨著它的不斷應用和發展,也使電子設計的規模和集成度不斷提高。同時也帶來了電子系統設計方法和設計思想的不斷推陳出新。 隨著數字電子技術的發展,數字信號處理的理論和技術廣泛的應用于通訊、語音處理、計算機和多媒體等領域。快速傅里葉變換(FFT)作為數字信號處理的核心技術之一,是離散傅里葉變換的運算時間縮短了幾個數量級。FFT已經成為現代信號處理的重要理論之一。 該文的目的就是研究如何應用FPGA實現FFT算法,研制具有自己知識產權的FFT信號處理器具有重要的理論意義和實用意義。 設計采用基4算法設計了一個具有實用價值的FFT實時硬件處理器。其中使用了改進的CORDIC流水線結構設計了FFT的蝶型運算單元,將硬件不易于實現、運算緩慢的乘法單元轉換成硬件易于實現、運算快捷的加法單元。并根據基4算法的尋址特點設計了簡單快速的地址發生器。整體采用流水線的工作方式,并將雙端口RAM、只讀ROM全部內置在FPGA芯片內部,使整個系統的數據交換和處理速度得以提高。 整個設計利用ALTERA公司提供的QUARTUSⅡ4.0開發軟件,采用先進的層次化設計思想,使用一片FPGA芯片完成了整個FFT處理器的電路設計。整體設計經過時序仿真和硬件仿真,運行速度達到100MHz以上。
上傳時間: 2013-07-01
上傳用戶:FFAN
DFT(Discrete Fourier Transformation)是數字信號分析與處理如圖形、語音及圖像等領域的重要變換工具,直接計算DFT的計算量與變換區間長度N的平方成正比.當N較大時,因計算量太大,直接用DFT算法進行譜分析和喜好的實時處理是不切實際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運算效率提高1~2個數量級.本文的目的就是研究如何應用FPGA這種大規??删幊踢壿嬈骷崿FFFT的算法.本設計主要采用先進的基-4DIT算法研制一個具有實用價值的FFT實時硬件處理器.在FFT實時硬件處理器的設計實現過程中,利用遞歸結構以及成組浮點制運算方式,解決了蝶形計算、數據傳輸和存儲操作協調一致問題.合理地解決了位增長問題.同時,采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內置在FPGA芯片內部,使整個系統的數據交換和處理速度得以很大提高,實際合理地解決了資源和速度之間相互制約的問題.本設計采用Verilog HDL硬件描述語言進行設計,由于在設計中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設計效率.
上傳時間: 2013-06-20
上傳用戶:小碼農lz