亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電子儀器設(shè)(shè)備

  • MP3音頻解碼器的FPGA原型芯片設(shè)計與實現(xiàn).rar

    MP3音樂是目前最為流行的音樂格式,因其音質(zhì)、復(fù)雜度與壓縮比的完美折中,占據(jù)著廣闊的市場,不僅在互聯(lián)網(wǎng)上廣為流傳,而且在便攜式設(shè)備領(lǐng)域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實時性、面積等約束條件下,研究MP3解碼電路的設(shè)計方法,實現(xiàn)FPGA原型芯片,研究MP3原型芯片的驗證方法。 論文的主要貢獻如下: (1)使用算法融合方法合并MP3解碼過程的相關(guān)步驟,以減少緩沖區(qū)存儲單元的容量和訪存次數(shù)。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內(nèi)部的三個算法步驟融合在一起進行設(shè)計,可以省去存儲中間計算結(jié)果的緩存區(qū)單元。 (2)反量化、立體聲處理等模塊中,采用流水線設(shè)計技術(shù),設(shè)置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續(xù)訪問公共緩存技術(shù),合理規(guī)劃各計算子模塊的工作時序,將數(shù)據(jù)計算的時間隱藏在訪存過程中;充分利用頻率線的零值區(qū)特性,有效地減少數(shù)據(jù)計算量,加快了數(shù)據(jù)處理的速度。 (3)設(shè)計了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設(shè)計RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發(fā)板為平臺,實現(xiàn)MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內(nèi)的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統(tǒng)頻率可達69.6MHz,充分滿足了MP3解碼過程的實時性要求。實驗結(jié)果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質(zhì)良好。

    標(biāo)簽: FPGA MP3 音頻解碼器

    上傳時間: 2013-07-01

    上傳用戶:xymbian

  • 圖象壓縮系統(tǒng)中熵編解碼器的FPGA設(shè)計及實現(xiàn)

    隨著移動終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達到實時性要求,而且會帶來因傳輸大量原始圖象數(shù)據(jù)帶來的帶寬要求,因此采用硬件實現(xiàn)圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實現(xiàn)項目為背景,對熵編碼器和解碼器的硬件實現(xiàn)進行探討,給出了并行熵編碼和解碼器的實現(xiàn)方案。熵編解碼器中的難點是huffman編解碼器的實現(xiàn)。在設(shè)計并行huffman編碼方案時通過改善Huffman編碼器中變長碼流向定長碼流轉(zhuǎn)換時的控制邏輯,避免了因數(shù)據(jù)處理不及時造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實現(xiàn)并行的huffman解碼器時,解碼算法充分利用了規(guī)則化碼書帶來的碼字的單調(diào)性,及在特定長度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運算,提高了存儲器的利用率、系統(tǒng)的解碼效率和速度。在實現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對DC子帶的預(yù)測編碼,針對直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過DWT變換,量化,掃描后的數(shù)據(jù)進行正確的編碼。同時,在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進一步處理。在本文介紹的設(shè)計方案中,按照自頂向下的設(shè)計方法,對星載圖像壓縮系統(tǒng)中的熵編解碼器進行分析,進而進行邏輯功能分割及模塊劃分,然后分別實現(xiàn)各子模塊,并最終完成整個系統(tǒng)。在設(shè)計過程中,用高級硬件描述語言verilogHDL進行RTL級描述。利用了Altera公司的QuartusII開發(fā)平臺進行設(shè)計輸入、編譯、仿真,同時還采用modelsim仿真工具和symplicity的綜合工具,驗證了設(shè)計的正確性。通過系統(tǒng)波形仿真和下板驗證熵編碼器最高頻率可以達到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達到2500Mbps,也能滿足性能要求。仿真驗證的結(jié)果表明:設(shè)計能夠滿足性能要求,并具有一定的使用價值。

    標(biāo)簽: FPGA 圖象壓縮

    上傳時間: 2013-05-19

    上傳用戶:吳之波123

  • 自適應(yīng)回波消除器研究及其FPGA實現(xiàn)

    回波消除器廣泛應(yīng)用于公用電話交換網(wǎng)(PSTN)、移動通信系統(tǒng)和視頻電話會議系統(tǒng)等多種語音通信領(lǐng)域。在PSTN系統(tǒng)中,由于線路阻抗不匹配,遠(yuǎn)端語音信號通過混合線圈時產(chǎn)生一定泄漏,一部分信號又傳回遠(yuǎn)端,產(chǎn)生線路回波,回波的存在會嚴(yán)重影響語音通信質(zhì)量。本文主要針對線路回波進行研究,設(shè)計并實現(xiàn)了滿足實用要求的基于FPGA平臺的回波消除器。 首先,對回波產(chǎn)生原理和目前幾種常用回波消除算法進行了分析,在研究自適應(yīng)回波消除器的各個模塊,特別是深入分析各種自適應(yīng)濾波算法和雙講檢測算法,綜合考慮各種算法的運算復(fù)雜度和性能的情況下,這里采用NLMS算法實現(xiàn)自適應(yīng)回波消除器。針對傳統(tǒng)雙講檢測算法在近端語音幅度較低情況下容易產(chǎn)生誤判的情況,給出一種基于子帶濾波器組的改進雙講檢測算法。 本文首先使用C語言實現(xiàn)回波消除器的各個模塊,其中包括自適應(yīng)濾波器、遠(yuǎn)端檢測、雙講檢測、非線性處理和舒適噪聲產(chǎn)生模塊。經(jīng)過仿真測試,相關(guān)模塊算法能夠有效提高回波消除器性能。在此基礎(chǔ)上,本文使用硬件描述語言Veillog HDL,在QuartusⅡ和ModelSim軟件平臺上實現(xiàn)各功能模塊,并通過模塊級和系統(tǒng)級功能仿真以及時序仿真驗證,最終在現(xiàn)場可編程門陣列(Field Programmable Gate Arrav,F(xiàn)PGA)平臺上實現(xiàn)回波消除系統(tǒng)。本文詳細(xì)闡述了基于FPGA的設(shè)計流程與設(shè)計方法,并描述了自適應(yīng)濾波器、基于分布式算法FIR濾波器、除法器和有限狀態(tài)機的設(shè)計過程。 根據(jù)ITU-T G.168標(biāo)準(zhǔn)提出的測試要求,本文塒基于FPGA設(shè)計實現(xiàn)的自適應(yīng)回波消除系統(tǒng)進行大量主客觀測試。經(jīng)過測試,各項性能指標(biāo)均達到或超過G.168標(biāo)準(zhǔn)的要求,具有良好的回波消除效果。

    標(biāo)簽: FPGA 回波 消除器

    上傳時間: 2013-06-18

    上傳用戶:qwe1234

  • 微電腦型數(shù)學(xué)演算式隔離傳送器

    特點: 精確度0.1%滿刻度 可作各式數(shù)學(xué)演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設(shè)計 尺寸小,穩(wěn)定性高

    標(biāo)簽: 微電腦 數(shù)學(xué)演算 隔離傳送器

    上傳時間: 2014-12-23

    上傳用戶:ydd3625

  • 電路板維修相關(guān)技術(shù)資料

    電路板故障分析 維修方式介紹 ASA維修技術(shù) ICT維修技術(shù) 沒有線路圖,無從修起 電路板太複雜,維修困難 維修經(jīng)驗及技術(shù)不足 無法維修的死板,廢棄可惜 送電中作動態(tài)維修,危險性極高 備份板太多,積壓資金 送國外維修費用高,維修時間長 對老化零件無從查起無法預(yù)先更換 維修速度及效率無法提升,造成公司負(fù)擔(dān),客戶埋怨 投資大量維修設(shè)備,操作複雜,績效不彰

    標(biāo)簽: 電路板維修 技術(shù)資料

    上傳時間: 2013-10-26

    上傳用戶:neu_liyan

  • Forward變換器的精確線性化控制

    為了提高Forward變換器非線性系統(tǒng)的控制性能,采用了精確線性化控制方法。首先采用開關(guān)函數(shù)和開關(guān)周期平均算子建立適合微分幾何方法的仿射非線性系統(tǒng)模型。從理論上證明了該模型滿足系統(tǒng)精確線性化的條件。對非線性坐標(biāo)變換后得到的線性系統(tǒng),利用二次型最優(yōu)控制策略推導(dǎo)出非線性狀態(tài)反饋控制律。實驗結(jié)果表明,系統(tǒng)具有良好的靜態(tài)和動態(tài)性能,驗證了該控制方法的有效性和正確性。

    標(biāo)簽: Forward 變換器 線性 控制

    上傳時間: 2013-11-10

    上傳用戶:xywhw1

  • 反激式控制器簡化了低輸入電壓DCDC轉(zhuǎn)換器的設(shè)計

    LT®3837 從一個 4.5V 至 20V 輸入獲取工作電壓,但可通過采用一個 VCC 穩(wěn)壓器和 / 或變壓器上的一個偏壓繞組使該轉(zhuǎn)換器的輸入範(fàn)圍向上擴展。

    標(biāo)簽: DCDC 反激式控制器 輸入電壓 轉(zhuǎn)換器

    上傳時間: 2013-11-01

    上傳用戶:

  • 具集成反激式控制器的高功率PoE PD接口

    時至今日,以太網(wǎng)供電 (PoE) 技術(shù)仍在當(dāng)今的網(wǎng)絡(luò)世界中不斷地普及。由供電設(shè)備 (PSE) 提供並傳輸至受電設(shè)備 (PD) 輸入端的 12.95W 功率是一種通用電源

    標(biāo)簽: PoE 集成 反激式控制器 PD接口

    上傳時間: 2013-11-06

    上傳用戶:xmsmh

  • 可替代整合型MOSFET的獨立元件

    在電源設(shè)計中,工程人員時常會面臨控制 IC 驅(qū)動電流不足的問題,或者因為閘極驅(qū)動損耗導(dǎo)致控制 IC 功耗過大。為解決這些問題,工程人員通常會採用外部驅(qū)動器。目前許多半導(dǎo)體廠商都有現(xiàn)成的 MOSFET 積體電路驅(qū)動器解決方案,但因為成本考量,工程師往往會選擇比較低價的獨立元件。

    標(biāo)簽: MOSFET 獨立元件

    上傳時間: 2013-11-19

    上傳用戶:阿譚電器工作室

  • PCA82C250 CAN收發(fā)器應(yīng)用指南

    本文檔著重介紹如何使用Philips 半導(dǎo)體的收發(fā)器PCA82C250[1]和PCA82C251[2]實現(xiàn)物理媒體連接子層物理信令子層和數(shù)據(jù)鏈路層之間的連接是通過集成的協(xié)議控制器實現(xiàn)的這些產(chǎn)品有像Philips 的PCx82C200 SJA1000 等而媒體相關(guān)接口負(fù)責(zé)連接傳輸媒體譬如將總線節(jié)點連接到總線的連接器像Philips 的TJA1050[3]或PCA82C250[4]等收發(fā)器

    標(biāo)簽: C250 PCA 250 82C

    上傳時間: 2013-10-19

    上傳用戶:31633073

主站蜘蛛池模板: 遵义市| 新晃| 宣汉县| 阳东县| 岐山县| 和平区| 南皮县| 永春县| 西华县| 通化县| 城步| 洛浦县| 江安县| 张家川| 金川县| 金平| 阿城市| 陇川县| 获嘉县| 门源| 栖霞市| 驻马店市| 虹口区| 长宁县| 阿坝县| 安岳县| 曲阳县| 西乌珠穆沁旗| 防城港市| 通榆县| 宣武区| 葵青区| 潼关县| 韩城市| 长兴县| 宜都市| 怀安县| 朝阳区| 姚安县| 白山市| 沽源县|