文章主要討論了一種基于Xilinx FPGA及VPX(VITA46)架構的高性能雷達信號處理系統的設計方案,詳細分析了系統指標與系統結構并全面論述了整個系統各部分的設計方案和硬件實現。系統包括高速信號采集/回放板卡、高速大容量數據存儲板卡、高速信號處理板卡、高速信號交換板卡及高速系統背板等五類板卡。各類板卡通過高速VPX總線連接并被組裝在雷達信號處理機箱內構成一套高擴展性、高性能的雷達信號處理系統。系統全采用Xilinx Virtex5FPGA高速現場可編程邏輯器件為主處理器及主控制器。信號采集/回放板使用基于FMC(VITA57)高速接口的子母板設計,提高了系統的靈活性和通用性;大容量數據存儲板采用由高密度固態存儲芯片Flash(閃存)組成的數據存儲整列,提高了數據存儲容量及存儲帶寬;信號處理板使用多片FPGA高效并行處理架構,提升系統運算能力及處理速率;同時系統采用FPGA高速串行口結合VPX總線架構并整合千兆以太網技術,加大了系統數據吞吐能力。關鍵詞:XilinxFPGA,高性能,雷達信號處理系統,VPX
標簽:
Xilinx
FPGA
雷達信號處理系統
上傳時間:
2022-07-27
上傳用戶: