亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電容測試

  • verilog實現shiftreg

    verilog實現shiftreg,帶測試文件。 文件相當完整,可以下載去測試

    標簽: shiftreg verilog

    上傳時間: 2016-02-06

    上傳用戶:zxc23456789

  • 關於一些面板的介紹

    關於一些面板的介紹,包括音波式面板、電阻式面板、電容式面板等資料。

    標簽: 面板

    上傳時間: 2013-12-07

    上傳用戶:啊颯颯大師的

  • 這是一個求數獨遊戲的m-file 在matlab的命令窗口 鍵入>> sudo7 或者run sudo7 的m-file 之後在 9x9 的方格內 填入 數獨的問題

    這是一個求數獨遊戲的m-file 在matlab的命令窗口 鍵入>> sudo7 或者run sudo7 的m-file 之後在 9x9 的方格內 填入 數獨的問題 按下 "計算是否有解" 的功能鍵 若不是存在多組的解,則可以 按下 "顯示結果" 的功能鍵, 也可以載入作者測試的"date1"或"date2" 但不可載入及修改"condition"

    標簽: m-file sudo7 matlab gt

    上傳時間: 2016-11-18

    上傳用戶:waizhang

  • 可實現MIMO-OFDM系統的adaptive_blind功能

    可實現MIMO-OFDM系統的adaptive_blind功能,並進行了詳細的測試

    標簽: adaptive_blind MIMO-OFDM 系統

    上傳時間: 2013-12-23

    上傳用戶:225588

  • 裡面有許多cc2430的範例code

    裡面有許多cc2430的範例code,可供使用者測試與更改

    標簽: 2430 code cc

    上傳時間: 2013-12-11

    上傳用戶:chenbhdt

  • 程式描述:使用Cypress的Cy7C68013A晶片進行設計

    程式描述:使用Cypress的Cy7C68013A晶片進行設計,實現USB鍵盤輸入的功能。 安裝:把來源程式碼複製到硬碟特定目錄下,使用Keil C編譯器運行即可。 注意:可以首先使用Cypress的測試工具進行韌體程式的測試,以確保韌體程式的正確性。

    標簽: Cypress 68013A C68013 68013

    上傳時間: 2017-02-10

    上傳用戶:ecooo

  • 程式描述:使用Cypress的Cy7C63723晶片進行設計

    程式描述:使用Cypress的Cy7C63723晶片進行設計,實現USB介面的HID滑鼠。 安裝:把來源程式碼複製到硬碟特定目錄下,使用Keil C編譯器運行即可。 注意:可以首先使用Cypress的測試工具進行韌體程式的測試,以確保韌體程式的正確性。

    標簽: Cypress C63723 63723 Cy7

    上傳時間: 2017-02-10

    上傳用戶:6546544

  • 程式描述:使用Cypress的Cy7C68013A晶片進行設計

    程式描述:使用Cypress的Cy7C68013A晶片進行設計,測試USB晶片內部RAM,並示範內部RAM的讀寫。 安裝:把來源程式碼複製到硬碟特定目錄下,使用Keil C編譯器運行即可。 注意:可以先使用Cypress的測試工具進行韌體程式的測試,以確保韌體程式的正確性。

    標簽: Cypress 68013A C68013 68013

    上傳時間: 2014-01-03

    上傳用戶:sardinescn

  • 程式描述:使用Cypress的Cy7C68013A晶片進行設計

    程式描述:使用Cypress的Cy7C68013A晶片進行設計,實現Slave FIFO模式的資料獲取。程式包括USB韌體程式以及主機程式。 安裝:把來源程式碼複製到硬碟特定目錄下,使用Keil C編譯器和Visual C++ 6.0運行即可。 注意:可以首先使用Cypress的測試工具進行韌體程式的測試,以確保韌體程式的正確性。

    標簽: Cypress 68013A C68013 68013

    上傳時間: 2013-12-18

    上傳用戶:1427796291

  • Verilog HDL的程式

    Verilog HDL的程式,上網找到SPI程式, vspi.v這程式相當好用可用來接收與傳送SPI,並且寫了一個傳輸信號測試,spidatasent.v這程式就是傳送的資料,分別為00 66... 01 77...... 02 55這樣的資料,並透過MAX+PULS II軟體進行模擬,而最外層的程式是test_createspi.v!

    標簽: Verilog HDL 程式

    上傳時間: 2017-03-06

    上傳用戶:onewq

主站蜘蛛池模板: 耒阳市| 西藏| 曲水县| 揭东县| 广东省| 西昌市| 普陀区| 关岭| 司法| 锦州市| 枣强县| 马尔康县| 琼结县| 错那县| 甘谷县| 柳江县| 永定县| 石城县| 航空| 铜鼓县| 姚安县| 延津县| 平江县| 荣昌县| 宝清县| 余姚市| 洪雅县| 佛坪县| 大关县| 华亭县| 娄烦县| 台北县| 巴彦淖尔市| 黔江区| 临江市| 元氏县| 舞阳县| 砚山县| 内黄县| 周宁县| 拜泉县|