由于下一代微處理器的工作電壓越來越低,所需電流越來越大,現有的5V、12V輸入的電壓調節模塊(VRM)已經不能滿足它的要求了,因此把VRM的輸入母線電壓提高到48V是必然的趨勢。這樣做能夠減小輸入電流從而使得母線損耗減小,有利于效率提高,同時可以大大減小輸入濾波器體積。 本課題首先分析了VRM的發展現狀和常用拓撲,以及未來的發展趨勢,并在此基礎上介紹了級聯式流饋推挽DC/DC變換器的概念。接著,具體分析了Buck與推挽級聯式流饋DC/DC變換器、雙通道交錯并聯型Buck與推挽級聯式流饋DC/DC變換器的原理和工作過程。再接著,分別介紹了Buck與推挽級聯式流饋DC/DC變換器、雙通道交錯并聯型Buck與推挽級聯式流饋DC/DC變換器及其控制同路的建模和設計方法,并給出設計實例。最后,分別用這兩種拓撲結構制作了兩臺48V輸入、3.3V/10A輸出的樣機,并對兩者進行了一定的實驗比較研究,以驗證設計的有效性。
上傳時間: 2013-07-29
上傳用戶:gxrui1991
免接線插拔式無干擾日光燈電子鎮流啟輝器
上傳時間: 2013-11-18
上傳用戶:busterman
電源供應器設計利用鍵盤介面輸入電源電壓值以SPI界面傳至另一顆CPU做前端之運算結果傳回做LED顯示
上傳時間: 2017-03-19
上傳用戶:二驅蚊器
主要是模擬8051電路板上LED顯示器.透過vb程式.經由RS232去傳送信號到電路板上.模擬出與VB介面顯示地動作相同
上傳時間: 2017-04-05
上傳用戶:jkhjkh1982
利用Labview控制電源供應器ppt-1830測試電壓電流
上傳時間: 2014-01-08
上傳用戶:dengzb84
開關電源相關專輯 119冊 749M剖析切換式電源供應器的原理及常用元件規格.pdf
標簽:
上傳時間: 2014-05-05
上傳用戶:時代將軍
一.產品描述 提供10個觸摸感應按鍵及兩線式串列界面,並有中斷輸出INT腳與MCU聯繫。特性上對於防水和抗干擾方面有很優異的表現! 二。產品特色 1. 工作電壓範圍:3.1V – 5.5V 2. 工作電流:3mA@5V 3. 10 個觸摸感應按鍵 4. 提供串列界面 SCK、SDA、INT 作為與 MCU 溝通方式。 5. 可以經由調整 CAP 腳的外接電容,調整靈敏度,電容越大靈敏度越高 6.具有防水及水漫成片水珠覆蓋在觸摸按鍵面板,按鍵仍可有效判別 7. 內建 LDO 增加電源的抗干擾能力 三。產品應用 各種大小家電,娛樂產品 四.功能描述 1.VK3610IM 於手指按壓觸摸盤,在 60ms 內輸出對應按鍵的狀態。 2.單鍵優先判斷輸出方式處理, 如果 K1 已經承認了, 需要等 K1 放開後, 其他按鍵才能再被承認,同時間只有一個按鍵狀態會被輸出。 3.具有防呆措施, 若是按鍵有效輸出連續超過 10 秒, 就會做復位。 4.環境調適功能,可隨環境的溫濕度變化調整參考值,確保按鍵判斷工作正常。 5.可分辨水與手指的差異,對水漫與水珠覆蓋按鍵觸摸盤,仍可正確判斷按鍵動作。但水不可於按鍵觸摸盤上形成“水柱”,若如此則如同手按鍵一般,會有按鍵承認輸出。 6.內建 LDO 及抗電源雜訊的處理程序,對電源漣波的干擾有很好的耐受能力。 7.不使用的按鍵請接地,避免太過靈敏而產生誤動。
標簽: KEYS VK3610 SOP 10 16 IM VK 抗干擾
上傳時間: 2019-08-08
上傳用戶:szqxw1688
作為新一代直流輸電技術,基于電壓源換流器的高壓直流輸電憑借其獨特的技術優點取得了飛速的發展,并已在新能源發電系統聯網、電網非同步互聯、無源系統供電、無功補償等場合得到實際工程應用。在我國,VSC-HVDC的研究尚處于起步階段。本論文著重開展了VSC-HVDC技術的數學建模和控制策略的研究。論文的主要工作和取得的創新性成果如下: 1.建立了系統標么值模型,分析了VSC-HVDC的運行原理和穩態功率特性。明確了系統主電路參數對運行特性的影響,在此基礎上提出了一種功率定義下的換流電抗、直流電壓和直流電容以及頻域下的交流濾波器參數設計方法。 2.設計了一種基于無差拍控制的VSC-HVDC直接電流離散控制器。針對控制系統存在的VSC電壓輸出能力限制、PI控制器積分飽和現象和離散采樣時間延遲問題,提出了相應的解決方法,推導了其電流內環控制器與功率外環離散控制器的設計原則。 3.推導了換流站網側與VSC交流側功率節點以及換流電抗與損耗電阻上的瞬時功率方程,在此基礎上提出了一種換流站網側功率節點控制并補償換流電抗與損耗電阻消耗二倍頻功率的不平衡控制策略,設計了該控制策略下的雙序矢量控制器模型。同時針對傳統dq軟件鎖相環在電壓不平衡時鎖相速度慢的缺點,提出了一種基于前置相序分解的頻率自適應dq鎖相環,提高了不平衡控制算法的動態性能與穩態特性。 4.對VSC閥在交流電網低電壓故障下的過流現象進行分析并提出了一種考慮正負序分量影響的指令電流限制器,保證了故障限流效果。分析比較了VSC閥電流裕度穿越法和指令電流限制器穿越法的特性,在此基礎上提出一種結合正負序指令電流限制器與控制模式切換的交流電網低電壓穿越控制方法,從而解決交流電網低電壓故障時系統穩定與VSC過流問題。 5.在分析現有VSC-HVDC拓撲的基礎上,從降低電力電子器件直接串聯數目、器件開關頻率和簡化主電路拓撲結構三個方面出發,將傳統直流輸電中常用的變壓器隔離式多模塊結構引入VSC-HVDC系統,并針對該模塊級聯式拓撲提出一種系統協調控制與模塊獨立運行相結合的新型控制策略。針對該拓撲下送端站存在的各模塊直流側電容電壓均衡問題,提出了一種基于有功分量調節的直流側電壓控制方法。
上傳時間: 2013-06-03
上傳用戶:lw4463301
在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。
上傳時間: 2013-08-03
上傳用戶:gdgzhym
在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。
上傳時間: 2013-06-10
上傳用戶:01010101