以諧波抑制,無功補(bǔ)償為主要功能的有源電力濾波器的基本理論已經(jīng)成熟,但是市場尚無成熟的諧波有源抑制產(chǎn)品,同時電網(wǎng)諧波問題日益突出,因此需要對有源電力濾波器進(jìn)行產(chǎn)業(yè)化應(yīng)用研究。并聯(lián)有源電力濾波器以其安裝、維護(hù)方便,成為商用化產(chǎn)品的主流。所以本文針對并聯(lián)有源電力濾波器,展開產(chǎn)業(yè)化應(yīng)用研究。 本文研究工作首先由如下工程問題引出:并聯(lián)有源電力濾波器在補(bǔ)償辦公樓電氣負(fù)載產(chǎn)生的諧波電流時,會出現(xiàn)諧波放大現(xiàn)象。辦公樓電氣負(fù)載主要是計(jì)算機(jī)、開關(guān)電源、不間斷電源、電壓型變頻器等,這些都是電壓型諧波源.本文以電容濾波型整流電路(電壓型諧波源)的分析作為切入點(diǎn),基于“分段線性化”方法,對并聯(lián)有源電力濾波器補(bǔ)償電容濾波型整流負(fù)載進(jìn)行了穩(wěn)態(tài)分析,得到系統(tǒng)的電流和電壓波形,進(jìn)而獲得其頻譜特性。通過本文所述穩(wěn)態(tài)分析方法,可以從理論上理解并聯(lián)有源電力濾波器補(bǔ)償電容濾波型整流負(fù)載的工作過程,對有源電力濾波器的應(yīng)用研究具有重要的理論和實(shí)際意義。 本文在分析辦公樓負(fù)載電氣特性的基礎(chǔ)上,建立了有源電力濾波器補(bǔ)償容性負(fù)載的簡化模型,依據(jù)該模型分析了負(fù)載中容性元件的電容值與諧波電流放大之間的關(guān)系;為了克服諧波放大現(xiàn)象,本文首先通過負(fù)載電流采樣環(huán)節(jié)后加裝濾波器的方式,將電流諧振頻率分量從采樣值中濾除,雖然達(dá)到了抑制諧波放大的目的,但是由于延時的引入,使得補(bǔ)償后網(wǎng)側(cè)電流畸變率(THD)急劇升高;然后根據(jù)這一思路,采用基于快速傅立葉變換(FFT)的有選擇諧波補(bǔ)償方法將電流諧振頻率分量從負(fù)載電流采樣值中濾除,使得系統(tǒng)在諧振頻率處變?yōu)殚_環(huán)控制,使系統(tǒng)穩(wěn)定。經(jīng)過對辦公樓負(fù)載的實(shí)際并網(wǎng)諧波補(bǔ)償實(shí)驗(yàn)證明基于FFT的有選擇諧波補(bǔ)償方法對于抑制諧波放大是有效的。本創(chuàng)新點(diǎn)的研究工作對于實(shí)際工程應(yīng)用具有參考價(jià)值。 為了滿足大容量的諧波抑制要求,本文提出了模塊化有源電力濾波器并聯(lián)補(bǔ)償方案,該方案的特點(diǎn)是模塊化結(jié)構(gòu)及N+1冗余并聯(lián)控制策略、主從總線結(jié)構(gòu)及主機(jī)產(chǎn)生、負(fù)載電流檢測方案以及并聯(lián)均流策略。主機(jī)產(chǎn)生及負(fù)載電流檢測是這一并聯(lián)方案的突出特點(diǎn),體現(xiàn)了本文的創(chuàng)新性工作。本文還對多模塊并聯(lián)系統(tǒng)進(jìn)行了建模和穩(wěn)定性研究;依據(jù)模塊化并聯(lián)補(bǔ)償方案,在省科技計(jì)劃重點(diǎn)項(xiàng)目的支持下,對有源電力濾波器進(jìn)行產(chǎn)業(yè)化研究,從項(xiàng)目方案、設(shè)計(jì)、器件選型,樣機(jī)調(diào)試、滿功率運(yùn)行及性能檢測、樓宇負(fù)載與工業(yè)負(fù)載的實(shí)際并網(wǎng)實(shí)驗(yàn),直至工業(yè)樣機(jī)定型,對有源電力濾波器的產(chǎn)業(yè)化應(yīng)用研究起了較大的推進(jìn)作用,支撐項(xiàng)目目前已經(jīng)有定型的工業(yè)化產(chǎn)品推出。 全文圍繞上述三個方面展開,章節(jié)分排如下:(1)第一章從實(shí)際應(yīng)用角度,總結(jié)闡述了有源電力濾波技術(shù)在諧波檢測、電流跟蹤控制、拓?fù)浣Y(jié)構(gòu)三個方面的研究進(jìn)展;(2)第二章對并聯(lián)有源電力濾波器補(bǔ)償電容濾波型整流負(fù)載進(jìn)行了穩(wěn)態(tài)分析;(3)第三章分析了有源電力濾波器補(bǔ)償容性負(fù)載時出現(xiàn)的諧波放大現(xiàn)象,并利用FFT方法使得系統(tǒng)在諧振頻率處變?yōu)殚_環(huán)控制,達(dá)到抑制諧波放大的目的;(4)第四章、第五章提出有源電力濾波器模塊化并聯(lián)方案,并詳細(xì)說明了模塊化并聯(lián)系統(tǒng)的設(shè)計(jì)和實(shí)驗(yàn);(5)第六章對全文進(jìn)行了總結(jié),并對今后的研究工作進(jìn)行了展望。
標(biāo)簽: 并聯(lián) 工程 關(guān)鍵技術(shù)
上傳時間: 2013-04-24
上傳用戶:JANEM
隨著電力電子技術(shù)的發(fā)展,對大功率、高性能的開關(guān)電源要求也越來越高。功率因數(shù)校正(PFC)技術(shù)是當(dāng)前電力電子技術(shù)研究的熱點(diǎn)問題。大多數(shù)電力電子裝置通過整流器與電網(wǎng)接口,而傳統(tǒng)的二極管或晶閘管整流裝置會產(chǎn)生大量的諧波電流,對電網(wǎng)造成污染。許多國家和國際組織相繼制定了一系列限制用電設(shè)備諧波的標(biāo)準(zhǔn)。有源功率因數(shù)校正技術(shù)能夠有效的消除整流裝置的諧波,因此具有廣泛的應(yīng)用前景。 本文首先分析了開關(guān)電源的發(fā)展現(xiàn)狀及發(fā)展要求,詳細(xì)地闡述了開關(guān)電源的基本構(gòu)成和基本組態(tài)。然后研究了ZVT-Boost軟開關(guān)PFC電路的基本結(jié)構(gòu)、基本工作原理及軟開關(guān)實(shí)現(xiàn)原理,在此基礎(chǔ)上確定了主電路結(jié)構(gòu),并制定了控制系統(tǒng)方案。 鑒于功率要求,本文采用兩級PFC電路。因此對常見的DC-DC變換器的拓?fù)浣Y(jié)構(gòu)、原理特性進(jìn)行分析。并針對各自的變換器建立了簡化模型,基于所建立的模型分析了變換器的特性,列出各變換器的優(yōu)缺點(diǎn)及在設(shè)計(jì)開關(guān)電源時的選用原則。最后,對所設(shè)計(jì)的系統(tǒng)進(jìn)行了仿真分析。 本文根據(jù)用戶的要求研究設(shè)計(jì)了一種大功率高性能開關(guān)電源。該開關(guān)電源分為前級和后級,前級為采用BOOST結(jié)構(gòu)的單相有源功率因數(shù)校正電路,后級為采用移相控制軟開關(guān)技術(shù)的全橋變換器。最后研制出了實(shí)驗(yàn)樣機(jī),并給出了實(shí)驗(yàn)樣機(jī)的功率因數(shù)校正電路和移相全橋軟開關(guān)變換電路的實(shí)驗(yàn)波形。
標(biāo)簽: BOOST 變換器 高功率因數(shù)
上傳時間: 2013-04-24
上傳用戶:朗朗乾坤
RS-232/RS-485 無源轉(zhuǎn)換電路設(shè)計(jì)
上傳時間: 2013-06-30
上傳用戶:rocwangdp
隨著對電能應(yīng)用高效率的要求,基于電力電子技術(shù)的非線性負(fù)載等開關(guān)設(shè)備的應(yīng)用越來越普遍,這些開關(guān)設(shè)備造成的諧波成分對電網(wǎng)的污染也越來越嚴(yán)重。這些諧波會影響其它電氣設(shè)備的正常工作,危及電網(wǎng)安全。電力有源濾波器由于能對頻率和幅值都變化的諧波進(jìn)行跟蹤補(bǔ)償,得到了廣泛的研究。 本文是在課題組380V、260kVA純有源電力濾波器項(xiàng)目方案的論證階段,為提高大容量單臺純有源濾波器的效率和動、穩(wěn)態(tài)性能而做的分析、設(shè)計(jì)和仿真驗(yàn)證工作。論文首先介紹了通過LCL濾波器與電網(wǎng)相連的并聯(lián)電力有源濾波器的主電路結(jié)構(gòu),進(jìn)而分析了這種主電路結(jié)構(gòu)在大容量和低開關(guān)頻率場合對開關(guān)紋波衰減的優(yōu)勢。通過比較PI控制和狀態(tài)反饋控制,選取全狀態(tài)反饋來達(dá)到對系統(tǒng)的穩(wěn)定控制。 將電網(wǎng)處理為擾動輸入,對LCL主電路在靜止abc坐標(biāo)系中進(jìn)行了建模,然后選取系統(tǒng)閉環(huán)期望極點(diǎn)設(shè)計(jì)了控制系統(tǒng)。為消除電網(wǎng)這個外部輸入對指令電流跟蹤的影響,引入了電壓前饋,并從理論上推導(dǎo)了前饋的具體關(guān)系式。之后引入了觀測器,并把對電網(wǎng)輸入的建??紤]進(jìn)了觀測器,消除了電網(wǎng)輸入對狀態(tài)估計(jì)和補(bǔ)償輸出造成的偏差。在電力有源濾波器實(shí)際安裝時,電網(wǎng)進(jìn)線和變壓器的電感是不確定的,其會加在LCL的網(wǎng)側(cè)電感上,從而使對系統(tǒng)基于狀態(tài)空間的建模產(chǎn)生偏差,因此文章研究了所設(shè)計(jì)的控制器對LCL網(wǎng)側(cè)電感變化的適應(yīng)性。為保證電力有源濾波器的穩(wěn)態(tài)指標(biāo),對狀態(tài)反饋后的系統(tǒng)設(shè)計(jì)了重復(fù)控制器。 最后,基于設(shè)計(jì)的控制器在MATLAB/Simulink環(huán)境下建立了對1MW不控整流負(fù)載進(jìn)行補(bǔ)償?shù)碾娏τ性礊V波器系統(tǒng)模型,進(jìn)行了仿真;并對動靜態(tài)性能進(jìn)行了分析,驗(yàn)證了設(shè)計(jì)和理論分析的正確性。
上傳時間: 2013-06-20
上傳用戶:哇哇哇哇哇
近幾十年來,由于大功率電力電子裝置的廣泛應(yīng)用,使公用電網(wǎng)受到諧波電流和諧波電壓的污染日益嚴(yán)重,功率因數(shù)低,電能利用率低。為了抑制電網(wǎng)的諧波,提高功率因數(shù),人們通常采用無功補(bǔ)償、有源、無源濾波器等對電網(wǎng)環(huán)境進(jìn)行改善。近年來,功率因數(shù)校正技術(shù)作為抑制諧波電流,提高功率因數(shù)的行之有效的方法,備受人們的關(guān)注。 本文在參閱國內(nèi)外大量文獻(xiàn)的基礎(chǔ)上,綜述了近年來國內(nèi)外功率因數(shù)校正的發(fā)展?fàn)顩r,簡要分析了無源功率因數(shù)與有源功率因數(shù)的優(yōu)、缺點(diǎn),并詳細(xì)分析了有源功率因數(shù)校正的基本原理和控制方法。在通過對主電路拓?fù)渑c控制方法的優(yōu)、缺點(diǎn)比較后,選擇BOOST變換器作為主電路拓?fù)?采用基于平均電流控制的UC3854控制器,設(shè)計(jì)了容量為300W的兩級有源功率因數(shù)校正電路的前一級電路,計(jì)算了主電路與控制電路的元件參數(shù)。根據(jù)此參數(shù),基于MATLAB環(huán)境下對功率因數(shù)校正前、后的電路進(jìn)行了仿真,通過仿真波形的分析。最后搭建實(shí)驗(yàn)電路進(jìn)行實(shí)驗(yàn),采集實(shí)驗(yàn)波形,對實(shí)驗(yàn)結(jié)果進(jìn)行分析,進(jìn)-步驗(yàn)證了本設(shè)計(jì)參數(shù)的正確性與準(zhǔn)確性。 本文功率因數(shù)校正電路的設(shè)計(jì),使電路的功率因數(shù)得到了明顯的改善,達(dá)到了設(shè)計(jì)要求,同時電路的總諧波畸變因數(shù)控制在了一定的范圍,減少了對電網(wǎng)的污染。并且電路的輸出電壓穩(wěn)定,為后一級的電路設(shè)計(jì)奠定了基礎(chǔ)。
標(biāo)簽: 3854 UC 有源功率因數(shù)
上傳時間: 2013-05-22
上傳用戶:源碼3
工業(yè)領(lǐng)域中需要大量的AC/DC整流電源。隨著現(xiàn)代電力電子技術(shù)的不斷發(fā)展,人們曰益意識到低功率因數(shù)整流系統(tǒng)造成了諧波污染和電網(wǎng)公害。因此消除電網(wǎng)諧波污染,提高功率因數(shù),成為整流系統(tǒng)的發(fā)展趨勢。由于中大功率的電力電子設(shè)備在電網(wǎng)中占很大的比重,因此高功率因數(shù)的三相整流器的研究已成為當(dāng)今國內(nèi)外研究的一大熱點(diǎn)。 隨著數(shù)字控制技術(shù)的不斷發(fā)展,越來越多的控制策略通過數(shù)字信號處理器(DSP)得以實(shí)現(xiàn)。數(shù)字控制的特有優(yōu)點(diǎn):簡化硬件電路,克服了模擬電路中參數(shù)溫度漂移的問題,控制靈活且易實(shí)現(xiàn)先進(jìn)控制等,使得所設(shè)計(jì)的電源產(chǎn)品不僅性能可靠,且易于大批量生產(chǎn),從而降低了開發(fā)周期。因此,數(shù)字化控制電源已成為當(dāng)今于開關(guān)電源產(chǎn)品設(shè)計(jì)的潮流。 本文首先給出了幾種常見的三相功率因數(shù)校正方案,并對其進(jìn)行了比較和分析,在前面的基礎(chǔ)上提出了:三相三開關(guān)三電平拓?fù)浣Y(jié)構(gòu)和雙閉環(huán)控制的策略結(jié)合的三相PFC系統(tǒng)。緊接著介紹了DSP芯片的特點(diǎn)及其在電力電子裝置中的應(yīng)用,首先介紹目前DSP芯片的發(fā)展,通過比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對TMSLF2407芯片的內(nèi)部資源和該芯片數(shù)字式PWM信號產(chǎn)生的原基于DSP的三相有源功率因數(shù)校正研究與設(shè)計(jì)理的分析,提出了三相PFC的數(shù)字化解決方案。在第四章中介紹了基于DSP數(shù)字控制的PFC的總體設(shè)計(jì)方案,電路所采用的是基于平均電流方案的雙閉環(huán)控制策略。內(nèi)環(huán)通過瞬時值控制獲得快速的動態(tài)性能,保證輸出畸變率較低,外環(huán)使用輸出電壓的瞬時值控制,具有較高的輸出精度。本文最后應(yīng)用仿真軟件MATLAB中的SIMULINK對系統(tǒng)進(jìn)行仿真,驗(yàn)證控制策略的可行性,并有助于系統(tǒng)主電路和控制電路的設(shè)計(jì)。對于三相變換器這種復(fù)雜的非線性系統(tǒng),需要模擬、數(shù)字信號混合仿真,仿真比較難以實(shí)現(xiàn)。一是因?yàn)槟P碗y以建立二是即使建立起一個模型,由于電路復(fù)雜,仿真軟件也未必能保證其收斂性。所以經(jīng)過簡化,利用MATLAB中的SIMULINK構(gòu)建了變換器的電壓模型,用于驗(yàn)證設(shè)計(jì)方法和設(shè)計(jì)參數(shù)的正確性。
標(biāo)簽: DSP 三相 有源功率因數(shù)校正
上傳時間: 2013-05-31
上傳用戶:wengtianzhu
本論文在詳細(xì)研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國外芯片設(shè)計(jì)的基礎(chǔ)上,結(jié)合目前新興的EDA技術(shù)和大規(guī)模可編程技術(shù),提出了一種全新的基于FPGA的1553B總線接口芯片的設(shè)計(jì)方法。 從專用芯片實(shí)現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計(jì)思想,給出了總線接口的總體設(shè)計(jì)方案,考慮到電路的具體實(shí)現(xiàn)對結(jié)構(gòu)進(jìn)行模塊細(xì)化。在介紹模擬收發(fā)器模塊的電路設(shè)計(jì)后,重點(diǎn)介紹了基于FPGA的BC、RT、MT三種類型終端設(shè)計(jì),最終通過工作方式選擇信號以及其他控制信號將此三種終端結(jié)合起來以達(dá)到通用接口的功能。同時給出其設(shè)計(jì)邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結(jié)果。為了資源的合理利用,對其中相當(dāng)部分模塊進(jìn)行復(fù)用。在設(shè)計(jì)過程中采用自頂向下、碼型轉(zhuǎn)換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關(guān)鍵技術(shù)。本設(shè)計(jì)使用VHDL描述,在此基礎(chǔ)之上采用專門的綜合軟件對設(shè)計(jì)進(jìn)行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實(shí)現(xiàn)。通過驗(yàn)證證明該設(shè)計(jì)能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強(qiáng)的檢錯能力。 最后設(shè)計(jì)了總線接口芯片測試系統(tǒng),選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發(fā)自收驗(yàn)證,加入RS232串口調(diào)試過程提高測試數(shù)據(jù)的直觀性。驗(yàn)證的結(jié)果表明本文提出的設(shè)計(jì)方案是合理的。
上傳時間: 2013-06-04
上傳用戶:ayfeixiao
在數(shù)字化推進(jìn)速度加快的大背景下,全球農(nóng)業(yè)也由傳統(tǒng)農(nóng)業(yè)向現(xiàn)代農(nóng)業(yè)方向轉(zhuǎn)變,而實(shí)現(xiàn)農(nóng)業(yè)信息與數(shù)字化則是現(xiàn)代化農(nóng)業(yè)的重要標(biāo)志與核心技術(shù)。我國農(nóng)業(yè)具有地域分散、對象多樣、生物自身變異大、環(huán)境因子不確定等特點(diǎn),也是受環(huán)境影響最明顯的領(lǐng)域,因此對環(huán)境與生物信息的監(jiān)測顯得十分重要。同時現(xiàn)代無線網(wǎng)絡(luò)信息技術(shù)和計(jì)算機(jī)應(yīng)用等技術(shù)近幾年得到了長足的發(fā)展,廣泛的應(yīng)用于工業(yè)的各個領(lǐng)域。因此,將這些最新的技術(shù)應(yīng)用于相對發(fā)展較慢的農(nóng)業(yè)各領(lǐng)域顯得迫在眉睫。 本文根據(jù)農(nóng)業(yè)對象具有偏遠(yuǎn)、分散、易變、多樣等特點(diǎn),提出了一種針對農(nóng)業(yè)環(huán)境信息遠(yuǎn)程監(jiān)測的系統(tǒng)設(shè)計(jì)方案,并從軟件和硬件二方面詳細(xì)介紹了系統(tǒng)方案的設(shè)計(jì)和實(shí)現(xiàn)方法。本研究通過采用μC/OS-Ⅱ系統(tǒng)的嵌入式技術(shù),實(shí)現(xiàn)了數(shù)據(jù)采集系統(tǒng)底層網(wǎng)絡(luò)與信息發(fā)布上層網(wǎng)絡(luò)的無縫連接為建立基于WEB的農(nóng)業(yè)環(huán)境遠(yuǎn)程監(jiān)測系統(tǒng)奠定了基礎(chǔ),同時也為農(nóng)業(yè)網(wǎng)絡(luò)通信“最后一公里”問題的解決提供了一種解決方案。 該系統(tǒng)的設(shè)計(jì)充分利用了網(wǎng)絡(luò)技術(shù)。通過INTERNET,用戶可以隨時了解農(nóng)業(yè)環(huán)境的實(shí)時情況以采取措施。系統(tǒng)中嵌入式操作系統(tǒng)μC/OS-Ⅱ的應(yīng)用提高了系統(tǒng)的實(shí)時性、可靠性和可擴(kuò)展性:減少了對系統(tǒng)硬件的依賴,增加了系統(tǒng)安全性;降低了成本。特別是自主開發(fā)的核心板卡,經(jīng)連續(xù)的調(diào)試運(yùn)行穩(wěn)定、數(shù)據(jù)可靠。 本文首先介紹了高速實(shí)時數(shù)據(jù)采集系統(tǒng)的發(fā)展和現(xiàn)狀。由于傳統(tǒng)的設(shè)計(jì)方式的欠缺而考慮到將嵌入式操作系統(tǒng)引入到該系統(tǒng)中,很好的解決了多傳感器的接入,使得本系統(tǒng)具有巨大的靈活性和可擴(kuò)展性。 本文以源碼開放的嵌入式操作系統(tǒng)μC/OS-Ⅱ?yàn)楹诵?,以LPC2210微控制器為載體,充分利用GPRS無線網(wǎng)絡(luò)傳輸技術(shù),實(shí)現(xiàn)了高速實(shí)時信息監(jiān)測系統(tǒng)的關(guān)鍵設(shè)計(jì)。 考慮到該系統(tǒng)以后的可擴(kuò)展性,在設(shè)計(jì)的過程中硬件部分預(yù)留了一部分接口電路以備后續(xù)開發(fā)使用;軟件的設(shè)計(jì)過程中應(yīng)該注意的問題和實(shí)際操作中出現(xiàn)的一系列問題以及解決辦法在文中都有詳細(xì)的說明,并且軟件的基本構(gòu)架在文章中也有所體現(xiàn),文章結(jié)尾給出了一些系統(tǒng)經(jīng)實(shí)驗(yàn)后在WEB上發(fā)布顯示的數(shù)據(jù)。
標(biāo)簽: ARM 嵌入式 無線遠(yuǎn)程
上傳時間: 2013-07-09
上傳用戶:juyuantwo
任意波形發(fā)生器已成為現(xiàn)代測試領(lǐng)域應(yīng)用最為廣泛的通用儀器之一,代表了信號源的發(fā)展方向。直接數(shù)字頻率合成(DDS)是二十世紀(jì)七十年代初提出的一種全數(shù)字的頻率合成技術(shù),其查表合成波形的方法可以滿足產(chǎn)生任意波形的要求。由于現(xiàn)場可編程門陣列(FPGA)具有高集成度、高速度、可實(shí)現(xiàn)大容量存儲器功能的特性,能有效地實(shí)現(xiàn)DDS技術(shù),極大的提高函數(shù)發(fā)生器的性能,降低生產(chǎn)成本。 本文首先介紹了函數(shù)波形發(fā)生器的研究背景和DDS的理論。然后詳盡地?cái)⑹隽擞肍PGA完成DDS模塊的設(shè)計(jì)過程,接著分析了整個設(shè)計(jì)中應(yīng)處理的問題,根據(jù)設(shè)計(jì)原理就功能上進(jìn)行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實(shí)現(xiàn)。最后就這三個部分分別詳細(xì)地進(jìn)行了闡述。 在實(shí)現(xiàn)過程中,本設(shè)計(jì)選用了Altera公司的EP2C35F672C6芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設(shè)計(jì)中,F(xiàn)PGA芯片的設(shè)計(jì)和與控制芯片的接口設(shè)計(jì)是一個難點(diǎn),本文利用Altera的設(shè)計(jì)工具QuartusⅡ并結(jié)合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統(tǒng)的測量結(jié)果,并對誤差進(jìn)行了一定分析,結(jié)果表明,可輸出步進(jìn)為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實(shí)驗(yàn)結(jié)果表明,本設(shè)計(jì)達(dá)到了預(yù)定的要求,并證明了采用軟硬件結(jié)合,利用FPGA技術(shù)實(shí)現(xiàn)任意波形發(fā)生器的方法是可行的。
標(biāo)簽: FPGA 函數(shù)信號發(fā)生器
上傳時間: 2013-08-03
上傳用戶:1079836864
通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱龊希匾木褪撬鼈兌季哂胁豢梢浦残?,因此要利用這些芯片來實(shí)現(xiàn)PC機(jī)和FPGA芯片之間的通信,勢必會增加接口連線的復(fù)雜程度以及降低整個系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對UART的特點(diǎn)以及FPGA設(shè)計(jì)具有可移植性的優(yōu)勢,提出了一種基于FPGA芯片的嵌入式UART設(shè)計(jì)方法,其中主要包括狀態(tài)機(jī)的描述形式以及自頂向下的設(shè)計(jì)方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點(diǎn)而且同時也使整個系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計(jì)的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計(jì)有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨(dú)立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長度以及奇偶校驗(yàn)方式,還有多種中斷源、中斷優(yōu)先級、較強(qiáng)的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實(shí)現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計(jì)數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場合,因此可以達(dá)到資源利用的最大化。 在具體的設(shè)計(jì)過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發(fā)環(huán)境中對各個功能模塊進(jìn)行綜合優(yōu)化、仿真驗(yàn)證以及下載實(shí)現(xiàn)。各項(xiàng)數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計(jì)的UART滿足預(yù)期設(shè)計(jì)目標(biāo)。
上傳時間: 2013-08-02
上傳用戶:rocketrevenge
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1