CPLD與8051的總線接口的VHDL設計源碼,包括原理圖,VHDL語言的源程序,仿真波形,設計的詳細說明
標簽: CPLD 8051 VHDL 總線接口
上傳時間: 2013-09-01
上傳用戶:bpgfl
用cpld開發的激光控制器的源碼,已經是成型產品,希望對大家有用
標簽: cpld 激光控制器 源碼
上傳時間: 2013-09-02
上傳用戶:dxxx
VHDL語言編寫的FIR濾波器源碼\r\n對于嵌入式設計者有很好的指導作用\r\n
標簽: VHDL FIR 語言 編寫
上傳時間: 2013-09-03
上傳用戶:kaje
cpld,非常好用的源碼.可以為你帶來方便.
標簽: cpld 源碼
上傳用戶:墻角有棵樹
實現基于CPLD的CCD采集系統設計源碼
標簽: CPLD CCD 采集 系統設計
上傳時間: 2013-09-04
上傳用戶:zhuyibin
51單片機系統擴展超大容量存儲器接口設計的cpld源碼。
標簽: cpld 51單片機 系統擴展 大容量存儲器
上傳用戶:neu_liyan
VERILOG HDL 實際工控項目源碼\r\n開發工具 altera quartus2
標簽: VERILOG HDL 工控 項目
上傳時間: 2013-09-05
上傳用戶:youmo81
完整的FPGA連接圖和調試源碼,圖是DSN格式,但可以直接拖進PROTEL里打開。
標簽: FPGA 連接 調試 源碼
上傳時間: 2013-09-06
上傳用戶:lhc9102
ARM7仿真源碼,原理圖,帶UCOSII的系統哦,,,好幾個啊。。。。。。。。。。。。。。。
標簽: ARM7 仿真 源碼
上傳時間: 2013-09-25
上傳用戶:shen1230
文中使用了一種較為簡單但非常實用的設計方法,采用四節八晶體差接橋型電路,設計和研制出了一種小型化低損耗中等帶寬的石英晶體濾波器。該產品的中心頻率為10.7 MHz,通帶帶寬屬中等,阻帶抑制要求較高,插入損耗較小,矩形系數小,晶體濾波器外形尺寸偏小。解決的關鍵技術問題是:晶體濾波器電路的設計,濾波器晶體諧振器的設計,濾波器的插損IL≦3 dB、3 dB帶寬Bw3dB≥±19 kHz、通帶波動≦1 dB、阻帶衰減≥60 dB(偏離中心頻率50 kHz以外)等技術指標的實現。
標簽: 10.7 MHz 帶寬 晶體濾波器
上傳時間: 2013-11-01
上傳用戶:bruce
蟲蟲下載站版權所有 京ICP備2021023401號-1