亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

電源開(kāi)(kāi)關(guān)(guān)

  • H.264編碼解碼器源碼(c語(yǔ)言).zip

    可以用H.264編碼解碼器源碼(c語(yǔ)言)

    標(biāo)簽: 264 zip 編碼解碼器 源碼

    上傳時(shí)間: 2013-07-08

    上傳用戶:wmwai1314

  • C、C++語(yǔ)言版教程

    N個(gè)源碼,都是C文件或C++源文件。 此文件高壓縮。解壓時(shí)間可能長(zhǎng)一些。 申請(qǐng)加下載限額。 主頁(yè):http://www.programsalon.com/developer.asp?id=

    標(biāo)簽: 語(yǔ)言 教程

    上傳時(shí)間: 2013-07-01

    上傳用戶:牛布牛

  • I/O并行口直接驅(qū)動(dòng)LED顯示的電路圖及源程序

    I/O并行口直接驅(qū)動(dòng)LED顯示1. 實(shí)驗(yàn)任務(wù) 如圖13所示,利用AT89S51單片機(jī)的P0端口的P0.0-P0.7連接到一個(gè)共陰數(shù)碼管的a-h(huán)的筆段上,數(shù)碼管的公共端接地。在數(shù)碼

    標(biāo)簽: LED 并行口 直接驅(qū)動(dòng) 電路圖

    上傳時(shí)間: 2013-06-15

    上傳用戶:kytqcool

  • HDTV碼流發(fā)生器內(nèi)置信源解碼板和基于FPGA的顯示器測(cè)試信號(hào)發(fā)生器的研究

    該論文的工作主要分為兩部分,第一部分是介紹與數(shù)字高清晰度電視(HDTV)碼流發(fā)生器配套的信源解碼板的設(shè)計(jì)與實(shí)現(xiàn).信源解碼板是整個(gè)碼流發(fā)生器的重要組成部分,該論文在介紹相關(guān)標(biāo)準(zhǔn)MPEG-2和AC-3以及整個(gè)碼流發(fā)生器功能的基礎(chǔ)上提出了用ST公司的芯片組實(shí)現(xiàn)HDTV信源解碼板的設(shè)計(jì)方案.論文詳細(xì)分析了各個(gè)功能模塊的具體設(shè)計(jì)方法以及實(shí)現(xiàn)時(shí)應(yīng)注意的問(wèn)題.目前該課題已經(jīng)成功結(jié)題,各項(xiàng)技術(shù)指標(biāo)完全符合合作單位的要求.該論文的第二部分主要是進(jìn)行基于FPGA的顯示器測(cè)試信號(hào)發(fā)生器的研究與開(kāi)發(fā).在對(duì)測(cè)試信號(hào)發(fā)生器所需產(chǎn)生的13種測(cè)試圖案和所要適應(yīng)的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測(cè)試信號(hào)發(fā)生器的設(shè)計(jì)方案.該論文詳細(xì)討論了FPGA設(shè)計(jì)中各個(gè)功能模塊的劃分和設(shè)計(jì)實(shí)現(xiàn)方法,并介紹了對(duì)FLEX10K50進(jìn)行配置的方法.

    標(biāo)簽: HDTV FPGA 碼流 發(fā)生器

    上傳時(shí)間: 2013-04-24

    上傳用戶:yoleeson

  • PSLIB21

    pb開(kāi)發(fā)soket所需要的一個(gè)關(guān)鍵動(dòng)態(tài)庫(kù),我找了很久的,現(xiàn)在份享一下-pb socket dll

    標(biāo)簽: PSLIB 21

    上傳時(shí)間: 2013-04-24

    上傳用戶:refent

  • QQ示例源碼

    qq源碼示例,有空自己看吧,包含一個(gè)服務(wù)器端和客戶端-qq source examples

    標(biāo)簽: 源碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:gtf1207

  • C+Interfaces+and+Implementations

    C+Interfaces+and+Implementations\r\r\n這是C語(yǔ)言接口與實(shí)現(xiàn)一書(shū)的源碼.-C+ Interfaces+ And+ Implementations This is t

    標(biāo)簽: Implementations Interfaces and

    上傳時(shí)間: 2013-04-24

    上傳用戶:博雅abcd

  • 常用有源晶振封裝尺寸及實(shí)物圖

    常用有源晶振封裝尺寸及實(shí)物圖.應(yīng)該能幫助一些人吧!!

    標(biāo)簽: 有源晶振 封裝尺寸 實(shí)物

    上傳時(shí)間: 2013-06-11

    上傳用戶:lanwei

  • 基于DDSFPGA的多波形信號(hào)源的研究

    直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。本文研究的是一種基于DDS/FPGA的多波形信號(hào)源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號(hào)的三個(gè)參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點(diǎn),使其輸出信號(hào)中存在大量雜散信號(hào)。雜散信號(hào)的主要來(lái)源是:相位截?cái)鄮?lái)的雜散信號(hào);幅度量化帶來(lái)的雜散信號(hào);DAC的非線性特性帶來(lái)的雜散信號(hào)。這些雜散信號(hào)嚴(yán)重影響了合成信號(hào)的頻譜純度。因此抑制這些雜散信號(hào)是提高合成信號(hào)譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對(duì)DDS輸出信號(hào)譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強(qiáng)的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號(hào)源的開(kāi)發(fā)。在QuartusⅡ平臺(tái)下運(yùn)用Verilog HDL語(yǔ)言和原理圖設(shè)計(jì)可以很方便地應(yīng)用各種抑制雜散信號(hào)的方法來(lái)提高輸出信號(hào)的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點(diǎn),本文設(shè)計(jì)了一種基于DDS/FPGA的多波形信號(hào)源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號(hào)。使得所設(shè)計(jì)的信號(hào)源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。

    標(biāo)簽: DDSFPGA 多波形 信號(hào)源

    上傳時(shí)間: 2013-07-27

    上傳用戶:sc965382896

  • 有源功率因數(shù)校正技術(shù)的研究

    本 論文 對(duì) 功率因數(shù)的定義、有源功率因數(shù)校正(APFC)技術(shù)做了分析,在比較三 種工作模式的基礎(chǔ)上選擇了臨界導(dǎo)電模式作為本文的研究對(duì)象。論文詳細(xì)分析了臨界導(dǎo) 電模式功率因數(shù)校正Bost開(kāi)關(guān)變換器的工作原理,穩(wěn)態(tài)特性,得出了開(kāi)關(guān)頻率與輸入 電壓、輸入功率的關(guān)系,對(duì)器件的應(yīng)力和輸出電壓紋波進(jìn)行了詳細(xì)的分析,為電路的設(shè) 計(jì)提供了依據(jù)。

    標(biāo)簽: 有源功率因數(shù) 校正技術(shù)

    上傳時(shí)間: 2013-06-13

    上傳用戶:banyou

主站蜘蛛池模板: 安福县| 同德县| 清原| 保靖县| 丹棱县| 永安市| 马龙县| 泰来县| 冷水江市| 哈密市| 南陵县| 高邑县| 宁南县| 徐闻县| 酒泉市| 宜兰县| 剑川县| 长春市| 南木林县| 塘沽区| 两当县| 峨眉山市| 曲沃县| 江安县| 鲁甸县| 禹州市| 腾冲县| 台安县| 盐津县| 白山市| 盐津县| 大同市| 永丰县| 怀集县| 无为县| 松潘县| 垣曲县| 聂拉木县| 麻城市| 海安县| 侯马市|