亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

靜態(tài)(tài)時(shí)(shí)序分析

  • 基于DSP的無(wú)刷直流電機(jī)控制系統(tǒng)的設(shè)計(jì)與研究.rar

    由于永磁無(wú)刷直流電機(jī)既具備交流電機(jī)結(jié)構(gòu)簡(jiǎn)單、運(yùn)行可靠、維護(hù)方便等一系列優(yōu)點(diǎn),又兼有普通有刷直流電機(jī)調(diào)速特性好、運(yùn)行效率高的優(yōu)點(diǎn),因此它在當(dāng)今國(guó)民經(jīng)濟(jì)各個(gè)領(lǐng)域得到了越來(lái)越廣泛的應(yīng)用。本文對(duì)基于DSP的無(wú)刷直流電機(jī)控制系統(tǒng)進(jìn)行了設(shè)計(jì)和研究。 本論文首先回顧了無(wú)刷直流電機(jī)的產(chǎn)生、發(fā)展歷程,介紹了目前的熱點(diǎn)研究方向和最新研究成果。 第二章對(duì)無(wú)刷直流電機(jī)的組成環(huán)節(jié)、結(jié)構(gòu)、工作原理、運(yùn)行特性進(jìn)行了分析,并且建立了無(wú)刷直流電機(jī)的數(shù)學(xué)模型,對(duì)其控制方法進(jìn)行了討論。同時(shí),DSP控制器由于其高速的處理能力和豐富的片上資源,已經(jīng)廣泛的應(yīng)用于電機(jī)控制領(lǐng)域。 第三章介紹了TI的高性能DSP芯片 TMS320LF2407A的結(jié)構(gòu)和性能,提出了基于 TMS320LF2407A 的 BLDCM 的控制方案,并且對(duì)系統(tǒng)的相關(guān)環(huán)節(jié)進(jìn)行了討論和分析。 第四、五兩章分別完成了硬件和軟件的設(shè)計(jì)。此系統(tǒng)是基于PWM技術(shù)和PID算法的雙閉環(huán)控制系統(tǒng)。硬件電路包括了控制電路、主電路、檢測(cè)電路、保護(hù)電路幾個(gè)部分;軟件采用模塊化的編程思想,編制了各程序模塊的控制流程圖,并論述了其實(shí)現(xiàn)方面的若干問(wèn)題。 第六章給出了系統(tǒng)的仿真實(shí)驗(yàn)結(jié)果及分析。 第七章對(duì)全文內(nèi)容進(jìn)行了總結(jié),并對(duì)無(wú)刷直流電機(jī)控制系統(tǒng)提出了展望。

    標(biāo)簽: DSP 無(wú)刷直流電機(jī) 控制系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:xiaoxiang

  • 基于DSP的三相有源功率因數(shù)校正研究與設(shè)計(jì).rar

    工業(yè)領(lǐng)域中需要大量的AC/DC整流電源。隨著現(xiàn)代電力電子技術(shù)的不斷發(fā)展,人們?cè)灰嬉庾R(shí)到低功率因數(shù)整流系統(tǒng)造成了諧波污染和電網(wǎng)公害。因此消除電網(wǎng)諧波污染,提高功率因數(shù),成為整流系統(tǒng)的發(fā)展趨勢(shì)。由于中大功率的電力電子設(shè)備在電網(wǎng)中占很大的比重,因此高功率因數(shù)的三相整流器的研究已成為當(dāng)今國(guó)內(nèi)外研究的一大熱點(diǎn)。 隨著數(shù)字控制技術(shù)的不斷發(fā)展,越來(lái)越多的控制策略通過(guò)數(shù)字信號(hào)處理器(DSP)得以實(shí)現(xiàn)。數(shù)字控制的特有優(yōu)點(diǎn):簡(jiǎn)化硬件電路,克服了模擬電路中參數(shù)溫度漂移的問(wèn)題,控制靈活且易實(shí)現(xiàn)先進(jìn)控制等,使得所設(shè)計(jì)的電源產(chǎn)品不僅性能可靠,且易于大批量生產(chǎn),從而降低了開(kāi)發(fā)周期。因此,數(shù)字化控制電源已成為當(dāng)今于開(kāi)關(guān)電源產(chǎn)品設(shè)計(jì)的潮流。 本文首先給出了幾種常見(jiàn)的三相功率因數(shù)校正方案,并對(duì)其進(jìn)行了比較和分析,在前面的基礎(chǔ)上提出了:三相三開(kāi)關(guān)三電平拓?fù)浣Y(jié)構(gòu)和雙閉環(huán)控制的策略結(jié)合的三相PFC系統(tǒng)。緊接著介紹了DSP芯片的特點(diǎn)及其在電力電子裝置中的應(yīng)用,首先介紹目前DSP芯片的發(fā)展,通過(guò)比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對(duì)TMSLF2407芯片的內(nèi)部資源和該芯片數(shù)字式PWM信號(hào)產(chǎn)生的原基于DSP的三相有源功率因數(shù)校正研究與設(shè)計(jì)理的分析,提出了三相PFC的數(shù)字化解決方案。在第四章中介紹了基于DSP數(shù)字控制的PFC的總體設(shè)計(jì)方案,電路所采用的是基于平均電流方案的雙閉環(huán)控制策略。內(nèi)環(huán)通過(guò)瞬時(shí)值控制獲得快速的動(dòng)態(tài)性能,保證輸出畸變率較低,外環(huán)使用輸出電壓的瞬時(shí)值控制,具有較高的輸出精度。本文最后應(yīng)用仿真軟件MATLAB中的SIMULINK對(duì)系統(tǒng)進(jìn)行仿真,驗(yàn)證控制策略的可行性,并有助于系統(tǒng)主電路和控制電路的設(shè)計(jì)。對(duì)于三相變換器這種復(fù)雜的非線性系統(tǒng),需要模擬、數(shù)字信號(hào)混合仿真,仿真比較難以實(shí)現(xiàn)。一是因?yàn)槟P碗y以建立二是即使建立起一個(gè)模型,由于電路復(fù)雜,仿真軟件也未必能保證其收斂性。所以經(jīng)過(guò)簡(jiǎn)化,利用MATLAB中的SIMULINK構(gòu)建了變換器的電壓模型,用于驗(yàn)證設(shè)計(jì)方法和設(shè)計(jì)參數(shù)的正確性。

    標(biāo)簽: DSP 三相 有源功率因數(shù)校正

    上傳時(shí)間: 2013-05-31

    上傳用戶:wengtianzhu

  • 基于浮點(diǎn)DSP的FFT算法的研究與應(yīng)用.rar

    快速傅立葉變換(FFT)技術(shù)是數(shù)字信號(hào)處理中的核心技術(shù),它已廣泛應(yīng)用于數(shù)字信號(hào)處理的各個(gè)領(lǐng)域,長(zhǎng)期以來(lái)一直是一個(gè)重要的研究課題。近年來(lái),專用數(shù)字信號(hào)處理器以其優(yōu)化的硬件結(jié)構(gòu)和優(yōu)良的性能價(jià)格比為FFT的實(shí)現(xiàn)提供了一種有效的途徑,其中最具有代表性的是美國(guó)TI公司的TMS320系列DSP。 本文首先分析了常用FFT算法原理,并進(jìn)行了算法的討論和比較,然后詳細(xì)論述了以浮點(diǎn)型DSP為核心的實(shí)現(xiàn)FFT算法的硬件平臺(tái)的設(shè)計(jì)。平臺(tái)的硬件電路主要包括數(shù)據(jù)采集部分、數(shù)據(jù)處理部分、數(shù)據(jù)存儲(chǔ)部分和數(shù)據(jù)顯示部分。其中采集部分采用12位高速的A/D轉(zhuǎn)換芯片MAX197,數(shù)據(jù)處理部分采用32位浮點(diǎn)型DSP芯片-TMS320VC33,數(shù)據(jù)存儲(chǔ)部分采用了大容量的FLASH芯片——K9F2808UOA,數(shù)據(jù)顯示部分采用PHILIPS公司的高亮度、寬視角的TFT彩色液晶顯示屏。 為了擴(kuò)展系統(tǒng)的通信能力,通信接口我們選擇CAN總線。軟件部分選用了頻率抽取基2FFT、分裂基FFT和實(shí)序列FFT算法,用C語(yǔ)言進(jìn)行編程。最后部分是進(jìn)行軟硬件的聯(lián)合調(diào)試,并在此基礎(chǔ)上進(jìn)行了FFT算法實(shí)現(xiàn)。 論文結(jié)尾以實(shí)際的實(shí)驗(yàn)曲線分析驗(yàn)證了算法的正確性,同時(shí)針對(duì)實(shí)驗(yàn)中產(chǎn)生的誤差找出了原因,并提出了解決的方法。實(shí)驗(yàn)結(jié)果表明采用浮點(diǎn)DSP實(shí)現(xiàn)FFT算法方便且有較高的實(shí)時(shí)性,可以應(yīng)用到電力系統(tǒng)諧波分析、振動(dòng)測(cè)試及鐵路檢測(cè)等各個(gè)領(lǐng)域。

    標(biāo)簽: DSP FFT 浮點(diǎn)

    上傳時(shí)間: 2013-04-24

    上傳用戶:caixiaoxu26

  • 基于DSP空間矢量PWM變頻調(diào)速系統(tǒng)的研究.rar

    本論文主要以TI公司的TMS320LF2407A型DSP為電機(jī)控制核心芯片,進(jìn)行了空間矢量PWM變頻調(diào)速系統(tǒng)的研究,并對(duì)DSP用于雙饋調(diào)速的進(jìn)行了探討.本文總結(jié)了電力電子器件、PWM技術(shù)、電機(jī)變頻控制技術(shù)的發(fā)展和現(xiàn)狀,并通過(guò)分析和總結(jié)正弦脈寬調(diào)制(SPWM)技術(shù)和電壓空間矢量(SVPWM)控制技術(shù)的特點(diǎn),得出SVPWM控制技術(shù)在變頻調(diào)速數(shù)字控制上有較大的優(yōu)勢(shì)和廣闊的應(yīng)用前景.本文設(shè)計(jì)了空間矢量變頻調(diào)速系統(tǒng),并獲到了較理想的SVPWM控制波形,基本達(dá)到控制系統(tǒng)要求.同時(shí)在DSP用于雙饋調(diào)速的探討中,提出了一種轉(zhuǎn)子感應(yīng)電勢(shì)檢測(cè)的解決方案,獲得了MULTISIM仿真波形;給出了DSP控制的雙饋調(diào)速系統(tǒng)框圖及一些相關(guān)軟件算法.

    標(biāo)簽: DSP PWM 空間矢量

    上傳時(shí)間: 2013-08-02

    上傳用戶:whenfly

  • 圖書(shū)-電子技術(shù)學(xué)習(xí)方法和分析思路輕松入門.rar

    圖書(shū)-電子技術(shù)學(xué)習(xí)方法和分析思路輕松入門,很不錯(cuò)的一本書(shū),對(duì)電路分析很有用的。

    標(biāo)簽: 圖書(shū) 電子技術(shù)

    上傳時(shí)間: 2013-05-16

    上傳用戶:lixinxiang

  • 基于FPGA的直擴(kuò)通信系統(tǒng)的同步設(shè)計(jì)與實(shí)現(xiàn).rar

    擴(kuò)頻通信技術(shù)因?yàn)榫哂休^強(qiáng)的抗干擾、抗噪聲、抗多徑衰落能力、較好的保密性、較強(qiáng)的多址能力和高精度測(cè)量等優(yōu)點(diǎn),在軍事抗干擾和個(gè)人通信業(yè)務(wù)中得到了很大的發(fā)展。尤其是基于擴(kuò)頻理論的CDMA通信技術(shù)成為國(guó)際電聯(lián)規(guī)定的第三代移動(dòng)通信系統(tǒng)的主要標(biāo)準(zhǔn)化建議后,標(biāo)志著擴(kuò)頻通信技術(shù)在民用通信領(lǐng)域的應(yīng)用進(jìn)入了新階段。 近年來(lái),隨著微電子技術(shù)和電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的迅速發(fā)展,以FPGA和CPLD為代表的可編程邏輯器件憑借其設(shè)計(jì)方便靈活等特點(diǎn)廣泛應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域。 本論文正是采用基于FPGA硬件平臺(tái)來(lái)實(shí)現(xiàn)了一個(gè)直接序列擴(kuò)頻通信基帶系統(tǒng),該系統(tǒng)的實(shí)現(xiàn)涉及擴(kuò)頻通信和有關(guān)FPGA的相關(guān)知識(shí),以及實(shí)現(xiàn)這些模塊的VHDL硬件描述語(yǔ)言和QuartusⅡ開(kāi)發(fā)平臺(tái),目標(biāo)是實(shí)現(xiàn)一個(gè)集成度高、靈活性強(qiáng)、并具有較強(qiáng)的數(shù)據(jù)處理能力的擴(kuò)頻通信基帶系統(tǒng)。 本論文中首先對(duì)擴(kuò)頻通信的基礎(chǔ)理論做了探討,著重對(duì)直序擴(kuò)頻的理論進(jìn)行了分析;其次根據(jù)理論分析,設(shè)計(jì)了全數(shù)字直接序列擴(kuò)頻基帶系統(tǒng)的結(jié)構(gòu),完成了擴(kuò)頻序列的產(chǎn)生、信息碼的輸入和擴(kuò)頻。重點(diǎn)完成了對(duì)基帶擴(kuò)頻信號(hào)的相關(guān)解擴(kuò)和幾種同步捕獲電路的設(shè)計(jì),將多種專用芯片的功能集成在一片大規(guī)模FPGA芯片上。在論文中列出了部分模塊的VHDL程序,并在QuartusⅡ仿真平臺(tái)上完成各部分模塊的功能仿真。

    標(biāo)簽: FPGA 直擴(kuò)通信 同步設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:chenjjer

  • UBoot源碼分析及在S3C2440的移植過(guò)程.rar

    UBoot源碼分析及在S3C2440的移植過(guò)程

    標(biāo)簽: S3C2440 UBoot 源碼分析

    上傳時(shí)間: 2013-04-24

    上傳用戶:CETM008

  • 電路分析基礎(chǔ).rar

    這是我們的電路分析課件,希望能幫到正在學(xué)將要學(xué)想要學(xué)這門課的同志們

    標(biāo)簽: 電路分析基礎(chǔ)

    上傳時(shí)間: 2013-06-10

    上傳用戶:leileiq

  • SATA協(xié)議分析及其FPGA實(shí)現(xiàn).rar

    并行總線PATA從設(shè)計(jì)至今已快20年歷史,如今它的缺陷已經(jīng)嚴(yán)重阻礙了系統(tǒng)性能的進(jìn)一步提高,已被串行ATA(Serial ATA)即SATA總線所取代。SATA作為新一代磁盤接口總線,采用點(diǎn)對(duì)點(diǎn)方式進(jìn)行數(shù)據(jù)傳輸,內(nèi)置數(shù)據(jù)/命令校驗(yàn)單元,支持熱插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前SATA已在存儲(chǔ)領(lǐng)域廣泛應(yīng)用,但國(guó)內(nèi)尚無(wú)獨(dú)立研發(fā)的面向FPGA的SATAIP CORE,在這樣的條件下設(shè)計(jì)面向FPGA應(yīng)用的SATA IP CORE具有重要的意義。 本論文對(duì)協(xié)議進(jìn)行了詳細(xì)的分析,建立了SATA IP CORE的層次結(jié)構(gòu),將設(shè)備端SATA IP CORE劃分成應(yīng)用層、傳輸層、鏈路層和物理層;介紹了實(shí)現(xiàn)該IPCORE所選擇的開(kāi)發(fā)工具、開(kāi)發(fā)語(yǔ)言和所選用的芯片;在此基礎(chǔ)上著重闡述協(xié)議IP CORE的設(shè)計(jì),并對(duì)各個(gè)部分的設(shè)計(jì)予以分別闡述,并編碼實(shí)現(xiàn);最后進(jìn)行綜合和測(cè)試。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)實(shí)現(xiàn)了1.5Gbps的串行傳輸鏈路;設(shè)計(jì)滿足協(xié)議需求、適合FPGA設(shè)計(jì)的并行結(jié)構(gòu),實(shí)現(xiàn)了多狀態(tài)機(jī)的協(xié)同工作:在高速設(shè)計(jì)中,使用了流水線方法進(jìn)行并行設(shè)計(jì),以提高速度,考慮到系統(tǒng)不同部分復(fù)雜度的不同,設(shè)計(jì)采用部分流水線結(jié)構(gòu);采用在線邏輯分析儀Chipscope pro與SATA總線分析儀進(jìn)行片上調(diào)試與測(cè)試,使得調(diào)試工作方便快捷、測(cè)試數(shù)據(jù)準(zhǔn)確;嚴(yán)格按照SATA1.0a協(xié)議實(shí)現(xiàn)了SATA設(shè)備端IP CORE的設(shè)計(jì)。 最終測(cè)試數(shù)據(jù)表明,本論文設(shè)計(jì)的基于FPGA的SATA IP CORE滿足協(xié)議需求。設(shè)計(jì)中的SATA IP CORE具有使用方便、集成度高、成本低等優(yōu)點(diǎn),在固態(tài)電子硬盤SSD(Solid-State Disk)開(kāi)發(fā)中應(yīng)用本設(shè)計(jì),將使開(kāi)發(fā)變得方便快捷,更能夠適應(yīng)市場(chǎng)需求。

    標(biāo)簽: SATA FPGA 協(xié)議分析

    上傳時(shí)間: 2013-06-21

    上傳用戶:xzt

  • 基于FPGA的視頻圖像分析.rar

    對(duì)弓網(wǎng)故障的檢測(cè)是當(dāng)今列車檢測(cè)的一項(xiàng)重要任務(wù)。原始故障視頻圖像具有極大的數(shù)據(jù)量,使實(shí)時(shí)存儲(chǔ)和傳輸故障視頻圖像極其困難。由于視頻的數(shù)據(jù)量相當(dāng)大,需要采用先進(jìn)的視頻編解碼協(xié)議進(jìn)行處理,進(jìn)而實(shí)現(xiàn)檢測(cè)現(xiàn)場(chǎng)的實(shí)時(shí)監(jiān)控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網(wǎng)絡(luò)親和性,而被廣泛研究與應(yīng)用。H.264/AVC采用了先進(jìn)的算法,主要有整數(shù)變換、1/4像素精度插值、多模式幀間預(yù)測(cè)、抗塊效應(yīng)濾波器和熵編碼等。 @@ 本文使用硬件描述語(yǔ)言Verilog,以紅色颶風(fēng) II開(kāi)發(fā)板作為硬件平臺(tái),在開(kāi)發(fā)工具QUARTUSII 6.0和MODELSIM_SE 6.1B環(huán)境中完成軟核的設(shè)計(jì)與仿真驗(yàn)證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實(shí)現(xiàn)視頻圖像采集、存儲(chǔ)、顯示以及實(shí)現(xiàn)H.264/AVC部分算法的基本系統(tǒng)。 @@ FPGA以其設(shè)計(jì)靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統(tǒng)設(shè)計(jì)的首選,尤其是與Verilog和VHDL等語(yǔ)言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計(jì)方法,加速了系統(tǒng)的設(shè)計(jì)進(jìn)程。 @@ 本文首先分析了FPGA的特點(diǎn)、設(shè)計(jì)流程、verilog語(yǔ)言等,然后對(duì)靜態(tài)圖像及視頻圖像的編解碼進(jìn)行詳細(xì)的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺(tái),運(yùn)用H.264/AVC算法對(duì)視頻序列進(jìn)行大量的實(shí)驗(yàn),對(duì)不同分辨率、量化步長(zhǎng)、視頻序列進(jìn)行編解碼以及對(duì)結(jié)果進(jìn)行分析。接著以紅色颶風(fēng)II開(kāi)發(fā)板為平臺(tái),進(jìn)行視頻圖像的采集存儲(chǔ)、顯示分析,其中詳細(xì)分析了SAA7113的配置、CCD信號(hào)的A/D轉(zhuǎn)換、I2C總線、視頻的數(shù)字化ITU-R BT.601標(biāo)準(zhǔn)介紹及視頻同步信號(hào)的獲取、基于SDRAM的視頻幀存儲(chǔ)、VGA顯示控制設(shè)計(jì);最后運(yùn)用verilog語(yǔ)言實(shí)現(xiàn)H.264/AVC部分算法,并進(jìn)行功能仿真,得到預(yù)計(jì)的效果。 @@ 本文實(shí)現(xiàn)了整個(gè)視頻信號(hào)的采集存儲(chǔ)、顯示流程,詳細(xì)研究了H.264/AVC算法,并運(yùn)用硬件語(yǔ)言實(shí)現(xiàn)了部分算法,對(duì)視頻編解碼芯片的設(shè)計(jì)具有一定的參考價(jià)值。 @@關(guān)鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼

    標(biāo)簽: FPGA 視頻 圖像分析

    上傳時(shí)間: 2013-04-24

    上傳用戶:啦啦啦啦啦啦啦

主站蜘蛛池模板: 建湖县| 陇西县| 克东县| 巴青县| 民县| 射阳县| 通化市| 酒泉市| 方正县| 永春县| 睢宁县| 湖州市| 肥东县| 东光县| 乐都县| 尉犁县| 上蔡县| 扶余县| 县级市| 呈贡县| 阳西县| 清苑县| 遂昌县| 丹巴县| 巴彦淖尔市| 蕲春县| 怀来县| 泌阳县| 新巴尔虎右旗| 徐汇区| 玉山县| 漳浦县| 磴口县| 卢龙县| 安新县| 张家港市| 永丰县| 阿拉善盟| 基隆市| 保德县| 德昌县|