亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

非線性估計(jì)

  • 復雜電磁環境下機動通信網絡抗毀性評估

    在建立機動通信網絡模型的基礎上,分析了復雜電磁對抗環境的基本構成,探討了敵方可能的基于重要性指標的攻擊目標選擇策略,建立了電子對抗條件下模擬環境模型。再結合節點連通性、信道帶寬、信道丟失率和平均時延等多項指標,建立了復雜電磁環境下機動通信網絡抗毀性評估模型,并完成了抗毀性評估計算及仿真分析。

    標簽: 復雜電磁環境 機動 通信網絡

    上傳時間: 2014-12-30

    上傳用戶:weareno2

  • 非接觸式射頻卡應用系統的研究與開發

    本課題在深入研究了射頻卡的相關理論和技術的基礎上,設計開發了一套完整的非接觸式射頻卡(收費)管理系統。本文首先結合國內外射頻卡技術研究動態和發展趨勢,簡要介紹了非接觸式射頻技術的基本概況,從非接觸式射頻卡的系統組成結構入手,詳細分析了射頻卡系統的基本原理和其所涉及到的關鍵技術,接著本文著重分析了非接觸式射頻卡系統的軟硬件開發設計思想,對硬件設計中的MCU和射頻模塊的特性進行了具體的介紹,對終端讀寫器各部分硬件(射頻識別部分、顯示電路、報警模塊,485通訊模塊等)的功能構造和電路設計進行了詳細的分析,在硬件設計的基礎上,詳細闡述了終端讀寫器的軟件設計過程,給出了終端讀寫器主程序和各功能模塊的軟件設計,并結合終端讀寫器的設計開發了射頻卡管理系統作為上位機管理軟件,對數據庫管理和串口通信等作了詳細的闡述。

    標簽: 非接觸式 射頻卡 應用系統

    上傳時間: 2013-11-13

    上傳用戶:pwcsoft

  • 量子密碼通信論文

    量子密鑰分配是密碼學與量子力學相結合的產物,它是以量子態為信息載體,利用量子力學的一些原理來傳輸和保護信息。通常把通信雙方以量子態為信息載體,利用量子力學原理,通過量子信道傳輸,在保密通信雙方之間建立共享密鑰的方法,稱為量子密鑰分配,其安全性是由量子力學中的“海森堡測不準關系”(測不準原理)及“量子不可復制定理”(非克隆定理)或糾纏粒子的相干性和非定域性等量子特性來保證的。量子密鑰分配不是用于傳輸密文,而是用于建立、傳輸密碼本,即在保密通信雙方分配密鑰,俗稱量子密碼通信。

    標簽: 量子密碼通信 論文

    上傳時間: 2013-11-06

    上傳用戶:竺羽翎2222

  • 超聲測距技術與非接觸靜電測量一體化設計方法研究

        非接觸感應式靜電測量儀表,讀數要經過乘數k與測量距離d的關系換算才能得出被測靜電體的靜電電壓,為解決這一人工換算及測量過程繁瑣問題,提出了利用超聲測距技術與非接觸式靜電測量技術一體化靜電測量方式及其設計方法,研究了超聲測距技術用于非接觸式靜電測量一體化設計的參數與精度要求和相對測距方法應用,進行了超聲測距與非接觸式靜電測量一體化原理與整機結構設計的可行性驗證。

    標簽: 超聲測距技術 測量 設計方法 非接觸

    上傳時間: 2013-11-03

    上傳用戶:windypsm

  • PCB阻抗匹配計算工具(附教程)

    附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯板的設計驗驗。 PCB設計的經驗建議:       1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進板尺寸為:450*350mm,       2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向為優先,考量對稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時,需加補強邊.       5.陰陽板的設計需作特殊考量.       6.工藝邊需根據實際需要作設計調整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設備正常卡壓距離為不少於3mm,及符合實際要求下的連板經濟性.       7.FIDUCIAL MARK或稱光學定位點,一般設計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現象;定位孔設計在板邊,為對稱設計,一般為4個,直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設備>.  10.使用針孔(郵票孔)聯接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩定工作,還應考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標簽: PCB 阻抗匹配 計算工具 教程

    上傳時間: 2014-12-31

    上傳用戶:sunshine1402

  • PCB阻抗匹配計算工具(附教程)

    附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯板的設計驗驗。 PCB設計的經驗建議:       1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進板尺寸為:450*350mm,       2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向為優先,考量對稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時,需加補強邊.       5.陰陽板的設計需作特殊考量.       6.工藝邊需根據實際需要作設計調整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設備正常卡壓距離為不少於3mm,及符合實際要求下的連板經濟性.       7.FIDUCIAL MARK或稱光學定位點,一般設計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現象;定位孔設計在板邊,為對稱設計,一般為4個,直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設備>.  10.使用針孔(郵票孔)聯接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩定工作,還應考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標簽: PCB 阻抗匹配 計算工具 教程

    上傳時間: 2013-10-15

    上傳用戶:3294322651

  • PCB的可制造性與可測試性

    PCB的可制造性與可測試性,很詳細的pcb學習資料。

    標簽: PCB 可制造性 測試

    上傳時間: 2015-01-01

    上傳用戶:tou15837271233

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種:   系統級(system):用高級語言結構實現設計模塊的外部性能的模型。   算法級(algorithm):用高級語言結構實現設計算法的模型。   RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。   一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能:   · 可描述順序執行或并行執行的程序結構。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環程序結構。   · 提供了可帶參數且非零延續時間的任務(task)程序結構。   · 提供了可定義新的操作符的函數結構(function)。   · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態模型。   Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2014-12-04

    上傳用戶:cppersonal

  • Nexys3板卡培訓資料

      本資料是關于Nexys3板卡的培訓資料。Nexys 開發板是基于最新技術Spartan-6 FPGA的數字系統開發平臺。它擁有48M字節的外部存儲器(包括2個非易失性的相變存儲器),以及豐富的I/O器件和接口,可以適用于各式各樣的數字系統。 板上自帶AdeptTM高速USB2接口可以為開發板提供電源,也可以燒錄程序到FPGA,用戶數據的傳輸速率可以達到38M字節/秒。   Nexys3開發板可以通過添加一些低成本的外設Pmods (可以多達30幾個)和Vmods (最新型外設)來實現額外的功能,例如A/D和D/A轉換器,線路板,電機驅動裝置,和實現裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設計套件),以及其他工具。 圖 Nexys3板卡介紹

    標簽: Nexys3 板卡 培訓資料

    上傳時間: 2013-10-24

    上傳用戶:caiqinlin

  • 基于FPGA的數字穩定校正單元的實現

      為了實現對非相干雷達的接收相參處理,基于數字穩定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設計了一種基于FPGA的DSU硬件實現方法。實驗結果表明基于FPGA的DSU方法可以提高程序的執行效率和系統的實時性,可實現非相參雷達的相參化功能。

    標簽: FPGA 數字穩定校正

    上傳時間: 2013-11-23

    上傳用戶:shengyj12345

主站蜘蛛池模板: 南乐县| 巩义市| 琼结县| 门头沟区| 会泽县| 洪洞县| 桂东县| 五原县| 庐江县| 文水县| 个旧市| 通辽市| 伊吾县| 探索| 喜德县| 普洱| 突泉县| 三明市| 克拉玛依市| 安阳县| 富宁县| 大石桥市| 开鲁县| 滨州市| 高邮市| 蒲江县| 罗定市| 和硕县| 正阳县| 射洪县| 龙井市| 桂东县| 贵南县| 贵州省| 论坛| 灌云县| 隆尧县| 保靖县| 泉州市| 资溪县| 九龙县|