亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

非線性光學(xué)(xué)

  • 【PPT】數(shù)碼短板印刷方案介紹(清華紫光)

    數(shù)碼短板印刷方案介紹(清華紫光)。

    標(biāo)簽: 數(shù)碼 方案 清華紫光

    上傳時(shí)間: 2013-11-14

    上傳用戶:zyt

  • FPGA在新型激光光幕靶中的應(yīng)用

    結(jié)合坐標(biāo)采集和處理在新型激光光幕靶中的應(yīng)用,針對(duì)傳統(tǒng)激光光幕靶處理器I/O緊缺、處理速度慢、存在錯(cuò)報(bào)、漏報(bào),無(wú)法測(cè)試子彈連發(fā)坐標(biāo)等問(wèn)題,提出了一種以FPGA為核心的坐標(biāo)采集和處理系統(tǒng)的設(shè)計(jì)方法。設(shè)計(jì)中采用了自頂向下的設(shè)計(jì)方法,將該系統(tǒng)依據(jù)邏輯功能劃分為3個(gè)模塊,并在ISE 14.1和Modelsim中進(jìn)行設(shè)計(jì)、編譯、仿真,最后的仿真結(jié)果表明該系統(tǒng)能夠很好地采集到子彈的坐標(biāo)。

    標(biāo)簽: FPGA 激光光幕靶 中的應(yīng)用

    上傳時(shí)間: 2013-10-20

    上傳用戶:1234xhb

  • Allegro制作光繪文件

    Allegro制作光繪文件

    標(biāo)簽: Allegro 光繪文件

    上傳時(shí)間: 2013-11-06

    上傳用戶:skhlm

  • Verilog_HDL的基本語(yǔ)法詳解(夏宇聞版)

            Verilog_HDL的基本語(yǔ)法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語(yǔ)言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語(yǔ)言也是一種結(jié)構(gòu)描述的語(yǔ)言。這也就是說(shuō),既可以用電路的功能描述也可以用元器件和它們之間的連接來(lái)建立所設(shè)計(jì)電路的Verilog HDL模型。Verilog模型可以是實(shí)際電路的不同級(jí)別的抽象。這些抽象的級(jí)別和它們對(duì)應(yīng)的模型類型共有以下五種:   系統(tǒng)級(jí)(system):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)模塊的外部性能的模型。   算法級(jí)(algorithm):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)算法的模型。   RTL級(jí)(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動(dòng)和如何處理這些數(shù)據(jù)的模型。   門級(jí)(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開(kāi)關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)以及它們之間連接的模型。   一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模塊又可以由若干個(gè)子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計(jì)的模塊交互的現(xiàn)存電路或激勵(lì)信號(hào)源。利用Verilog HDL語(yǔ)言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來(lái)描述極其復(fù)雜的大型設(shè)計(jì),并對(duì)所作設(shè)計(jì)的邏輯電路進(jìn)行嚴(yán)格的驗(yàn)證。   Verilog HDL行為描述語(yǔ)言作為一種結(jié)構(gòu)化和過(guò)程性的語(yǔ)言,其語(yǔ)法結(jié)構(gòu)非常適合于算法級(jí)和RTL級(jí)的模型設(shè)計(jì)。這種行為描述語(yǔ)言具有以下功能:   · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。   · 用延遲表達(dá)式或事件表達(dá)式來(lái)明確地控制過(guò)程的啟動(dòng)時(shí)間。   · 通過(guò)命名的事件來(lái)觸發(fā)其它過(guò)程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。   · 提供了可帶參數(shù)且非零延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。   · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。   · 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。   · Verilog HDL語(yǔ)言作為一種結(jié)構(gòu)化的語(yǔ)言也非常適合于門級(jí)和開(kāi)關(guān)級(jí)的模型設(shè)計(jì)。因其結(jié)構(gòu)化的特點(diǎn)又使它具有以下功能:   - 提供了完整的一套組合型原語(yǔ)(primitive);   - 提供了雙向通路和電阻器件的原語(yǔ);   - 可建立MOS器件的電荷分享和電荷衰減動(dòng)態(tài)模型。   Verilog HDL的構(gòu)造性語(yǔ)句可以精確地建立信號(hào)的模型。這是因?yàn)樵赩erilog HDL中,提供了延遲和輸出強(qiáng)度的原語(yǔ)來(lái)建立精確程度很高的信號(hào)模型。信號(hào)值可以有不同的的強(qiáng)度,可以通過(guò)設(shè)定寬范圍的模糊值來(lái)降低不確定條件的影響。   Verilog HDL作為一種高級(jí)的硬件描述編程語(yǔ)言,有著類似C語(yǔ)言的風(fēng)格。其中有許多語(yǔ)句如:if語(yǔ)句、case語(yǔ)句等和C語(yǔ)言中的對(duì)應(yīng)語(yǔ)句十分相似。如果讀者已經(jīng)掌握C語(yǔ)言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對(duì)Verilog HDL某些語(yǔ)句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來(lái)設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路。下面我們將對(duì)Verilog HDL中的基本語(yǔ)法逐一加以介紹。

    標(biāo)簽: Verilog_HDL

    上傳時(shí)間: 2014-12-04

    上傳用戶:cppersonal

  • Nexys3板卡培訓(xùn)資料

      本資料是關(guān)于Nexys3板卡的培訓(xùn)資料。Nexys 開(kāi)發(fā)板是基于最新技術(shù)Spartan-6 FPGA的數(shù)字系統(tǒng)開(kāi)發(fā)平臺(tái)。它擁有48M字節(jié)的外部存儲(chǔ)器(包括2個(gè)非易失性的相變存儲(chǔ)器),以及豐富的I/O器件和接口,可以適用于各式各樣的數(shù)字系統(tǒng)。 板上自帶AdeptTM高速USB2接口可以為開(kāi)發(fā)板提供電源,也可以燒錄程序到FPGA,用戶數(shù)據(jù)的傳輸速率可以達(dá)到38M字節(jié)/秒。   Nexys3開(kāi)發(fā)板可以通過(guò)添加一些低成本的外設(shè)Pmods (可以多達(dá)30幾個(gè))和Vmods (最新型外設(shè))來(lái)實(shí)現(xiàn)額外的功能,例如A/D和D/A轉(zhuǎn)換器,線路板,電機(jī)驅(qū)動(dòng)裝置,和實(shí)現(xiàn)裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費(fèi)的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設(shè)計(jì)套件),以及其他工具。 圖 Nexys3板卡介紹

    標(biāo)簽: Nexys3 板卡 培訓(xùn)資料

    上傳時(shí)間: 2013-10-24

    上傳用戶:caiqinlin

  • 基于FPGA的數(shù)字穩(wěn)定校正單元的實(shí)現(xiàn)

      為了實(shí)現(xiàn)對(duì)非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語(yǔ)言,設(shè)計(jì)了一種基于FPGA的DSU硬件實(shí)現(xiàn)方法。實(shí)驗(yàn)結(jié)果表明基于FPGA的DSU方法可以提高程序的執(zhí)行效率和系統(tǒng)的實(shí)時(shí)性,可實(shí)現(xiàn)非相參雷達(dá)的相參化功能。

    標(biāo)簽: FPGA 數(shù)字穩(wěn)定校正

    上傳時(shí)間: 2013-11-23

    上傳用戶:shengyj12345

  • 撓性印制板拐角防撕裂結(jié)構(gòu)信號(hào)傳輸性能分析

    撓性印制板很容易在大應(yīng)力的作用下造成開(kāi)裂或斷裂,在設(shè)計(jì)時(shí)常在拐角處采用抗撕裂結(jié)構(gòu)設(shè)計(jì)以更好地改善FPC的抗撕裂的性能。

    標(biāo)簽: 撓性印制 信號(hào)傳輸 性能分析

    上傳時(shí)間: 2013-11-20

    上傳用戶:kelimu

  • XAPP482 - MicroBlaze Platform Flash,PROM 引導(dǎo)加載器和用戶數(shù)據(jù)存儲(chǔ)

        本應(yīng)用指南講述一種實(shí)用的 MicroBlaze™ 系統(tǒng),用于在非易失性 Platform Flash PROM 中存儲(chǔ)軟件代碼、用戶數(shù)據(jù)和配置數(shù)據(jù),以簡(jiǎn)化系統(tǒng)設(shè)計(jì)和降低成本。另外,本應(yīng)用指南還介紹一種可移植的硬件設(shè)計(jì)、一個(gè)軟件設(shè)計(jì)以及在實(shí)現(xiàn)流程中使用的其他腳本實(shí)用工具。   簡(jiǎn)介許多 FPGA 設(shè)計(jì)都集成了使用 MicroBlaze 和 PowerPC™ 處理器的軟件嵌入式系統(tǒng),這些設(shè)計(jì)同時(shí)使用外部易失性存儲(chǔ)器來(lái)執(zhí)行軟件代碼。使用易失性存儲(chǔ)器的系統(tǒng)還必須包含一個(gè)非易失性器件,用來(lái)在斷電期間存儲(chǔ)軟件代碼。大多數(shù) FPGA 系統(tǒng)都在電路板上使用 Platform FlashPROM (在本文中稱作 PROM),用于在上電時(shí)加載 FPGA 配置數(shù)據(jù)。另外,許多應(yīng)用還可能使用其他非易失性器件(如 SPI Flash、Parallel Flash 或 PIC)來(lái)保存 MAC 地址等少量用戶數(shù)據(jù),因此導(dǎo)致系統(tǒng)電路板上存在大量非易失性器件。

    標(biāo)簽: MicroBlaze Platform Flash XAPP

    上傳時(shí)間: 2013-10-15

    上傳用戶:rocwangdp

  • 電路板維修相關(guān)技術(shù)資料

    電路板故障分析 維修方式介紹 ASA維修技術(shù) ICT維修技術(shù) 沒(méi)有線路圖,無(wú)從修起 電路板太複雜,維修困難 維修經(jīng)驗(yàn)及技術(shù)不足 無(wú)法維修的死板,廢棄可惜 送電中作動(dòng)態(tài)維修,危險(xiǎn)性極高 備份板太多,積壓資金 送國(guó)外維修費(fèi)用高,維修時(shí)間長(zhǎng) 對(duì)老化零件無(wú)從查起無(wú)法預(yù)先更換 維修速度及效率無(wú)法提升,造成公司負(fù)擔(dān),客戶埋怨 投資大量維修設(shè)備,操作複雜,績(jī)效不彰

    標(biāo)簽: 電路板維修 技術(shù)資料

    上傳時(shí)間: 2013-11-09

    上傳用戶:chengxin

  • 板載故障記錄OBFL

    具有OBFL功能的電路板經(jīng)配置后,可以把故障相關(guān)數(shù)據(jù)存儲(chǔ)在非易失性存儲(chǔ)器中,并可在日后加以檢索和顯示以用于故障分析。這些故障記錄有助于電路板故障的事后檢查。要實(shí)現(xiàn)OBFL系統(tǒng)功能,需要同時(shí)使用軟硬件。在硬件方面,需要:a)確定給出電路板件故障信息的板載OBFL資源(如溫度感應(yīng)器、存儲(chǔ)器、中斷資源、電路板ID,等等);b)在電路板或者系統(tǒng)出現(xiàn)故障時(shí)用以保存故障信息的板載非易失性存儲(chǔ)。OBFL軟件的作用是在正常的電路板運(yùn)行以及電路板故障期間配置電路板變量并將其作為OBFL記錄存儲(chǔ)在非易失性存儲(chǔ)中。OBFL軟件還應(yīng)具備一定的智能,能夠分析多項(xiàng)出錯(cuò)事件、記錄和歷史故障記錄,以逐步縮小范圍的方式確認(rèn)故障原因。這種分析可以大大減輕故障排查工作,否則將有大量的OBFL記錄需要故障分析工程師手動(dòng)核查。

    標(biāo)簽: OBFL 故障記錄

    上傳時(shí)間: 2013-10-30

    上傳用戶:dapangxie

主站蜘蛛池模板: 沧源| 廊坊市| 新绛县| 和田市| 水城县| 克山县| 乐都县| 建阳市| 荆州市| 大田县| 嵊州市| 天水市| 泽库县| 冕宁县| 潼南县| 峨眉山市| 同德县| 田东县| 南丹县| 姚安县| 普宁市| 博乐市| 柘荣县| 凤庆县| 丰都县| 商水县| 新民市| 揭东县| 增城市| 鹤庆县| 新安县| 色达县| 扶绥县| 平湖市| 牙克石市| 霍山县| 陇西县| 利津县| 中超| 沅陵县| 枣庄市|