現在生活好了,很多家庭都用上了太陽能熱水器,其應用太陽能,清潔無污染,實用價廉,深受喜歡。但市場上出售的大多太陽能熱水器水滿報警裝置太簡陋,只設了一條回水管,水從回水管流出來很容易被忽視,易造成水的浪費,而現在卻出現了水滿報警裝置采用了水滿自動報警。這種“水滿信號”容易被發現,如文中圖1報警電路所示,它代替回水管的使用,當太陽能水滿時,報警器發出柔和的報警音以提醒水滿,關閉閥門后,報警音自動停止。它克服了傳統回水管易老化,易斷,易堵,易凍,費水和水滿無聲容易遺忘而漫水的缺點等等。因效果好能發聲報警并且在市場上價格也較低,所以自動水滿報警器廣泛應用于太陽能熱水器、水箱及儲水池等。 結合以上所述,太陽能熱水器以節能、無污染等優點,逐漸為企事業單位和家庭廣泛使用,但熱水器水箱水位在使用時不易觀測,有時突然出現中途斷水情況,會給使用者帶來諸多不便。為此我設計了太陽能熱水器水位自動水滿報警器,它能在水箱里儲水不多,或加入冷水過多時,自動發出約30秒鐘的音樂報警,同時配以下燈光指示。
上傳時間: 2014-12-23
上傳用戶:hewenzhi
航空發動機故障診斷技術對避免飛行事故和降低飛行器運行成本是十分重要的。提出一種BP網絡對某型飛機發動機進行故障診斷,但是由于BP網絡收斂速度較慢而且容易陷入局部極小值,特別是BP網絡通常只能給出一個解,受訓練樣本病態影響大。因此通過對BP網絡的改進,建立了L-M算法神經網絡的飛機發動機故障診斷模型。實驗表明,該網絡在一定程度上克服了BP網絡存在的的問題,在逼近能力、分類能力和學習速度等方面均優于BP網絡。為機務人員提供了有效的、科學的發動機故障診斷方法,該種評估手段較好地解決了發動機故障診斷問題,在飛行安全中發揮著越來越大的作用。
上傳時間: 2014-12-23
上傳用戶:小儒尼尼奧
ADC需要FFT處理器來評估頻譜純度,DAC則不同,利用傳統的模擬頻譜分析儀就能直接 研究它所產生的模擬輸出。DAC評估的挑戰在于要產生從單音正弦波到復雜寬帶CDMA信 號的各種數字輸入。數字正弦波可以利用直接數字頻率合成技術來產生,但更復雜的數字 信號則需要利用更精密、更昂貴的字發生器來產生。 評估高速DAC時,最重要的交流性能指標包括:建立時間、毛刺脈沖面積、失真、無雜散 動態范圍(SFDR)和信噪比(SNR)。本文首先討論時域指標,然后討論頻域指標。
上傳時間: 2013-10-27
上傳用戶:Vici
針對數字預失真系統對反饋鏈路平坦度的要求,提出一種在不斷開模擬鏈路的前提下,采用單音測量WCDMA<E混模基站射頻拉遠單元反饋鏈路的增益平坦度,并采用最小二乘法,分別擬合射頻、本振和中頻的增益的方法。采用MATLAB工具產生濾波器系數,在基本不增加復雜度的基礎上,通過DPD軟件離線補償中頻的增益不平坦度。實際應用取得良好的補償效果。
上傳時間: 2013-10-18
上傳用戶:haohaoxuexi
好用的小工具,便于計算諧振頻率、L值、C值。
上傳時間: 2013-12-17
上傳用戶:jx_wwq
功能簡介 虛儀聲卡萬用儀是一個功能強大的基于個人電腦的虛擬儀器。它由聲卡實時雙蹤示波器、聲卡實時雙蹤頻譜分析儀和聲卡雙蹤信號發生器組成,這三種儀器可同時使用。本儀器內含一個獨特設計的專門適用于聲卡信號采集的算法,它能連續監視輸入信號,只有當輸入信號滿足觸發條件時,才采集一幀數據,即先觸發后采集,因而不會錯過任何觸發事件。這與同類儀器中常用的先采集一長段數據,然后再在其中尋找觸發點的方式,即先采集后觸發,截然不同。因此本儀器能達到每秒50幀的快速屏幕刷新率,從而實現了真正的實時信號采集、分析和顯示。本儀器還支持各種復雜的觸發方式包括超前觸發和延遲觸發。 虛儀聲卡萬用儀發揮了以電腦屏幕作為顯示的虛擬儀器的優點,支持圖形顯示的放大和滾動,并將屏幕的絕大部分面積用于數據顯示,使您能夠深入研究被測信號的任何細節。而市面上有些同類儀器則在人機界面上過分追求“形”似,將傳統儀器的面板簡單地模擬到電腦屏幕上,占用了大量寶貴的屏幕資源,僅留下較小面積供數據顯示用。 虛儀聲卡萬用儀提供了一套完整的信號測試與分析功能,包括:雙蹤波形、波形相加、波形相減、李莎如圖、電壓表、瞬態信號捕捉、RMS絕對幅度譜、相對幅度譜、八度分析(1/1、1/3、1/6、1/12、1/24)、THD、THD+N、SNR、SINAD、頻率響應、阻抗測試、相位譜、自相關函數、互相關函數、函數發生器、任意波形發生器、白噪聲發生器、粉紅噪聲發生器、多音合成發生器和掃頻信號發生器等。 虛儀聲卡萬用儀將采集到的數據和分析后的數據保存為標準的WAV波形文件或TXT文本文件。它也支持WAV波形文件的輸入和BMP圖像文件的輸出和打印。支持24比特采樣分辨率。支持WAV波形文件的合并和數據抽取。
上傳時間: 2013-10-25
上傳用戶:silenthink
所有MEMS麥克風都具有全向拾音響應,也就是能夠均等地響應來自四面八方的聲音。多個麥克風可以配置成陣列,形成定向響應或波束場型。經過設計,波束成形麥克風陣列可以對來自一個或多個特定方向的聲音更敏感。麥克風波束成形是一個豐富而復雜的課題。本應用筆記僅討論基本概念和陣列配置,包括寬邊求和陣列和差分端射陣列,內容涵蓋設計考慮、空間和頻率響應以及差分陣列配置的優缺點。
上傳時間: 2013-10-17
上傳用戶:chenlong
EMC設計中的濾波器通常指由L,C構成的低通濾波器。濾波器結構的選擇是由"最大不匹配原則"決定的。即在任何濾波器中,電容兩端存在高阻 抗,電感兩端存在低阻抗。
上傳時間: 2014-12-23
上傳用戶:123啊
X電容是指跨于L-N之間的電容器, Y電容是指跨于L-G/N-G之間的電容器。(L=Line, N=Neutral, G=Ground).
標簽: 電容
上傳時間: 2014-12-23
上傳用戶:haohao
摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79 文獻標識碼:A 文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。
上傳時間: 2013-12-17
上傳用戶:xg262122