等精度頻率測量原理
主要介紹了等精度頻率測量原理,該原理具有在整個測試頻段內保持高精度頻率\r\n測量的優點 同時在該原理基礎上,采用了Verilog HDL語言設計了高速的等精度測頻\r\n模塊,并且利用EDA開發平臺QUARTUS11 3 .0對CPLD芯片進行寫人,實現了計數等\r\n主要邏輯功能 還使用C語言設...
主要介紹了等精度頻率測量原理,該原理具有在整個測試頻段內保持高精度頻率\r\n測量的優點 同時在該原理基礎上,采用了Verilog HDL語言設計了高速的等精度測頻\r\n模塊,并且利用EDA開發平臺QUARTUS11 3 .0對CPLD芯片進行寫人,實現了計數等\r\n主要邏輯功能 還使用C語言設...
一個自己用keil和Proteus設計的C51頻率計代碼,與大家一同分享!...
基于等精度測量原理的頻率計,AT89S52和CPLD,有詳細注釋。測量準確。...
自己做的FPGA下的頻率計模塊化設計 附有完整的程序和仿真圖紙...
盡管頻率合成技術已經經歷了大半個世紀的發展史,但直到今天,人們對\\r\\n它的研究仍然在繼續。現在,我們可以開發出輸出頻率高達IG的DDS系統,\\r\\n武漢理工大學碩士學位論文\\r\\n已能滿足絕大多數頻率源的要求,集成DDS產品的信噪比也可達到75dB以上,\\r\\n已達到鎖相頻率合成的...