主要介紹了等精度頻率測量原理,該原理具有在整個(gè)測試頻段內(nèi)保持高精度頻率\r\n測量的優(yōu)點(diǎn) 同時(shí)在該原理基礎(chǔ)上,采用了Verilog HDL語言設(shè)計(jì)了高速的等精度測頻\r\n模塊,并且利用EDA開發(fā)平臺(tái)QUARTUS11 3 .0對CPLD芯片進(jìn)行寫人,實(shí)現(xiàn)了計(jì)數(shù)等\r\n主要邏輯功能 還使用C語言設(shè)計(jì)了該等精度頻率計(jì)的主控程序以提高測量精度。本設(shè)\r\n計(jì)實(shí)現(xiàn)了對頻率變化范圍較大的信號進(jìn)行頻率測量,能夠滿足高速度、高精度的測頻要\r\n求。
資源簡介:主要介紹了等精度頻率測量原理,該原理具有在整個(gè)測試頻段內(nèi)保持高精度頻率\r\n測量的優(yōu)點(diǎn) 同時(shí)在該原理基礎(chǔ)上,采用了Verilog HDL語言設(shè)計(jì)了高速的等精度測頻\r\n模塊,并且利用EDA開發(fā)平臺(tái)QUARTUS11 3 .0對CPLD芯片進(jìn)行寫人,實(shí)現(xiàn)了計(jì)數(shù)等\r\n主要邏輯功能 ...
上傳時(shí)間: 2013-08-16
上傳用戶:chenbhdt
資源簡介:主要介紹了等精度頻率測量原理,該原理具有在整個(gè)測試頻段內(nèi)保持高精度頻率 測量的優(yōu)點(diǎn) 同時(shí)在該原理基礎(chǔ)上,采用了Verilog HDL語言設(shè)計(jì)了高速的等精度測頻 模塊,并且利用EDA開發(fā)平臺(tái)QUARTUS11 3 .0對CPLD芯片進(jìn)行寫人,實(shí)現(xiàn)了計(jì)數(shù)等 主要邏輯功能 還使用...
上傳時(shí)間: 2016-11-07
上傳用戶:wanqunsheng
資源簡介:等精度頻率測量 采用五次10分頻的方法實(shí)現(xiàn)了測量高頻信號自動(dòng)量程切換
上傳時(shí)間: 2017-03-05
上傳用戶:lijinchuan
資源簡介:設(shè)計(jì)一個(gè)用等精度測頻原理的頻率計(jì)。 頻率測量范圍1~9999; 其精度為 ; 用4位帶小數(shù)點(diǎn)數(shù)碼管顯示其頻率; 并且具有超量程、欠量程提示功能;
上傳時(shí)間: 2014-01-20
上傳用戶:dave520l
資源簡介:基于C8051F020,通過12864進(jìn)行顯示的等精度頻率測量,測量范圍為1HZ~1MHZ。 C8051F020與MCU-51的也沒多大的區(qū)別,個(gè)人感覺最大的區(qū)別主要還是管腳配置和晶振,像C8051F020增加的一些AD,DA,一般都不怎么用的。只是個(gè)人感覺,作為初學(xué)者,我也只能有這么個(gè)感受...
上傳時(shí)間: 2013-11-21
上傳用戶:米卡
資源簡介:這個(gè)程序是基于等精度測頻原理的頻率計(jì),用VHDL語言實(shí)現(xiàn),頻率測量測量范圍1~9999;用4位帶小數(shù)點(diǎn)數(shù)碼管顯示其頻率,并且具有超量程、欠量程提示功能。
上傳時(shí)間: 2014-01-23
上傳用戶:linlin
資源簡介:采用等精度測頻原理的頻率計(jì)程序與仿真:4位顯示的等精度頻率計(jì)。
上傳時(shí)間: 2013-04-24
上傳用戶:xianglee
資源簡介:等精度測頻原理的頻率計(jì)程序與仿真。。希望大家能用的到撒
上傳時(shí)間: 2014-01-02
上傳用戶:cc1915
資源簡介:采用等精度測頻原理的頻率計(jì)的程序與仿真,用verilog語言實(shí)現(xiàn),可以仿真綜合得到所想時(shí)序!
上傳時(shí)間: 2016-03-20
上傳用戶:Altman
資源簡介:vhdl代碼: 采用等精度測頻原理的頻率計(jì)程序與仿真!初學(xué)fpga者可以參考參考!!比較簡單
上傳時(shí)間: 2014-01-21
上傳用戶:zhangzhenyu
資源簡介:采用等精度測頻原理的頻率計(jì)的程序與仿真 --文件名:PLJ.vhd。 --功能:4位顯示的等精度頻率計(jì)。
上傳時(shí)間: 2013-11-26
上傳用戶:aysyzxzm
資源簡介:采用等精度測頻原理的頻率計(jì)程序與仿真,需要的朋友可以下栽看看.
上傳時(shí)間: 2017-07-03
上傳用戶:csgcd001
資源簡介:此程序是基于c8051f020平臺(tái)實(shí)現(xiàn)的是等精度頻率計(jì)的測量控制部分,程序可讀性高!
上傳時(shí)間: 2017-09-16
上傳用戶:wangdean1101
資源簡介:利用超高速硬件描述語言(VHDL)在現(xiàn)場可編程邏輯門陣列(FPGA)上編程實(shí)現(xiàn)的純數(shù)字式等精度頻率計(jì),不但具有較高的測量精度,而且其測量精度不會(huì)隨著被測信號頻率的降低而下降。為了實(shí)現(xiàn)對任意信號進(jìn)行頻率測量,在前端輸入加整形電路即可。
上傳時(shí)間: 2013-12-06
上傳用戶:it男一枚
資源簡介:基于等精度測頻原理,設(shè)計(jì)的等精度頻率計(jì),測試結(jié)果很精確,達(dá)到0.01HZ。
上傳時(shí)間: 2016-10-03
上傳用戶:hn891122
資源簡介:基于89C51的等精度頻率計(jì)LCD1602顯示,附帶proteus仿真原理圖以及原程序!
上傳時(shí)間: 2014-01-24
上傳用戶:l254587896
資源簡介:89c51的等精度頻率計(jì)lcd1602顯示
上傳時(shí)間: 2013-10-30
上傳用戶:lanjisu111
資源簡介:等精度頻率計(jì)設(shè)計(jì)
上傳時(shí)間: 2013-10-12
上傳用戶:ming52900
資源簡介:等精度頻率計(jì)設(shè)計(jì)
上傳時(shí)間: 2013-12-19
上傳用戶:88mao
資源簡介:等精度頻率計(jì)的設(shè)計(jì),已經(jīng)在實(shí)驗(yàn)箱上運(yùn)行的。
上傳時(shí)間: 2015-05-21
上傳用戶:TF2015
資源簡介:用QUARTUS編譯通過的等精度頻率計(jì),我錯(cuò)誤,但有幾個(gè)警告(不影響設(shè)計(jì))。我的畢業(yè)設(shè)計(jì)啊!!!
上傳時(shí)間: 2015-10-23
上傳用戶:lwwhust
資源簡介:等精度頻率計(jì)的verilogHDL的實(shí)現(xiàn),我花了好長時(shí)間才寫的哦
上傳時(shí)間: 2013-12-20
上傳用戶:fanboynet
資源簡介:一個(gè)基于quartus2的等精度頻率計(jì)的設(shè)計(jì),主要采用的verilogHDL語言
上傳時(shí)間: 2015-11-22
上傳用戶:gaome
資源簡介:用單片機(jī)與CPLD做的等精度頻率計(jì),誤差精確到十億分之一
上傳時(shí)間: 2013-12-05
上傳用戶:jichenxi0730
資源簡介:基于單片機(jī)與CPLD的 等精度頻率計(jì),VHDL語言
上傳時(shí)間: 2014-01-14
上傳用戶:youlongjian0
資源簡介:基于fpga和sopc的用VHDL語言編寫的EDA等精度頻率設(shè)計(jì)
上傳時(shí)間: 2014-01-07
上傳用戶:yepeng139
資源簡介:用C51編寫的一個(gè)等精度頻率計(jì),內(nèi)涵PROTEUS,PCB及相應(yīng)的代碼。非常值得學(xué)習(xí)之用。
上傳時(shí)間: 2013-12-05
上傳用戶:wl9454
資源簡介:等精度頻率計(jì),包含LCD1602液晶顯示驅(qū)動(dòng)
上傳時(shí)間: 2016-08-06
上傳用戶:erkuizhang
資源簡介:[frequent.rar] - 等精度頻率計(jì)的設(shè)計(jì),已經(jīng)在實(shí)驗(yàn)箱上運(yùn)行的。
上傳時(shí)間: 2014-07-13
上傳用戶:zhichenglu
資源簡介:用QUARTUS編譯通過的等精度頻率計(jì),我錯(cuò)誤,但有幾個(gè)警告(不影響設(shè)計(jì))。我的畢業(yè)設(shè)計(jì)啊!!!
上傳時(shí)間: 2016-08-11
上傳用戶:q123321