此程序為AD9850(DDS)直接數字頻率合成器C語言源碼。用125M的有源晶振,頻率無失真輸出可達到40M。該程序包括FYD12864LCD顯示程序加4X4矩陣鍵盤掃描,可步進1M,1K,和任意頻率輸入。及相位設置。
標簽: 9850 AD
上傳時間: 2013-07-09
上傳用戶:wfl_yy
頻率合成技術廣泛應用于通信、航空航天、儀器儀表等領域,目前,常用的頻率合成技術有直接頻率合成、鎖相頻率合成和直接數字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數字化的DDS技術由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩定度高等優點而成為現代頻率合成技術中的佼佼者。隨著數字集成電路、微電子技術和EDA技術的深入研究,DDS技術得到了飛速的發展。 DDS是把一系列數字量化形式的信號通過D/A轉換形成模擬量形式的信號的合成技術。主要是利用高速存儲器作查尋表,然后通過高速D/A轉換產生已經用數字形式存入的正弦波(或其它任意波形)。一個典型的DDS系統應包括以下三個部分:相位累加器可以時鐘的控制下完成相位的累加;相位一幅度碼轉換電路一般由ROM實現;D/A轉換電路,將數字形式的幅度碼轉換成模擬信號。 現場可編程門陣列(FPGA)設計靈活、速度快,在數字專用集成電路的設計中得到了廣泛的應用。本論文主要討論了如何利用FPGA來實現一個DDS系統,該DDS系統的硬件結構是以FPGA為核心實現的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發展,闡述了基于FPGA實現DDS技術的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎知識如結構特點、開發流程、使用工具等;隨后介紹了利用FPGA實現直接數字頻率合成(DDS)的原理、電路結構、優化方法等。重點介紹DDS技術在FPGA中的實現方法,給出了部分VHDL源程序。采用該方法設計的DDS系統可以很容易地嵌入到其他系統中而不用外接專用DDS芯片,具有高性能、高性價比,電路結構簡單等特點;接著對輸出信號頻譜進行了分析,特別是對信號的相位截斷誤差和幅度量化誤差進行了詳細的討論,由此得出了改善系統性能的幾種方法;最后給出硬件實物照片和測試結果,并對此作了一定的分析。
標簽: FPGA DDS 信號源
上傳時間: 2013-07-05
上傳用戶:suxuan110425
介紹了美國AD公司采用先進的直接數字頻率合成(DDS)技術推出的高集成度頻率合成器AD9850的工作原理、主要特點及其與MCS51單片機的接口,并給出了接口電路圖和部分源程序.
標簽: 9850 DDS AD 芯片
上傳時間: 2013-06-02
上傳用戶:myworkpost
上傳時間: 2013-04-24
上傳用戶:yx007699
差分跳頻(DFH)是集跳頻圖案、信息調制與解調于一體,是一個全面基于數字信號處理的全新概念的通信系統,其技術體制和原理與常規跳頻完全不同,較好地解決了數據速率和跟蹤干擾等問題,代表了當前短波通信的一個重要發展方向。美國Sanders公司推出了名為CHESS的新型短波跳頻通信系統,并獲得了成功,但我國對該體制和技術的研究還處于初始階段,目前還不太成熟,離實際應用還有一段距離。 本文主要基于FPGA芯片的基礎上對差分跳頻進行了研究,用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統非常易于修改、測試及硬件升級。而且設計中盡量采用軟件無線電體系結構,減少模擬環節,把數字化處理盡量靠近天線,從而建立一個通用、標準、模塊化的硬件平臺,用軟件編程來實現差分跳頻的各種功能,從基于硬件的設計方法中解放出來。 本文首先介紹了課題背景及研究的意義,闡述了目前差分跳頻中頻率合成跟頻率識別的實現方案。在頻率合成中,著重對DDS的相位截斷誤差及幅度量化誤差進行仿真,找出基于FPGA實現的最佳參數及改善方法。在頻率識別中,基于Xilinx公司提供FFT IP核,接收端中的位同步,頻率識別均在FFT的理論上進行設計。最后根據設計方案制作基于FPGA的電路板。 設計中跳頻圖案、直接數字頻率合成器、頻率識別、位同步、跳頻圖案恢復、線性調頻z變換等模塊均采用Verilog和VHDL兩種通用硬件描述語言進行設計,以便能夠在所有廠家的FPGA芯片中移植。
標簽: 短波差分 跳頻通信
上傳時間: 2013-07-22
上傳用戶:yezhihao
信號發生器是控制系統的重要組成部分。研制出較高精度、可靠性、可調參數的數字量信號發生器,對于促進我國航空、航天、國防以及工業自動化等領域的發展均有重要意義。本文以直接頻率合成和偽隨機碼的設計與實現為中心,對擴頻通信的基本理論、信號源的結構、載波調制等問題進行了深入的分析和研究,并給出了模塊的硬件實現方案。 現場可編程門陣列(FPGA)設計靈活、速度快,在數字專用集成電路的設計中得到了廣泛的應用。論文介紹了FPGA技術的發展和應用,包括VHDL語言的基本語法結構和FPGA器件的開發設計流程等等。詳細地分析了各類頻率合成器的基礎上提出采用直接數字式頻率合成原理(DDS)實現低相位噪聲、高分辨率、高精度和高穩定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統的擴頻碼序列,并選取了符合本系統使用的移位序列擴頻碼。分別給出并分析了相應的FPGA硬件實現電路。 對于載波調制這一關鍵技術,提出了采用二進制相移鍵控相位選擇法并相應作了硬件實現。最后給出具體設計實現了的信號發生器的輸出波形。經實驗室測試,設計的信號發生器滿足要求,且結構簡單、工作可靠、重量輕、體積小,具有良好的應用前景。
標簽: FPGA 擴頻 模擬信號源
上傳用戶:qweqweqwe
本文以直接頻率合成和偽隨機碼的設計與實現為中心,對擴頻通信的基本理論、信號源的總體結構、載波調制、濾波器設計等問題進行了深入的分析和研究,并給出了模塊的硬件實現方案。 首先介紹了FPGA技術的發展和應用,包括VHDL語言的基本語法結構和FPGA器件的開發設計流程等等。詳細地分析了各類頻率合成器的基礎上提出采用直接數字式頻率合成器(DDS)實現低相位噪聲、高分辨率、高精度和高穩定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統的擴頻碼序列,并選取了符合本系統使用的移位序列擴頻碼。分別給出并分析了相應的FPGA硬件實現電路。 對于載波調制這一關鍵技術,提出了采用二進制相移鍵控相位選擇法并相應作了硬件實現。分析與研究了射頻寬帶濾波器應具有的傳輸特性,通過分析巴特沃思濾波器、切比雪夫濾波器、橢圓濾波器和貝塞爾濾波器這幾種濾波器的頻譜特性,設計了發生器射頻寬帶濾波器。最后給出具體設計實現了的信號發生器的輸出波形。
標簽: FPGA 擴頻信號 發生器
上傳用戶:greethzhang
dds信號發生器程序設計,框圖,基于CPLD控制的DDS數字頻率合成器設計
標簽: dds 信號發生器 程序設計
上傳時間: 2013-08-30
上傳用戶:BIBI
摘要ADF4350是ADI公司生產的集成了電壓控制振蕩器(VCO)的寬帶頻率合成器。介紹了該寬帶頻率合成器的基本原理和工作特性,給出了一種用C8051F320單片機控制ADF4350的硬件電路結構和軟件程序設計方法, 得到了應用在測量船的s和C頻段信號源。該信號源通過上位機軟件的簡單設置, 可以方便地實現現場控制,滿足測量船的使用要求。經測試表明,該信號源覆蓋了測量船s和c頻段系統的全部頻點,鎖相效果良好,控制簡便,性能可靠。
標簽: 4350 ADF 多頻 信號源
上傳時間: 2013-10-12
上傳用戶:hanbeidang
直接數據頻率合成器(DDS)因能產生頻率捷變且殘留相位噪聲性能卓越而著稱。另外,多數用戶都很清楚DDS輸出頻譜中存在的雜散噪聲,比如相位截斷雜散以及與相位-幅度轉換過程相關的雜散等。此類雜散是實際DDS設計中的有限相位和幅度分辨率造成的結果。
標簽: 雜散噪聲
上傳時間: 2013-11-18
上傳用戶:shfanqiwei
蟲蟲下載站版權所有 京ICP備2021023401號-1